關(guān)于FPGA的一些常識及含IP核的VHDL設(shè)計源代碼。
上傳時間: 2013-09-03
上傳用戶:tsfh
本文探討的重點是PCB設(shè)計人員利用IP,并進(jìn)一步采用拓?fù)湟?guī)劃和布線工具來支持IP,快速完成整個PCB設(shè)計。從圖1可以看出,設(shè)計工程師的職責(zé)是通過布局少量必要元件、并在這些元件之間規(guī)劃關(guān)鍵互連路徑來獲取IP。一旦獲取到了IP,就可將這些IP信息提供給PCB設(shè)計人員,由他們完成剩余的設(shè)計。 圖1:設(shè)計工程師獲取IP,PCB設(shè)計人員進(jìn)一步采用拓?fù)湟?guī)劃和布線工具支持IP,快速完成整個PCB設(shè)計。現(xiàn)在無需再通過設(shè)計工程師和PCB設(shè)計人員之間的交互和反復(fù)過程來獲取正確的設(shè)計意圖,設(shè)計工程師已經(jīng)獲取這些信息,并且結(jié)果相當(dāng)精確,這對PCB設(shè)計人員來說幫助很大。在很多設(shè)計中,設(shè)計工程師和PCB設(shè)計人員要進(jìn)行交互式布局和布線,這會消耗雙方許多寶貴的時間。從以往的經(jīng)歷來看交互操作是必要的,但很耗時間,且效率低下。設(shè)計工程師提供的最初規(guī)劃可能只是一個手工繪圖,沒有適當(dāng)比例的元件、總線寬度或引腳輸出提示。隨著PCB設(shè)計人員參與到設(shè)計中來,雖然采用拓?fù)湟?guī)劃技術(shù)的工程師可以獲取某些元件的布局和互連,不過,這個設(shè)計可能還需要布局其它元件、獲取其它IO及總線結(jié)構(gòu)和所有互連才能完成。PCB設(shè)計人員需要采用拓?fù)湟?guī)劃,并與經(jīng)過布局的和尚未布局的元件進(jìn)行交互,這樣做可以形成最佳的布局和交互規(guī)劃,從而提高PCB設(shè)計效率。隨著關(guān)鍵區(qū)域和高密區(qū)域布局完成及拓?fù)湟?guī)劃被獲取,布局可能先于最終拓?fù)湟?guī)劃完成。因此,一些拓?fù)渎窂娇赡鼙仨毰c現(xiàn)有布局一起工作。雖然它們的優(yōu)先級較低,但仍需要進(jìn)行連接。因而一部分規(guī)劃圍繞布局后的元件產(chǎn)生了。此外,這一級規(guī)劃可能需要更多細(xì)節(jié)來為其它信號提供必要的優(yōu)先級。
標(biāo)簽: PCB 分 利用IP 拓?fù)湟?guī)劃
上傳時間: 2013-10-12
上傳用戶:sjyy1001
數(shù)字電子技朮
標(biāo)簽:
上傳時間: 2013-10-09
上傳用戶:1101055045
摘要:隨著網(wǎng)絡(luò)技術(shù)和單片機(jī)技術(shù)的發(fā)展,嵌入式網(wǎng)絡(luò)在遠(yuǎn)程控制領(lǐng)域擁有廣泛的應(yīng)用前景。文中以Atmega16單片機(jī)和CP2200網(wǎng)絡(luò)芯片為硬件平臺,設(shè)計和實現(xiàn)了一個面向遠(yuǎn)程工業(yè)控制領(lǐng)域的精簡TCP/IP協(xié)議棧,包括ARP,IP,UDP及TCP等協(xié)議模塊。文中給出了系統(tǒng)的硬件設(shè)計,詳細(xì)論述了精簡TCP/IP協(xié)議棧的實現(xiàn)方法,并給出了一個遠(yuǎn)程控制的應(yīng)用實例。該系統(tǒng)具有低成本、易使用的特點。關(guān)鍵詞:單片機(jī) 以太網(wǎng) CP2200 TCP/IP
標(biāo)簽: TCP IP 單片機(jī) 協(xié)議棧
上傳時間: 2013-11-13
上傳用戶:fac1003
設(shè)計了一款基于Avalon總線的8051MCU IP核。它支持MCS-51指令集,優(yōu)化內(nèi)部的結(jié)構(gòu),通過采用流水線技術(shù)、指令映射技術(shù)、指令預(yù)取技術(shù)、微代碼技術(shù)等極大的提高了IP核的工作速度,使IP核在100MHz時鐘下,能夠單周期執(zhí)行一條指令。本設(shè)計使用Modelsim軟件完成了功能仿真和時序仿真,并在以Altera 公司的Cyclone II FPGA芯片為核心的DE2開發(fā)板上完成了硬件驗證。
上傳時間: 2013-11-02
上傳用戶:gundan
本文介紹了利用EDA技術(shù)設(shè)計出與MCS-51系列微處理器指令集完全兼容的8位嵌入式微處理器芯片的IP核,并經(jīng)過驗證獲得了滿意的效果。
上傳時間: 2013-10-28
上傳用戶:標(biāo)點符號
本文介紹了利用EDA技術(shù)設(shè)計出與MCS-51系列微處理器指令集完全兼容的8位嵌入式微處理器芯片的IP核,并經(jīng)過驗證獲得了滿意的效果。
上傳時間: 2013-11-14
上傳用戶:qq1604324866
用VHDL語言進(jìn)行MCS-51兼容單片機(jī)ip核開發(fā)
上傳時間: 2013-10-28
上傳用戶:nem567397
采用DSP處理器TMS320C6416T,基于AES分組密碼算法和SPI總線實現(xiàn)IP視頻電話加密通信。設(shè)計了系統(tǒng)硬件結(jié)構(gòu),選擇了合理的加密算法和加密方式,提出了高效的通信機(jī)制和數(shù)據(jù)格式,分析了軟硬件設(shè)計關(guān)鍵環(huán)節(jié)。
標(biāo)簽: C6416 6416T 6416 TMS
上傳時間: 2013-10-11
上傳用戶:yuzhou229843982
對于利用LabVIEW FPGA實現(xiàn)RIO目標(biāo)平臺上的定制硬件的工程師與開發(fā)人員,他們可以很容易地利用所推薦的組件設(shè)計構(gòu)建適合其應(yīng)用的、可復(fù)用且可擴(kuò)展的代碼模塊。基于已經(jīng)驗證的設(shè)計進(jìn)行代碼模塊開發(fā),將使現(xiàn)有IP在未來應(yīng)用中得到更好的復(fù)用,也可以使在不同開發(fā)人員和內(nèi)部組織之間進(jìn)行共享和交換的代碼更好服用
標(biāo)簽: LabVIEW FPGA IP核 模塊設(shè)計
上傳時間: 2013-11-20
上傳用戶:lnnn30
蟲蟲下載站版權(quán)所有 京ICP備2021023401號-1