專輯類-單片機(jī)專輯-258冊-4.20G 微型計算機(jī)及單片計算機(jī)指令系統(tǒng)手冊-202頁-1.7M.pdf
上傳時間: 2013-07-30
上傳用戶:lanwei
專輯類-單片機(jī)專輯-258冊-4.20G INTEL-8086-微處理器應(yīng)用入門-附錄1-8086指令詳解(按英文字母順序-145頁-1.4M.pdf
上傳時間: 2013-05-22
上傳用戶:matlab
專輯類-國標(biāo)類相關(guān)專輯-313冊-701M 中文版ROSH關(guān)于在電氣電子設(shè)備中限制使用某些有害物質(zhì)指令.pdf
上傳時間: 2013-06-25
上傳用戶:xinshou123456
VB操作ACCESS數(shù)據(jù)庫實例.rar VB操作ACCESS數(shù)據(jù)庫實例.rar VB操作ACCESS數(shù)據(jù)庫實例.rar VB操作ACCESS數(shù)據(jù)庫實例.rar
標(biāo)簽: ACCESS 操作 數(shù)據(jù)庫
上傳時間: 2013-04-24
上傳用戶:dyctj
常用ARM7TDMI(-S)指令集及匯編,
上傳時間: 2013-06-28
上傳用戶:jhksyghr
電力電子系統(tǒng)的集成化是現(xiàn)今電力電子技術(shù)發(fā)展的趨勢,系統(tǒng)的模塊化和標(biāo)準(zhǔn)化技術(shù)是目前電力電子領(lǐng)域的重要研究方向。研究基于電力電子網(wǎng)絡(luò)的變流系統(tǒng),對復(fù)雜電力電子裝置的系統(tǒng)級集成具有重要意義,是電力電子系統(tǒng)集成技術(shù)的基本組成部分。本文從變流系統(tǒng)的功率流和信息流雙重分布性的角度出發(fā)。對電力電子系統(tǒng)網(wǎng)絡(luò)(Power Electronics System Network,PES—Net)的模型和變流系統(tǒng)的通信需求進(jìn)行分析,提出實時電力電子系統(tǒng)網(wǎng)絡(luò)(Real—time power electronics system network,RT—PES—Net);并對基于新網(wǎng)絡(luò)的分布式控制及管理方案和模塊化軟件方案等內(nèi)容進(jìn)行系統(tǒng)的研究,提出基于棧操作的實時軟件構(gòu)建方案。本文的研究將為變流系統(tǒng)的控制結(jié)構(gòu)和軟件方案標(biāo)準(zhǔn)化提供參考和理論依據(jù),為應(yīng)用系統(tǒng)的集成提供解決方案。 復(fù)雜中大功率變流系統(tǒng)是網(wǎng)絡(luò)化分布式控制系統(tǒng)的應(yīng)用對象。首先,論文以復(fù)雜系統(tǒng)為研究對象,分析了應(yīng)用系統(tǒng)的功率流和信息流在空間結(jié)構(gòu)上的對偶關(guān)系和雙重分布的特性;在電力電子集成模塊(Power Electronics Building Blocks,PEBB)的基礎(chǔ)上,研究了變流系統(tǒng)的網(wǎng)絡(luò)化分布式控制方案,并得出系統(tǒng)組構(gòu)的初步構(gòu)想,總結(jié)出適合復(fù)雜電力電子系統(tǒng)集成的標(biāo)準(zhǔn)化理論。 接著,論文對電力電子網(wǎng)絡(luò)模型進(jìn)行了研究。分析了現(xiàn)有各類總線網(wǎng)絡(luò)和目前用于電力電子應(yīng)用系統(tǒng)的網(wǎng)絡(luò),從結(jié)構(gòu)、速率和協(xié)議等各個方面將兩類網(wǎng)絡(luò)進(jìn)行了系統(tǒng)的對比。明確了電力電子系統(tǒng)網(wǎng)絡(luò)(PES—Net)的定義,分析并總結(jié)復(fù)雜電力電子實時系統(tǒng)所需網(wǎng)絡(luò)必需具備的條件。根據(jù)現(xiàn)有網(wǎng)絡(luò)技術(shù)背景,綜合控制結(jié)構(gòu)和網(wǎng)絡(luò)需求,提出了電力電子系統(tǒng)網(wǎng)絡(luò)(PES—Net)的模型。 為滿足變流系統(tǒng)的實時控制,論文對分布式控制結(jié)構(gòu)的通信需求進(jìn)行了研究。以網(wǎng)絡(luò)控制系統(tǒng)(Networked Control System,NCS)為背景,對變流器系統(tǒng)控制信息延時因素進(jìn)行了分析;通過對典型電力電予系統(tǒng)的分析,歸納和總結(jié)了系統(tǒng)的控制功能和控制內(nèi)容,對系統(tǒng)不同層次的控制任務(wù)進(jìn)行了響應(yīng)時間需求分析和網(wǎng)絡(luò)的分層配置;通過對仿真結(jié)果的分析,研究了應(yīng)用系統(tǒng)內(nèi)模塊控制信息延時對不同應(yīng)用系統(tǒng)的性能影響和對開關(guān)頻率的限制。根據(jù)變流系統(tǒng)對控制延時的接受程度,將電力電子復(fù)雜系統(tǒng)歸為兩大類:1)零延時系統(tǒng);2)定延時系統(tǒng)。針對上述兩類系統(tǒng),論文給出了電力電子網(wǎng)絡(luò)(PES—Net)的通道容量和應(yīng)用系統(tǒng)開關(guān)周期的計算方法。 論文對開放式、分布式的電力電子系統(tǒng)網(wǎng)絡(luò)(PES—Net)的硬件組成和同步方案進(jìn)行了研究,提出新的實時網(wǎng)絡(luò)和系統(tǒng)級集成方案。根據(jù)主節(jié)點和從節(jié)點的控制任務(wù)需求,分別從功能和系統(tǒng)結(jié)構(gòu)的角度對開放式網(wǎng)絡(luò)的硬件構(gòu)成進(jìn)行研究;根據(jù)控制系統(tǒng)的接口需求分析,對節(jié)點的通用性設(shè)計進(jìn)行重點討論。針對網(wǎng)絡(luò)的同步問題,本文分析了簡單有效的解決方法,即基于數(shù)據(jù)結(jié)構(gòu)的同步補(bǔ)償方案;此外,論文提出基于實時高速電力電子系統(tǒng)同絡(luò)(RT-PES-Net)的同步方案,研究適合變流器實時控制的網(wǎng)絡(luò)結(jié)構(gòu)和相應(yīng)的硬件配置。根據(jù)應(yīng)用控制和通信系統(tǒng)所需的各種操作,論文對實時網(wǎng)絡(luò)的管理進(jìn)行了討論,研究了信息幀管理和相應(yīng)的硬件設(shè)置,并對各種工作模式下所需的通信時間進(jìn)行了計算和比較。基于實時網(wǎng)絡(luò)系統(tǒng)及其管理方案,論文給出了組構(gòu)以PEBB為基礎(chǔ)的變流系統(tǒng)的方案。 論文對基于RT-PES-Net的模塊化軟件方案進(jìn)行了研究。首先,將控制軟件與功率硬件進(jìn)行解耦,使得軟件設(shè)計與硬件部分分離。在分析電力電子軟件特性的前提下,論文提出基于棧操作的模塊化軟件方案,增加子程序?qū)崟r構(gòu)件的內(nèi)聚性;對軟件模塊化的通用性進(jìn)行研究,分析模塊接口參數(shù)和變量的申明和配置,并研究參數(shù)的定標(biāo),對構(gòu)件進(jìn)行分類;分析子程序?qū)崟r構(gòu)件在執(zhí)行速度上的優(yōu)點。論文對電力電子系統(tǒng)控制軟件(Powerr Electronics System Control Software,PES-CS)的組構(gòu)和集成進(jìn)行研究,簡化軟件主框架。 最后,論文分別對RT-PES-Net和模塊化軟件方案進(jìn)行了相應(yīng)的實驗研究和分析。論文對提出的實時電力電子系統(tǒng)網(wǎng)絡(luò)(RT-PES-Net)進(jìn)行了通信實驗,將新網(wǎng)絡(luò)拓?fù)鋵ψ兞飨到y(tǒng)的延時影響與舊網(wǎng)絡(luò)系統(tǒng)的延時影響進(jìn)行比較,總結(jié)新網(wǎng)絡(luò)系統(tǒng)在控制實時性、提高開關(guān)頻率、網(wǎng)絡(luò)可擴(kuò)展性和管理靈活度等方面的優(yōu)勢。論文針對RT-PES-Net進(jìn)行應(yīng)用研究,驗證該網(wǎng)絡(luò)可解決網(wǎng)絡(luò)通信失步所造成的問題。論文對基于通用型實時構(gòu)件和棧操作的模塊化軟件方案進(jìn)行實驗驗證,為標(biāo)準(zhǔn)化軟件庫的建立和系統(tǒng)級集成提供參考方案。 網(wǎng)絡(luò)化的控制結(jié)構(gòu)研究是復(fù)雜電力電子系統(tǒng)級集成研究的關(guān)鍵。本課題針對復(fù)雜變流系統(tǒng)提出了實時電力電子系統(tǒng)網(wǎng)絡(luò)(RT-PES-Net),并以該網(wǎng)絡(luò)為基礎(chǔ)對分布式控制結(jié)構(gòu)及相應(yīng)的網(wǎng)絡(luò)化管理方案和模塊化軟件方案展開一系列研究,為電力電子控制系統(tǒng)提供標(biāo)準(zhǔn)化、開放式的網(wǎng)絡(luò)參考體系,并以此結(jié)構(gòu)來快速構(gòu)建終端復(fù)雜變流系統(tǒng),為實現(xiàn)標(biāo)準(zhǔn)的應(yīng)用系統(tǒng)組構(gòu)提供參考方案,有助于解決電力電子標(biāo)準(zhǔn)化推廣所面臨的難題。論文為應(yīng)用系統(tǒng)的即插即用和動態(tài)重構(gòu)提供了研究基礎(chǔ),從而為最終實現(xiàn)復(fù)雜變流器的應(yīng)用系統(tǒng)級集成提供系統(tǒng)化的理論和方法依據(jù)。同時,論文的研究開拓了電力電子系統(tǒng)集成和標(biāo)準(zhǔn)化研究的一個新方向。
標(biāo)簽: 電力電子 網(wǎng)絡(luò) 系統(tǒng)研究
上傳時間: 2013-06-15
上傳用戶:silenthink
Linux操作指導(dǎo)專題(華為內(nèi)部培訓(xùn)資料),pdf
上傳時間: 2013-04-24
上傳用戶:1079836864
一本很好的匯編語言教程,跟大家一起分享 課程介紹 第1章 預(yù)備知識 1.1 匯編語言的由來及其特點 1 機(jī)器語言 2 匯編語言 3 匯編程序 4 匯編語言的主要特點 5 匯編語言的使用領(lǐng)域 1.2 數(shù)據(jù)的表示和類型 1 數(shù)值數(shù)據(jù)的表示 2 非數(shù)值數(shù)據(jù)的表示 3 基本的數(shù)據(jù)類型 1.3 習(xí)題 第2章 CPU資源和存儲器 2.1 寄存器組 1 寄存器組 2 通用寄存器的作用 3 專用寄存器的作用 2.2 存儲器的管理模式 1 16位微機(jī)的內(nèi)存管理模式 2 32位微機(jī)的內(nèi)存管理模式 2.3 習(xí)題 第3章 操作數(shù)的尋址方式 3.1 立即尋址方式 3.2 寄存器尋址方式 3.3 直接尋址方式 3.4 寄存器間接尋址方式 3.5 寄存器相對尋址方式 3.6 基址加變址尋址方式 3.7 相對基址加變址尋址方式 3.8 32位地址的尋址方式 3.9 操作數(shù)尋址方式的小結(jié) 3.10 習(xí)題 第4章 標(biāo)識符和表達(dá)式 4.1 標(biāo)識符 4.2 簡單內(nèi)存變量的定義 1 內(nèi)存變量定義的一般形式 2 字節(jié)變量 3 字變量 4 雙字變量 5 六字節(jié)變量 6 八字節(jié)變量 7 十字節(jié)變量 4.3 調(diào)整偏移量偽指令 1 偶對齊偽指令 2 對齊偽指令 3 調(diào)整偏移量偽指令 4 偏移量計數(shù)器的值 4.4 復(fù)合內(nèi)存變量的定義 1 重復(fù)說明符 2 結(jié)構(gòu)類型的定義 3 聯(lián)合類型的定義 4 記錄類型的定義 5 數(shù)據(jù)類型的自定義 4.5 標(biāo)號 4.6 內(nèi)存變量和標(biāo)號的屬性 1 段屬性操作符 2 偏移量屬性操作符 3 類型屬性操作符 4 長度屬性操作符 5 容量屬性操作符 6 強(qiáng)制屬性操作符 7 存儲單元別名操作符 4.7 表達(dá)式 1 進(jìn)制偽指令 2 數(shù)值表達(dá)式 3 地址表達(dá)式 4.8 符號定義語句 1 等價語句 2 等號語句 3 符號名定義語句 4.9 習(xí)題 第5章 微機(jī)CPU的指令系統(tǒng) 5.1 匯編語言指令格式 1 指令格式 2 了解指令的幾個方面 5.2 指令系統(tǒng) 1 數(shù)據(jù)傳送指令 2 標(biāo)志位操作指令 3 算術(shù)運(yùn)算指令 4 邏輯運(yùn)算指令 5 移位操作指令 6 位操作指令 7 比較運(yùn)算指令 8 循環(huán)指令 9 轉(zhuǎn)移指令 10 條件設(shè)置字節(jié)指令 11 字符串操作指令 12 ASCII-BCD碼調(diào)整指令 13 處理器指令 5.3 習(xí)題 第6章 程序的基本結(jié)構(gòu) 6.1 程序的基本組成 1 段的定義 2 段寄存器的說明語句 3 堆棧段的說明 4 源程序的結(jié)構(gòu) 6.2 程序的基本結(jié)構(gòu) 1 順序結(jié)構(gòu) 2 分支結(jié)構(gòu) 3 循環(huán)結(jié)構(gòu) 6.3 段的基本屬性 1 對齊類型 2 組合類型 3 類別 4 段組 6.4 簡化的段定義 1 存儲模型說明偽指令 2 簡化段定義偽指令 3 簡化段段名的引用 6.5 源程序的輔助說明偽指令 1 模塊名定義偽指令 2 頁面定義偽指令 3 標(biāo)題定義偽指令 4 子標(biāo)題定義偽指令 6.6 習(xí)題 第7章 子程序和庫 7.1 子程序的定義 7.2 子程序的調(diào)用和返回指令 1 調(diào)用指令 2 返回指令 7.3 子程序的參數(shù)傳遞 1 寄存器傳遞參數(shù) 2 存儲單元傳遞參數(shù) 3 堆棧傳遞參數(shù) 7.4 寄存器的保護(hù)與恢復(fù) 7.5 子程序的完全定義 1 子程序完全定義格式 2 子程序的位距 3 子程序的語言類型 4 子程序的可見性 5 子程序的起始和結(jié)束操作 6 寄存器的保護(hù)和恢復(fù) 7 子程序的參數(shù)傳遞 8 子程序的原型說明 9 子程序的調(diào)用偽指令 10 局部變量的定義 7.6 子程序庫 1 建立庫文件命令 2 建立庫文件舉例 3 庫文件的應(yīng)用 4 庫文件的好處 7.7 習(xí)題 第8章 輸入輸出和中斷 8.1 輸入輸出的基本概念 1 I/O端口地址 2 I/O指令 8.2 中斷 1 中斷的基本概念 2 中斷指令 3 中斷返回指令 4 中斷和子程序 8.3 中斷的分類 1 鍵盤輸入的中斷功能 2 屏幕顯示的中斷功能 3 打印輸出的中斷功能 4 串行通信口的中斷功能 5 鼠標(biāo)的中斷功能 6 目錄和文件的中斷功能 7 內(nèi)存管理的中斷功能 8 讀取和設(shè)置中斷向量 8.4 習(xí)題 第9章 宏 9.1 宏的定義和引用 1 宏的定義 2 宏的引用 3 宏的參數(shù)傳遞方式 4 宏的嵌套定義 5 宏與子程序的區(qū)別 9.2 宏參數(shù)的特殊運(yùn)算符 1 連接運(yùn)算符 2 字符串整體傳遞運(yùn)算符 3 字符轉(zhuǎn)義運(yùn)算符 4 計算表達(dá)式運(yùn)算符 9.3 與宏有關(guān)的偽指令 1 局部標(biāo)號偽指令 2 取消宏定義偽指令 3 中止宏擴(kuò)展偽指令 9.4 重復(fù)匯編偽指令 1 偽指令REPT 2 偽指令I(lǐng)RP 3 偽指令I(lǐng)RPC 9.5 條件匯編偽指令 1 條件匯編偽指令的功能 2 條件匯編偽指令的舉例 9.6 宏的擴(kuò)充 1 宏定義形式 2 重復(fù)偽指令REPEAT 3 循環(huán)偽指令WHILE 4 循環(huán)偽指令FOR 5 循環(huán)偽指令FORC 6 轉(zhuǎn)移偽指令GOTO 7 宏擴(kuò)充的舉例 8 系統(tǒng)定義的宏 9.7 習(xí)題 第10章 應(yīng)用程序的設(shè)計 10.1 字符串的處理程序 10.2 數(shù)據(jù)的分類統(tǒng)計程序 10.3 數(shù)據(jù)轉(zhuǎn)換程序 10.4 文件操作程序 10.5 動態(tài)數(shù)據(jù)的編程 10.6 COM文件的編程 10.7 駐留程序 10.8 程序段前綴及其應(yīng)用 1 程序段前綴的字段含義 2 程序段前綴的應(yīng)用 10.9 習(xí)題 第11章 數(shù)值運(yùn)算協(xié)處理器 11.1 協(xié)處理器的數(shù)據(jù)格式 1 有符號整數(shù) 2 BCD碼數(shù)據(jù) 3 浮點數(shù) 11.2 協(xié)處理器的結(jié)構(gòu) 11.3 協(xié)處理器的指令系統(tǒng) 1 操作符的命名規(guī)則 2 數(shù)據(jù)傳送指令 3 數(shù)學(xué)運(yùn)算指令 4 比較運(yùn)算指令 5 超越函數(shù)運(yùn)算指令 6 常數(shù)操作指令 7 協(xié)處理器控制指令 11.4 協(xié)處理器的編程舉例 11.5 習(xí)題 第12章 匯編語言和C語言 12.1 匯編語言的嵌入 12.2 C語言程序的匯編輸出 12.3 一個具體的例子 12.4 習(xí)題 附錄
上傳時間: 2013-07-05
上傳用戶:hw1688888
固態(tài)硬盤是一種以FLASH為存儲介質(zhì)的新型硬盤。由于它不像傳統(tǒng)硬盤一樣以高速旋轉(zhuǎn)的磁盤為存儲介質(zhì),不需要浪費大量的尋道時間,因此它有著傳統(tǒng)硬盤不可比擬的順序和隨機(jī)存儲速度。同時由于固態(tài)硬盤不存在機(jī)械存儲結(jié)構(gòu),因此還具有高抗震性、無工作噪音、可適應(yīng)惡劣工作環(huán)境等優(yōu)點。隨著計算機(jī)技術(shù)的高速發(fā)展,固態(tài)硬盤技術(shù)已經(jīng)成為未來存儲介質(zhì)技術(shù)發(fā)展的必然趨勢。 本文以設(shè)計固態(tài)硬盤控制芯片IDE接口部分為項目背景,通過可編程邏輯器件FPGA,基于ATA協(xié)議并使用硬件編程語言verilog,設(shè)計了一個位于設(shè)備端的IDE控制器。該IDE控制器的主要作用在于解析主機(jī)所發(fā)送的IDE指令并控制硬盤設(shè)備進(jìn)行相應(yīng)的狀態(tài)遷移和指令操作,從而完成硬盤設(shè)備端與主機(jī)端之間基本的狀態(tài)通信以及數(shù)據(jù)通信。論文主要完成了幾個方面的內(nèi)容。第一:論文從固態(tài)硬盤的基本結(jié)構(gòu)出發(fā),分析了固態(tài)硬盤IDE控制器的功能性需求以及寄存器傳輸、PIO傳輸和UDMA傳輸三種ATA協(xié)議主要傳輸模式所必須遵循的時序要求,并概括了IDE控制器設(shè)計的要點和難點;第二:論文設(shè)計了IDE控制器的總體功能框架,將IDE控制器從功能上分為寄存器部分、頂層控制模塊、異步FIFO模塊、PIO控制模塊、UDMA控制模塊以及CRC校驗?zāi)K六大子功能模塊,并分析了各個子功能模塊的基本工作原理和具體功能設(shè)計;第三:論文以設(shè)計狀態(tài)機(jī)流程和主要控制信號的方式實現(xiàn)了各個具體子功能模塊并列舉了部分關(guān)鍵代碼,同時給出了主要子功能模塊的時序仿真圖;最后,論文給出了基于PIO傳輸模式和基于UDMA傳輸模式的具體指令操作流程實現(xiàn),并通過SAS邏輯分析儀和QuartusⅡ?qū)DE控制器進(jìn)行了功能測試和分析,驗證了本論文設(shè)計的正確性。
上傳時間: 2013-07-31
上傳用戶:liangrb
隨著電子技術(shù)的不斷發(fā)展,各種智能核儀器逐步走向自動化、智能化、數(shù)字化和便攜式的方向發(fā)展。針對傳統(tǒng)的多道脈沖幅度分析器體積大,人機(jī)交互不友好,不方便現(xiàn)場分析等的缺陷[5]。新型的高速、集成度高、界面友好的多道脈沖幅度分析器的陸續(xù)出現(xiàn)填補(bǔ)了這一缺點。 隨著電子技術(shù)的發(fā)展,以ARM為核的處理器技術(shù)的應(yīng)用領(lǐng)域不斷擴(kuò)大,相比較單片機(jī)而言,它的主頻高、運(yùn)算速度快,可以滿足多道脈沖幅度分析器的苛刻的時間上的要求。而且ARM處理器功耗小,適合于功耗要求比較苛刻的地方,這些方面的特點正好滿足了便攜式多道脈沖幅度分析器野外勘察的要求。同時,由于以ARM為核的處理器具有豐富的外設(shè)資源,這樣就簡化了外設(shè)電路及芯片的使用,降低了功耗并增強(qiáng)了產(chǎn)品的信賴性。另外,ARM芯片可以方便的移植操作系統(tǒng),為多道脈沖幅度分析器多任務(wù)的管理和并行的處理,甚至硬實時功能的實現(xiàn)提供了前提。而且在ARM平臺使用嵌入式linux操作系統(tǒng)使多道脈沖幅度分析器的軟件易于升級。 智能化和小型化是多道脈沖幅度分析器的發(fā)展趨勢。智能化要求系統(tǒng)的自動化程度高、操作簡便、容錯性好。智能化除了需要控制軟件外,還需要軟件命令的執(zhí)行者即硬件控制電路來實現(xiàn)相應(yīng)的控制邏輯,兩者的結(jié)合才能真正的實現(xiàn)智能化。小型化要求系統(tǒng)的體積小、功耗小、便于攜帶;小型化除了要求采用微功耗的器件,還要求電路板的尺寸盡量的小且所用元件盡量的少,但小型化的同時必須保持系統(tǒng)的智能化,即不能減少智能化所要求的復(fù)雜的邏輯和時序的控制功能。為此采用高集成度的ARM芯片實現(xiàn)控制電路能滿意地同時滿足智能化和小型化的要求。在研制的多道脈沖幅度分析器中,幾乎所有的控制都可以用控制芯片來實現(xiàn),如閾值設(shè)定、自動穩(wěn)譜以及多道數(shù)據(jù)采集,在節(jié)省了元件的數(shù)目和電路板的尺寸的同時仍能保持系統(tǒng)的智能化程度。 Linux內(nèi)核精簡而高效,可修改性強(qiáng),支持多種體系結(jié)構(gòu)的處理器等,使得它是一個非常適合于嵌入式開發(fā)和應(yīng)用的操作系統(tǒng)。嵌入式Linux可以運(yùn)行的硬件平臺十分廣泛,從x86、MIPS、POWERPC到ARM,以及其他許多硬件體系結(jié)構(gòu)。目前在世界范圍內(nèi),ARM體系結(jié)構(gòu)的SOC逐漸占領(lǐng)32位嵌入式微處理器市場,ARM處理器及技術(shù)的應(yīng)用幾乎已經(jīng)深入到各個領(lǐng)域,例如:工業(yè)控制,無線通訊,網(wǎng)絡(luò),消費類電子,成像等。 本課題采用三星公司生產(chǎn)的ARM(Advanced RISC Machines,先進(jìn)精簡指令集機(jī)器)芯片S3C2410A設(shè)計并研制了一種便攜式的核數(shù)據(jù)采集系統(tǒng)設(shè)計方案。利用ARM芯片豐富的外設(shè)資源對傳統(tǒng)的多道脈沖幅度分析器進(jìn)行改進(jìn)和簡化。系統(tǒng)由前端探測器系統(tǒng),以及由線性脈沖放大器、甄別電路、控制電路、采樣保持電路組成的前置電路,中央處理器模塊,顯示模塊,用戶交互模塊,存儲模塊,網(wǎng)絡(luò)傳輸模塊等多個模塊組成。本設(shè)計基于ARM9芯片S3C2410,并在此平臺上移植了嵌入式linux操作系統(tǒng)來進(jìn)行任務(wù)的調(diào)度和處理等。 電路板核心板部分設(shè)計采用6層PCB板結(jié)構(gòu),這樣增加了系統(tǒng)可靠性,提高了電磁兼容的穩(wěn)定性。數(shù)據(jù)采集系統(tǒng)是多道脈沖幅度分析器的核心,A/D轉(zhuǎn)換直接使用了S3C2410內(nèi)置的ADC(Analog to Digital Converter,模數(shù)轉(zhuǎn)換器),在2.5 MHz的轉(zhuǎn)換時鐘下最大轉(zhuǎn)換速度500 KSPS(Kilo-Samples per second,千采樣點每秒),滿足了系統(tǒng)最低轉(zhuǎn)換時間≤5 μs的要求,并且控制簡單,簡化了外部接口電路。由于SD(Secure Digital Card,安全數(shù)碼卡)卡存儲容量大、攜帶方便、成本低等優(yōu)點,所以設(shè)計中采用其作為外部的數(shù)據(jù)存儲設(shè)備,其驅(qū)動部分采用SD卡軟件包,為開發(fā)帶來了方便。本設(shè)計采用640*480的6.4寸LCD(Liquid Crystal Display,液晶顯示)屏作為人機(jī)交互的顯示部分,并且通過Qt/Embedded為系統(tǒng)提供圖形用戶界面的應(yīng)用框架和窗口系統(tǒng)。其中包括了波形顯示部分和用戶菜單設(shè)置部分,這樣方便了用戶操作。系統(tǒng)的數(shù)據(jù)存取方面是基于SQLite嵌入式小型數(shù)據(jù)庫而進(jìn)行的。為了方便數(shù)據(jù)向上位機(jī)的傳輸,系統(tǒng)設(shè)計中采用XML(Extensible Markup Language,可擴(kuò)展標(biāo)記語言)格式來組織傳輸?shù)臄?shù)據(jù),通過基于TCP/IP(Transmission Control Protocol/Internet Protocol)協(xié)議的Linux下Socket套接字編程,來進(jìn)行與上位機(jī)或PC(Personal Computer,個人計算機(jī)或桌面機(jī))等的連接和數(shù)據(jù)傳輸。
標(biāo)簽: ARMLinux 多道 分析器 脈沖幅度
上傳時間: 2013-04-24
上傳用戶:tzl1975
蟲蟲下載站版權(quán)所有 京ICP備2021023401號-1