亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

inux操作系統(tǒng)指令實(shí)驗(yàn)報(bào)告

  • 基于ARMLinux的小區智能監控系統設計

    隨著經濟與科技的發展,人們對住宅小區提出了智能化的要求:一方面住戶要求能夠遠程監視家庭環境和控制家電設備;另一方面,小區管理人員要求實現對小區事務的統一管理。計算機、通信和ARM嵌入式技術為小區的智能化提供了有力的技術支持。 本文來源于實驗室與日本NTT公司合作的智能家居項目,提出一種基于ARM-Linux平臺的小區智能監控系統的實現方案。系統包括小區網關、家庭中繼器和家庭傳感器/開關設備三部分。家庭中繼器通過RS485總線連接家庭內部各種傳感器和開關設備組成家庭內部通信網,中繼器可以在家庭內部網中集中采集傳感器數據和控制家電開關設備。小區網關通過Ethernet連接各家庭中繼器組成小區局域網,它可以統一管理所有家庭中繼器和家庭設備。用戶可以通過Internet訪問小區網關的Web服務器來查看家庭內部傳感器信息或發送操作指令來遠程控制家電開關設備,小區管理人員也可以通過小區網關的服務器發布小區管理信息。從而,實現家庭監控和小區管理的智能化。 本文主要工作包括:家庭中繼器的硬件設計、系統軟件移植和應用軟件設計;小區網關的軟件設計;家庭內通信網與小區局域網的組網以及在通信網絡中采用的通信協議的設計。通過對實驗室原型系統的實驗與測試,證明小區智能監控系統能夠良好運行。

    標簽: ARMLinux 小區智能 監控 系統設計

    上傳時間: 2013-07-27

    上傳用戶:zxc23456789

  • 基于ARM的車載GPS系統的研究

    隨著社會經濟和科學技術的發展,公路交通已經成為了關系國民經濟命脈和社會、經濟發展的重大系統。汽車導航觀念也逐漸深入人心,成為公路交通中極其重要的一個環節。人們已經不再滿足于用基于PC機的導航系統,因為它過于昂貴并且功耗高。現在,基于嵌入式設備的導航系統在迅速發展,但目前流行的是基于WinCE操作系統,它的成本比較高。 本文設計的導航系統采用基于ARM9結構的低功耗、高性能嵌入式SOC芯片S3C2410作為主控制器,使用嵌入式linux作為系統的內核。Linux是一個開放并且免費使用的操作系統,而CPU使用了32位RISC(精簡指令集)。基于ARM的嵌入式Llinux作為系統的內核解決了成本高的問題。因為嵌入式操作系統是本課題設計系統過程中應用的基礎,所以本文會詳細介紹。 系統可以采集GPS信號,支持RS-232接口,采用液晶顯示屏(LCD)的人機接口,為操作人員提供了良好的監控界面。軟件系統在嵌入式Linux操作系統下開發,實現了Linux操作系統和QT圖形系統的移植,設備驅動程序、控制應用程序、人機交互界面的設計。 本文從理論、硬件設計、軟件設計等方面介紹了基于ARM S3C2410多功能車載導航系統的設計與開發。

    標簽: ARM GPS 車載

    上傳時間: 2013-07-01

    上傳用戶:dong

  • 基于FPGA的精簡指令集計算機的研究與開發

    大規模可編程邏輯器件CPLD和FPGA是當今應用最廣泛的兩類可編程專用集成電路(ASIC),電子設計工程師用它可以在辦公室或實驗室里設計出所需的專用集成電路,從而大大縮短了產品上市時間,降低了開發成本.此外,可編程邏輯器件還具有靜態可重復編程和動態系統重構的特性,使得硬件的功能可以象軟件一樣通過編程來修改,這樣就極大地提高了電子系統設計的靈活性和通用性.該設計完成了在一片可編程邏輯器件上開發簡易計算機的設計任務,將單片機與單片機外圍電路集成化,能夠輸入指令、執行指令、輸出結果,具有在電子系統中應用的普遍意義,另外,也可以用于計算機組成原理的教學試驗.該文第一章簡要介紹了可編程ASIC和EDA技術的歷史、現狀、未來并對本課題作了簡要陳述.第二章在芯片設計的兩種輸入法即原理圖輸入法和HDL輸入法之間做出比較,決定選用HDL輸入法.第三章描述了具體的設計過程和設計手段,首先將簡易計算機劃分為運算器、CPU控制器、存儲器、鍵盤接口和顯示接口以及系統控制器,然后再往下分為下層子模塊.輸入法的語言使用的是Verilog HDL,鑒于篇幅所限,源代碼部分不在論文之中.第四章對設計的綜合與實現做了總結,給出了時序仿真波形圖.該文針對FPGA和RISC這兩大課題,對RISC在FPGA上的實現進行了初淺的探索與嘗試.從計算機體系結構入手,剖析了精簡指令集計算機的原理,通過該設計的實踐對ASIC和EDA的設計潛力有了更進一步的領悟.

    標簽: FPGA 指令集 計算機

    上傳時間: 2013-05-21

    上傳用戶:hewenzhi

  • Keil C51 操作入門

    Keil C51 操作入門及Keil C51 下調試程

    標簽: Keil C51 操作

    上傳時間: 2013-04-24

    上傳用戶:VRMMO

  • SIwave的操作步驟

    簡要介紹SIwave的基本操作步驟。跟大家共享。

    標簽: SIwave 操作

    上傳時間: 2013-08-01

    上傳用戶:yhm_all

  • 手把手教你學AVR單片機C程序設計實驗程序

    目錄 第1章 概述 1.1 采用C語言提高編制單片機應用程序的效率 1.2 C語言具有突出的優點 1.3 AvR單片機簡介 1.4 AvR單片機的C編譯器簡介 第2章 學習AVR單片機C程序設計所用的軟件及實驗器材介紹 2.1 IAR Enlbedded Workbench IDE C語言編譯器 2.2 AVR Studio集成開發環境 2.3 PonyProg2000下載軟件及SL—ISP下載軟件 2.4 AVR DEM0單片機綜合實驗板 2.5 AvR單片機JTAG仿真器 2.6 并口下載器 2.7 通用型多功能USB編程器 第3章 AvR單片機開發軟件的安裝及第一個入門程序 3.1 安裝IAR for AVR 4.30集成開發環境 3.2 安裝AVR Studio集成開發環境 3.3 安裝PonyProg2000下載軟件 3.4 安裝SLISP下載軟件 3.5 AvR單片機開發過程 3.6 第一個AVR入門程序 第4章 AVR單片機的主要特性及基本結構 4.1 ATMEGA16(L)單片機的產品特性 4.2 ATMEGA16(L)單片機的基本組成及引腳配置 4.3 AvR單片機的CPU內核 4.4 AvR的存儲器 4.5 系統時鐘及時鐘選項 4.6 電源管理及睡眠模式 4.7 系統控制和復位 4.8 中斷 第5章 C語言基礎知識 5.1 C語言的標識符與關鍵字 5.2 數據類型 5.3 AVR單片機的數據存儲空間 5.4 常量、變量及存儲方式 5.5 數組 5.6 C語言的運算 5.7 流程控制 5.8 函數 5.9 指針 5.10 結構體 5.11 共用體 5.12 中斷函數 第6章 ATMEGA16(L)的I/O端口使用 6.1 ATMEGAl6(L)的I/O端口 6.2 ATMEGAl6(L)中4組通用數字I/O端口的應用設置 6.3 ATMEGA16(L)的I/O端口使用注意事項 6.4 ATMEGAl6(L)PB口輸出實驗 6.5 8位數碼管測試 6.6 獨立式按鍵開關的使用 6.7 發光二極管的移動控制(跑馬燈實驗) 6.8 0~99數字的加減控制 6.9 4×4行列式按鍵開關的使用 第7章 ATMEGAl6(L)的中斷系統使用 7.1 ATMEGA16(L)的中斷系統 7.2 相關的中斷控制寄存器 7.3 INT1外部中斷實驗 7.4 INTO/INTl中斷計數實驗 7.5 INTO/INTl中斷嵌套實驗 7.6 2路防盜報警器實驗 7.7 低功耗睡眠模式下的按鍵中斷 7.8 4×4行列式按鍵的睡眠模式中斷喚醒設計 第8章 ATMEGAl6(L)驅動16×2點陣字符液晶模塊 8.1 16×2點陣字符液晶顯示器概述 8.2 液晶顯示器的突出優點 8.3 16×2字符型液晶顯示模塊(LCM)特性 8.4 16×2字符型液晶顯示模塊(LCM)引腳及功能 8.5 16×2字符型液晶顯示模塊(LCM)的內部結構 8.6 液晶顯示控制驅動集成電路HD44780特點 8.7 HD44780工作原理 8.8 LCD控制器指令 8.9 LCM工作時序 8.10 8位數據傳送的ATMEGAl6(L)驅動16×2點陣字符液晶模塊的子函數 8.11 8位數據傳送的16×2 LCM演示程序1 8.12 8位數據傳送的16×2 LCM演示程序2 8.13 4位數據傳送的ATMEGA16(L)驅動16×2點陣字符液晶模塊的子函數 8.14 4位數據傳送的16×2 LCM演示程序 第9章 ATMEGA16(L)的定時/計數器 9.1 預分頻器和多路選擇器 9.2 8位定時/計時器T/C0 9.3 8位定時/計數器0的寄存器 9.4 16位定時/計數器T/C1 9.5 16位定時/計數器1的寄存器 9.6 8位定時/計數器T/C2 9.7 8位T/C2的寄存器 9.8 ICC6.31A C語言編譯器安裝 9.9 定時/計數器1的計時實驗 9.10 定時/計數器0的中斷實驗 9.11 4位顯示秒表實驗 9.12 比較匹配中斷及定時溢出中斷的測試實驗 9.13 PWM測試實驗 9.14 0~5 V數字電壓調整器 9.15 定時器(計數器)0的計數實驗 9.16 定時/計數器1的輸入捕獲實驗 ......

    標簽: AVR 手把手 單片機 C程序

    上傳時間: 2013-07-30

    上傳用戶:yepeng139

  • 基于ARM的嵌入式遠程控制平臺系統軟件設計

    遠程控制的目的旨在突破地域和環境上的限制,對現場設備的運行狀態及各種參數進行遠程監控。尤其是在現場設備分布離散、工作環境惡劣等情況下,遠程控制技術的采用實現了跨地域的集中控制,節省了人力物力,降低了生產成本,提高了生產率和經濟效益。 本文采用ARM7TDMI系列S3C44BOX嵌入式微處理器和μC/OS—Ⅱ作為系統開發平臺,研究并完成了操作系統的移植、應用程序的編寫和系統的集成測試。在充分理解μC/OS—Ⅱ文件體系結構和移植條件的基礎上,移植了OS_CPU.H、OS_CPU_AASM和OS_CPU_C.C三個文件。自定義了手機短信的通信格式。應用程序的編寫完成了對串口信息的監測、讀寫、分析與執行。根據系統功能制定需要被操作系統調度的任務及任務優先級。系統調試主要分為兩個步驟,先于宿主機上脫機調試程序代碼,成功后通過JTAG端口下載到目標機上進行在線調試。 本文將移動通信技術和嵌入式技術結合起來應用到遠程控制系統中。憑借SMS短消息業務所具有的操作簡便、收費低廉、可靠性高等特點來發送對遠程設備的監控指令;嵌入式實時操作系統的移植則更好地實現了對監控指令的分析與執行,提高了系統的執行效率。

    標簽: ARM 嵌入式 遠程控制 平臺系統

    上傳時間: 2013-06-25

    上傳用戶:Poppy

  • 基于ARM的智能家居控制系統的研究

    Internet現已成為社會重要的信息流通渠道。嵌入式系統能夠連接到 Internet上面將信息傳送到幾乎世界上的任何一個地方。嵌入式設備與Internet的結合代表著嵌入式系統和網絡技術的真正未來。隨著IPv6的應用,設備都可能獲得一個全球唯一的IP地址,通過IP地址和互聯網相連成為一個網絡設備。因此隨著電子技術和Internet技術的發展使的家用電子電器產品步向智能化網絡化的智能家居方向。智能家居是集成微電子技術與控制技術當前嵌入式系統典型的代表。 本文將嵌入式技術與電力載波通信協議X-10技術結合起來來實現智能家居控制系統,著重研究智能家居控制系統的核心一基于ARM核的智能家居網關軟硬件設計。智能家居網關是一個嵌入式WEB服務器,用戶通過登陸智能家居網關進而實現對智能家居網關的遠程控制操作,智能家居網關將接收到的用戶命令進行“翻譯”之后向家庭電力線發送X-10指令,實現對家庭設備的控制。 本文首先分析基于ARM的智能家居控制系統的原理及X-10技術;然后給出具體基于ARM平臺的硬件電路設計,本文在以LPC2210為處理器實現智能家居控制系統的設計中,給出詳細設計步驟與過程。本系統主要電路包括有電源電路、鍵盤電路、LCD顯示電路、存儲電路、網口電路、及X-10電力載波電路等等;其次ARM平臺軟件實現是本文的一個重點。本文主要分三步來實現:第一步實現了在LPC2200系列處理器上的嵌入式操作系統uC/OS-Ⅱ的移植、第二步實現TCP/IP協議棧LWIP在嵌入式操作系統上的移植、第三步實現WEB服務器的組建以及應用軟件設計。最后系統在搭建完軟硬件平臺之后,進入調試結果環節。系統運行后本人使用本地示波器觀看波形,然后通過對波形的解析與X-10指令的對照來驗證基于ARM的智能家居控制系統的可行性,進而實現了X-10信息家電與Internet的互連控制。

    標簽: ARM 智能家居控制系統

    上傳時間: 2013-06-04

    上傳用戶:WS Rye

  • 基于FPGA的32位RISC處理器設計與實現

    隨著SOC技術、IP技術以及集成電路技術的發展,RISC軟核處理器的研究與開發設計開始受到了人們的重視。基于FPGA的RISC軟核處理器在各個行業開始得到了廣泛的應用,特別是在一些基于FPGA的嵌入式系統中有著越來越廣泛的應用前景。 該論文在研究了大量國內外技術文獻的基礎上,總結了RISC處理器發展的現狀與水平。認真分析了RISC處理器的基本結構,包括總線結構,流水線處理的原理,以及流水線數據通路和流水線控制的原理;并詳細分析了該設計采用的指令集——MIPS指令集的內在結構。設計出了一個32位RISC軟核處理器,這個軟核處理器采用五級流水線結構,能完成加法、減法、邏輯與、邏輯或、左移右移等算術邏輯操作,以及它們的組合操作。通過軟件仿真和在Altera的FPGA開發板上進行驗證,證明了所設計的32位RISC處理器能準確的執行所選用的MIPS指令集,運行速度能達到30MHz,功能良好。 通過對所設計對象特點及其可行性的研究,選用了Altera公司QuartusⅡ軟件作為設計與仿真驗證的環境。在設計方法上,該課題采用了自頂向下的設計方法。在設計過程中采用了邊設計邊驗證這種設計與驗證相結合的設計流程,大大提高了設計的可靠性。該課題在設計過程中還提出了兩個有效的設計思路:第一是在32位寄存器的設計中利用FPGA的內部RAM資源來設計,減少了傳輸延時,提高了運行速度,并大大減少了對FPGA內部資源的占用;第二是在系統架構上采用了柔性化的設計方法,使得設計可以根據實際的需求適當的增減相應的部件,以達到需求與性能的統一。這兩個方法都有效地解決了設計中出現的問題,提高了處理器的性能。

    標簽: FPGA RISC 處理器

    上傳時間: 2013-07-21

    上傳用戶:caozhizhi

  • protel99se 經典實例

    protel99se 經典實例protel99se 經典實例

    標簽: protel 99 se

    上傳時間: 2013-06-21

    上傳用戶:咔樂塢

主站蜘蛛池模板: 沽源县| 岑溪市| 田阳县| 衡山县| 平度市| 柘城县| 邮箱| 高阳县| 竹山县| 新疆| 繁峙县| 三亚市| 马尔康县| 潼南县| 商丘市| 晋中市| 霍林郭勒市| 伊春市| 日喀则市| 酉阳| 延津县| 巢湖市| 讷河市| 灵台县| 阜新市| 南雄市| 泰顺县| 阳山县| 南京市| 巴塘县| 桐梓县| 神池县| 连山| 永年县| 方正县| 白城市| 永登县| 谢通门县| 通州区| 丹巴县| 沁阳市|