基于vhld的三層電梯控制器的設計,是關于EDA技術的,和CPLD也很相關。
上傳時間: 2013-06-26
上傳用戶:uuuuuuu
隨著印制電路板功能的日益增強,結構日趨復雜,系統中各個功能單元之間的連線間距越來越細密,基于探針的電路系統測試方法已經很難滿足現在的測試需要。邊界掃描測試(BST)技術通過將邊界掃描寄存器單元安插在集成電路內部的每個引腳上,相當于設置了施加激勵和觀測響應的內建虛擬探頭,通過該技術可以大大的提高數字系統的可觀測性和可控性,降低測試難度。針對這種測試需求,本文給出了基于FPGA的邊界掃描控制器設計方法。 完整的邊界掃描測試系統主要由測試控制部分和目標器件構成,其中測試控制部分由測試圖形、數據的生成與分析及邊界掃描控制器兩部分構成。而邊界掃描控制器是整個系統的核心,它主要實現JTAG協議的自動轉換,產生符合IEEE標準的邊界掃描測試總線信號,而邊界掃描測試系統工作性能主要取決與邊界掃描控制器的工作效率。因此,設計一個能夠快速、準確的完成JTAG協議轉換,并且具有通用性的邊界掃描控制器是本文的主要研究工作。 本文首先從邊界掃描技術的基本原理入手,分析邊界掃描測試的物理基礎、邊界掃描的測試指令及與可測性設計相關的標準,提出了邊界掃描控制器的總體設計方案。其次,采用模塊化設計思想、VHDL語言描述來完成要實現的邊界掃描控制器的硬件設計。然后,利用自頂向下的驗證方法,在對控制器內功能模塊進行基于Testbench驗證的基礎上,利用嵌入式系統的設計思想,將所設計的邊界掃描控制器集成到SOPC中,構成了基于SOPC的邊界掃描測試系統。并且對SOPC系統進行軟硬件協同仿真,實現對邊界掃描控制器的功能驗證后將其應用到實際的測試電路當中。最后,在基于SignalTapⅡ硬件調試的基礎上,軟硬件結合對整個系統可行性進行了測試。從測試結果看,達到了預期的設計目標,該邊界掃描控制器的設計方案是正確可行的。 本文設計的邊界掃描控制器具有自主知識產權,可以與其他處理器結合構成完整的邊界掃描測試系統,并且為SOPC系統提供了一個很有實用價值的組件,具有很明顯的現實意義。
上傳時間: 2013-07-20
上傳用戶:hewenzhi
雷達是由許多具有不同功能的分立模塊組成作為一個非常復雜的系統,不同模塊之間必須按照一定的時序協調工作。雷達時序控制器以觸發(fā)脈沖的形式,為這些模塊提供工作所需的精確時序。現代雷達系統的時序控制主要采用MCU、 ...
上傳時間: 2013-07-05
上傳用戶:yhm_all
感應電機具有可靠性好、結構簡單、耐腐蝕、效率好、結構緊湊、價格低廉和體積小等優(yōu)點,成為工業(yè)伺服控制的主要傳動裝置然而,感應電機又是一個多變量、強耦合的非線性系統,磁鏈和轉矩的非線性耦合及參數時變,使得感應電機的控制十分復雜,特別是在實際電機控制系統中,還需要考慮硬件和周圍環(huán)境等多種因素的干擾,致使實現高性能的感應電機控制系統更加困難 本文研究感應電機的高性能控制策略,綜述了感應電機高性能控制策略的發(fā)展歷程和感應電機模糊控制的發(fā)展現狀,分析了實際電機控制系統控制器選型中各個嵌入式微處理器的基本性能和優(yōu)缺點在給出三相坐標系和二相坐標系中的感應電機數學模型之后,從理論上闡述了模糊控制和矢量控制的基本原理,針對傳統的PI控制器參數整定繁瑣,系統魯棒性差的缺點,論文將模糊控制技術應用于感應電機的變頻調速,采用CRI推理法,設計了一種參數自整定模糊PI矢量控制器,利用Matlab對基于模糊PI控制的感應電機控制系統進行了仿真,并對采用兩種控制器實現的感應電機調速控制系統進行了比較、分析仿真結果表明模糊控制的控制性能優(yōu)于常規(guī)的PI調節(jié)器 論文對基于ARM的感應電機數字控制技術進行了系統研究,闡述了采用LPC2214ARM微處理器構成數字感應電機變頻調速系統的方法,給出了一種高性能感應電機的數字實現方案,詳細介紹了系統硬件結構的組成及軟件模塊的功能,并給出了主要算法的參考代碼,為實際電機控制器的選型和開發(fā)提供了一個新的思路
上傳時間: 2013-08-03
上傳用戶:sy_jiadeyi
本文以誤差和誤差變化率為輸入,利用模糊推理的方法實現了對PID參數的在線自動整定,并且在MATLAB環(huán)境下對該控制器進行了設計和仿真。從仿真結果可以看出,參數自整定模糊PID控制器控制效果優(yōu)于
上傳時間: 2013-04-24
上傳用戶:wanghui2438
基于Xilinx FPGA的機電系統智能控制器設計及應用
上傳時間: 2013-07-26
上傳用戶:change0329
·摘 要:介紹了一種自行研制的基于98C52單片機的步進電機控制器。該控制器具有簡單、可靠、人機接口方便和性能/價格比高等特點,已在多套系統中獲得了成功應用。
上傳時間: 2013-04-24
上傳用戶:417313137
生物醫(yī)學信號是源于一個生物系統的一類信號,像心音、腦電、生物序列和基因以及神經活動等,這些信號通常含有與生物系統生理和結構狀態(tài)相關的信息,它們對這些系統狀態(tài)的研究和診斷具有很大的價值。信號拾取、采集和處理的正確與否直接影響到生物醫(yī)學研究的準確性,如何有效地從強噪聲背景中提取有用的生物醫(yī)學信號是信號處理技術的重要問題。 設計自適應濾波器對帶有工頻干擾的生物醫(yī)學信號進行濾波,從而消除工頻干擾,獲得最佳的濾波效果是本研究要解決的問題。生物醫(yī)學信號具有信號弱、噪聲強、頻率范圍較低、隨機性強等特點。由于心電(electrocardiogram,ECG)信號的確定性、穩(wěn)定性、規(guī)則性都比其他生物信號高,便于準確評估和檢測濾波效果,本研究采用ECG信號作為原始的模板信號。 本研究將新的電子芯片技術與現代信號處理技術相結合,從過去單一的軟件算法研究,轉向軟件與硬件結合,從而提高自適應速度和精度,而且可以使系統的開發(fā)周期縮短、成本降低、容易升級和變更。 采用現場可編程邏輯器件(Field Programmable Gate Array,FPGA)作為新的ECG快速提取算法的硬件載體,加快信號處理的速度。為了將ECG快速提取算法轉換為常用的適合于FPGA芯片的定點數算法,研究中詳細分析了定點數的量化效應對自適應噪聲消除器的影響,以及對浮點數算法和定點數算法的復合自適應濾波器的各種參數的選擇,如步長因子和字長選擇。研究中以定點數算法中的步長因子和字長選擇,作為FPGA設計的基礎,利用串并結合的硬件結構實現自適應濾波器,并得到了預期的效果,準確提取改善后的ECG信號。 研究中,在MATLAB(Matrix Laboratry)軟件的環(huán)境下模擬,選取帶有50Hz工頻干擾的不同信噪比的ECG原始信號,在浮點數情況下,原始信號通過采用最小均方LMS(LeastMean Squares)算法的浮點數自適應濾波器后,根據信噪比的改善和收斂速度,確定不同的最佳μ值,并在定點數情況下,在最佳μ值的情況下,原始信號通過采用LMs算法的定點數自適應濾波器后,根據信噪比的改善效果和采用硬件的經濟性,確定最佳的定點數。并了解LMS算法中步長因子、定點數字長值對信號信噪比、收斂速度和硬件經濟性的影響。從而得出針對含有工頻干擾的不同信噪比的原始ECG,應該采用什么樣的μ值和什么樣的定點數才能對原始ECG的改善和以后的硬件實現取得最佳的效果,并根據所得到的數據和結果,在FPGA上實現自適應濾波器,使自適應濾波器能對帶有工頻干擾的ECG原始信號有最佳的濾波效果。
上傳時間: 2013-04-24
上傳用戶:gzming
基于FPGA對sdram控制器的設計VERILOG語言
上傳時間: 2013-06-15
上傳用戶:lguotao
·《Windows CE·NET嵌入式工業(yè)用控制器及自動控制系統設計》 作者:葉宏材譯者:開本:ISBN:730210339 出版社:清華大學出版社出版日期:2005-02-01 Windows CE·NET嵌入式工業(yè)用控制器及自動控制系統設計-內容簡介微軟Windows CE是一個開放且多樣化的32位嵌入式操作系統。其設計目的是為符合廣泛的智能設備的需求,例如從諸
上傳時間: 2013-04-24
上傳用戶:1136815862