亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊(cè)

fpga-sdram

  • JPEG2000數(shù)據(jù)壓縮的FPGA實(shí)現(xiàn)

    高性能的數(shù)據(jù)壓縮可以有效的減少數(shù)據(jù)對(duì)存儲(chǔ)空間和通信帶寬的要求,降低通信成本。為解決圖像數(shù)據(jù)的高壓縮性能問題,本文提出了基于JPEG2000標(biāo)準(zhǔn)的數(shù)據(jù)壓縮系統(tǒng)的FPGA實(shí)現(xiàn)方案。相對(duì)于軟件算法實(shí)現(xiàn)和其他硬件方法,采用FPGA硬件實(shí)現(xiàn)可降低系統(tǒng)復(fù)雜度提高性能。最終設(shè)計(jì)的IP核具有資源占用少,性能良好和便于擴(kuò)展等優(yōu)點(diǎn),能夠滿足通信傳輸和照相設(shè)備等應(yīng)用需求。

    標(biāo)簽: JPEG 2000 FPGA 數(shù)據(jù)壓縮

    上傳時(shí)間: 2013-12-17

    上傳用戶:cjl42111

  • The Design Warrior Guide To FPGA

    FPGA推薦好書免費(fèi)下載

    標(biāo)簽: Warrior Design Guide FPGA

    上傳時(shí)間: 2014-12-28

    上傳用戶:sdlqbbla

  • 通過FPGA提高工業(yè)應(yīng)用靈活性的5種方法

      可編程邏輯器件(PLD)是嵌入式工業(yè)設(shè)計(jì)的關(guān)鍵元器件。在工業(yè)設(shè)計(jì)中,PLD已經(jīng)從提供簡(jiǎn)單的膠合邏輯發(fā)展到使用FPGA作為協(xié)處理器。該技術(shù)在通信、電機(jī)控制、I/O模塊以及圖像處理等應(yīng)用中支持 I/O 擴(kuò)展,替代基本的微控制器 (MCU) 或者數(shù)字信號(hào)處理器 (DSP)。   隨著系統(tǒng)復(fù)雜度的提高,F(xiàn)PGA還能夠集成整個(gè)芯片系統(tǒng)(SoC),與分立的 MCU、DSP、ASSP,以及 ASIC解決方案相比,大幅度降低了成本。不論是用作協(xié)處理器還是SoC,Altera FPGA在您的工業(yè)應(yīng)用中都具有以下優(yōu)點(diǎn):   1. 設(shè)計(jì)集成——使用FPGA作為協(xié)處理器或者SoC,在一個(gè)器件平臺(tái)上集成 IP和軟件堆棧,從而降低成本。   2. 可重新編程能力——在一個(gè)公共開發(fā)平臺(tái)的一片 FPGA中,使工業(yè)設(shè)計(jì)能夠適應(yīng)協(xié)議、IP以及新硬件功能的發(fā)展變化。   3. 性能調(diào)整——通過FPGA中的嵌入式處理器、定制指令和IP模塊,增強(qiáng)性能,滿足系統(tǒng)要求。   4. 過時(shí)保護(hù)——較長(zhǎng)的 FPGA 產(chǎn)品生命周期,通過 FPGA 新系列的器件移植,延長(zhǎng)工業(yè)產(chǎn)品的生命周期,保護(hù)硬件不會(huì)過時(shí)。   5. 熟悉的工具——使用熟悉的、功能強(qiáng)大的集成工具,簡(jiǎn)化設(shè)計(jì)和軟件開發(fā)、IP集成以及調(diào)試。

    標(biāo)簽: FPGA 工業(yè)應(yīng)用

    上傳時(shí)間: 2014-12-28

    上傳用戶:rnsfing

  • 基于FPGA火車狀態(tài)機(jī)的實(shí)現(xiàn)方法

    基于FPGA火車狀態(tài)機(jī)的實(shí)現(xiàn)方法,詳細(xì)見資料

    標(biāo)簽: FPGA 火車 實(shí)現(xiàn)方法 狀態(tài)

    上傳時(shí)間: 2013-10-09

    上傳用戶:行者Xin

  • 基于FPGA的視頻圖像分割技術(shù)設(shè)計(jì)與應(yīng)用

    關(guān)于FPGA視頻處理方面的應(yīng)用,F(xiàn)PGA用于視頻分割

    標(biāo)簽: FPGA 視頻圖像 分割技術(shù)

    上傳時(shí)間: 2013-12-20

    上傳用戶:cazjing

  • 基于FPGA的交通路口車流量檢測(cè)方法研究

    為了使車流在交通路口順暢通過,通常需要統(tǒng)計(jì)一個(gè)交通信號(hào)燈周期內(nèi)的車流量,以實(shí)現(xiàn)交通信號(hào)燈的自動(dòng)配時(shí)。文中提出了一種交通路口的車流量檢測(cè)算法。通過在道路前方設(shè)置檢測(cè)線,進(jìn)而統(tǒng)計(jì)檢測(cè)線灰度變化的情況,即可統(tǒng)計(jì)出通過的車流量。并對(duì)其進(jìn)行FPGA的硬件仿真。實(shí)驗(yàn)結(jié)果表明,此方法實(shí)現(xiàn)簡(jiǎn)單,運(yùn)算處理速度快,能夠得到較滿意的結(jié)果。

    標(biāo)簽: FPGA 交通路口 車流量檢測(cè) 方法研究

    上傳時(shí)間: 2013-10-12

    上傳用戶:1406054127

  • 基于fpga的lcd驅(qū)動(dòng)芯片的設(shè)計(jì)

    fpga lcd driver

    標(biāo)簽: fpga lcd 驅(qū)動(dòng) 片的設(shè)計(jì)

    上傳時(shí)間: 2013-11-05

    上傳用戶:thinode

  • 賽靈思spartan6系列FPGA片內(nèi)資源設(shè)計(jì)指導(dǎo)

    賽靈思spartan6系列FPGA片內(nèi)資源設(shè)計(jì)指導(dǎo)

    標(biāo)簽: spartan6 FPGA 賽靈思 資源

    上傳時(shí)間: 2013-10-28

    上傳用戶:hahayou

  • 使用Artix-7 FPGA 降低您的系統(tǒng)功耗與成本

    As businesses and consumers expect more fromportable electronics, the FPGA industry has beencompelled to re-think how it serves these low-power,cost-sensitive markets. Application classes like

    標(biāo)簽: Artix FPGA 功耗

    上傳時(shí)間: 2013-11-10

    上傳用戶:XLHrest

  • 基于FFT算法的FPGA實(shí)現(xiàn)報(bào)告

    基于FFT算法的FPGA實(shí)現(xiàn)報(bào)告

    標(biāo)簽: FPGA FFT 算法 報(bào)告

    上傳時(shí)間: 2014-01-22

    上傳用戶:363186

主站蜘蛛池模板: 岳池县| 嘉善县| 汉中市| 彰化市| 太仓市| 灵璧县| 新营市| 莱西市| 凤凰县| 阿尔山市| 株洲县| 城固县| 册亨县| 弥勒县| 山西省| 兴安盟| 上饶市| 黄陵县| 井冈山市| 怀集县| 莱阳市| 丁青县| 新龙县| 岢岚县| 手游| 金沙县| 无极县| 枣庄市| 武宣县| 岐山县| 宜城市| 东光县| 武宁县| 泰州市| 连云港市| 环江| 宜良县| 泰来县| 千阳县| 安福县| 四子王旗|