隨著GPS(Global Positioning System)技術的不斷發展和成熟,其全球性、全天候、低成本等特點使得GPS接收機的用戶數量大幅度增加,應用領域越來越廣。但由于定位過程中各種誤差源的存在,單機定位精度受到影響。目前常從兩個方面考慮減小誤差提高精度:①用高精度相位天線、差分技術等通過提高硬件成本獲取高精度;②針對誤差源用濾波算法從軟件方面實現精度提高。兩種方法中,后者相對于前者在滿足精度要求的前提下節約成本,而且便于系統融合,是應用于GPS定位的系統中更有前景的方法。但由于在系統中實現定位濾波算法需要時間,傳統CPU往往不能滿足實時性的要求,而FPGA以其快速并行計算越來越受到青睞。 本文在FPGA平臺上,根據“先時序后電路”的設計思想,由同步沒計方法以及自頂向下和自下而上的混合設計方法實現系統的總體設計。從GPS-OEM板輸出的定位信息的接收到定位結果的坐標變換,最終到kalman濾波遞推計算減小定位誤差,實現實時、快速、高精度的GPS定位信息采集處理系統,為GPS定位數據的處理方法做了新的嘗試,為基于FPGA的GPS嵌入式系統的開發奠定了基礎。具體工作如下: 基于FPGA設計了GPS定位數據的正確接收和顯示,以及經緯度到平面坐標的投影變換。根掘GPS輸出信息標準和格式,通過串口接收模塊實現串口數掘的接收和經緯度信息提取,并通過LCD實時顯示。在提取信息的同時將數據格式由ASCⅡ碼轉變為十進制整數型,實現利用移位和加法運算達到代替乘法運算的效果,從而減少資源的利用率。在坐標轉換過程中,利用查找表的方法查找轉化時需要的各個參數值,并將該參數先轉為雙精度浮點小數,再進行坐標轉換。根據高斯轉化公式的規律將公式簡化成只涉及加法和乘法運算,以此簡化公式運算量,達到節省資源的目的。 卡爾曼濾波器的實現。首先分析了影響定位精度的各種誤差因素,將各種誤差因素視為一階馬爾科夫過程的總誤差,建立了系統狀態方程、觀測方程和濾波方程,并基于分散濾波的思想進行卡爾曼濾波設計,并通過Matlab進行仿真。結果表明,本文設計的卡爾曼濾波器收斂性好,定位精度高、估計誤差小。在仿真基礎上,實現基于FPGA的卡爾曼濾波計算。在滿足實時性的基礎上,通過IP核、模塊的分時復用和樹狀結構節省資源,實現數據卡爾曼濾波,達到提高數據精度的效果。 設計中以Xilinx公司的Virtex-5系列的XC5VLX110-FF676為硬件平臺,采用Verilog HDL硬件描述語言實現,利用Xilinx公司的ISE10.1工具布局布線,一共使用44438個邏輯資源,時鐘頻率達到100MHZ以上,滿足實時性信號處理要求,在保證精度的前提下達到資源最優。Modelsim仿真驗證了該設計的正確性。
上傳時間: 2013-04-24
上傳用戶:二驅蚊器
隨著電子技術的快速發展,計算機的性能得到了極大的提高,使得利用計算機實現人類的視覺功能成為目前計算機領域中最熱門的課題之一。基于視頻的目標檢測與跟蹤技術是計算機視覺領域中最主要的研究方向之一,它是智能監控、人機交互、移動機器人視覺導航、工業機器人手眼系統等應用的基礎和關鍵技術。在科學研究和工程應用上都有十分誘人的前景。 論文提出了以FPGA為核心的思想,設計出一套應用于背景靜止視頻序列的動態目標檢測與跟蹤系統。通過位置固定的攝像頭監控某一區域,分析攝像頭采集到的動態視頻序列,計算出目標的運動參數。與傳統的基于PC機的視頻動態目標跟蹤系統相比,適應了目標跟蹤系統對圖像處理速度的實時性與數據帶寬越來越高的要求,同時成本較低、設計更靈活,而且硬件重構性好、處理速度快、系統易于升級。 論文的主要工作包括:構建目運動標跟蹤系統軟件平臺和硬件平臺。應用MATLAB對目標檢測算法進行仿真分析比較。采用Synplifty Pro、ModelSim和TimingDesigner等各種EDA軟件工具對系統中各個層次的模塊進行時序設計、代碼編寫、仿真驗證等。最后使用QuartusⅡ將整個系統工程文件綜合、布局布線。在察看時序報告無誤后,將系統配置文件下載至FPGA開發板中。 實現結果表明:所設計的系統能很好地工作在FPGA中,實現了設計要求,為視覺智能監控打下基礎。
上傳時間: 2013-08-05
上傳用戶:亮劍2210
自上個世紀九十年代以來,我國著名學者、現中國科學院院士、清華大學陳難先教授等人使用無窮級數的Mobius反演公式解決了一系列重要的物理學中的逆問題,開創了應用、推廣數論中的Mobius變換解決物理學中各種逆問題的巧妙方法,其工作在1990年當時就得到了世界著名的《NATURE》雜志的高度評價。 華僑大學蘇武潯教授等則把Mobius變換的方法應用于幾種常用波形(包括周期矩形脈沖,奇偶對稱方波和三角波等)的傅立葉級數的逆變換運算,得到正、余弦函數及一般周期信號的各種常用波形的信號展開;并求得了與各種常用波形信號函數族相正交的函數族,以用于各展開系數的計算與信息的解調;而后把它們應用到通信系統中,提出了一種新的通信系統,即新型Chen-Mobius通信系統。 本文主要完成了兩個方面的工作,Chen-Mobius多路通信系統的FPGA硬件設計實現和基于Chen-Mobius變換的語音加密雙工通信系統的實現。首先,利用嵌入MATLAB\SIMULINK中的DSPBuilder軟件對Chen-Mobius多路(四路和八路)通信系統進行仿真分析,對該系統在不同信噪比情況下的錯誤概率進行了計算,并繪出了信噪比-錯誤概率曲線;其次,利用DSPBuilder中的Signalcompiler將Chen-Mobius多路通信系統的主體模塊(函數及積分器的產生等)轉化成HDL硬件語言,后在QuartusⅡ軟件平臺上,結合利用VHDL編程的硬件程序模塊(分頻、延時、控制模塊等)構架完整的Chen-Mobius通信系統,并對此系統設計綜合、引腳分配、仿真驗證、時序分析等;最后,在Altera公司的Stratix 芯片上,實現硬件的編程和下載,從而完成了Chen-Mobius多路通信系統的FPGA硬件實現。 另外,利用Chen-Mobius單路通信系統的調制、解調系統分別對語音信號進行加密與解密,在兩塊DE2的FPGA開發板上成功實現了基于Chen-Mobius變換的語音加密雙工通信。完成本設計意義重大,它為今后Chen-Mobius通信系統應用于通信領域的各個方面,邁開堅實的一步。
標簽: ChenMobius FPGA 通信系統 硬件實現
上傳時間: 2013-07-24
上傳用戶:xaijhqx
隨著計算機技術的突飛猛進以及移動通訊技術在日常生活中的不斷深入,數據采集不斷地向多路、高速、智能化的方向發展。本文針對此需求,實現了一種應用FPGA的多路、高速的數據采集系統,從而為測量儀器提供良好的采集數據。 本文設計了一種基于AD+FPGA+DSP的多路數據采集處理系統,針對此系統設計了基于AD9446的模數轉換采集板,再將模數轉換采集板的數據傳送至基于FPGA的采集控制模塊進行數據的壓縮以及緩沖存儲,最后由DSP調入數據進行數據的處理。本文的設計主要分為兩部分,一部分為模數轉換采集板的設計與調試,另一部分為采集控制模塊的設計與仿真。 經設計與調試,模數轉換模塊可為系統提供穩定可靠的數據,能穩定工作在百兆的頻率下;采集控制模塊能實時地完成數據壓縮與數據緩沖,并能通過時鐘管理模塊來控制前端AD的采樣,該模塊也能穩定工作在百兆的頻率下。該系統為多路、高速的數據采集系統,并能穩定工作,從而能滿足電子測量儀器的要求。
上傳時間: 2013-05-24
上傳用戶:chuckbassboy
PCI(Peripheral Component Interconnect)局部總線是微型計算機中處理器、存儲器與外圍控制部件、擴展卡之間的互連接口,由于其速度快、可靠性高、成本低、兼容性好等特點,在各種計算機總線標準占有重要地位,基于PCI標準的接口設計已經成為相關項目開發中的一個重要的選擇。 目前,現場可編程門陣列FPGA(Field Programmable Gates)得到了廣泛應用。由于其具有規模大,開發過程投資小,可反復編程,且支持軟硬件協同設計等特點,因此已逐步成為復雜數字硬件電路設計的首選。 PCI接口的開發有多種方法,主要有兩種:一是使用專用接口芯片,二是使用可編程邏輯器件,如FPGA。本論文基于成本和實際需要的考慮,采用第二種方法進行設計。 本論文采用自上而下(Top-To-Down)和模塊化的設計方法,使用FPGA和硬件描述語言(VHDL和Verilog HDL)設計了一個PCI接口核,并通過自行設計的試驗板對其進行驗證。為使設計準確可靠,在具體模塊的設計中廣泛采用流水線技術和狀態機的方法。 論文最終設計完成了一個33M32位的PCI主從接口,并把它作為以NIOSⅡ為核心的SOPC片內外設,與通用計算機成功進行了通訊。 論文對PCI接口進行了功能仿真,仿真結果和PCI協議的要求一致,表明本論文設計正確。把設計下載進FPGA芯片EP2C8Q208C7之后,論文給出了使用SIGNALTAPⅡ觀察到的信號實際波形,波形顯示PCI接口能夠滿足本設計中系統的需要。本文最后還給出試驗板的具體設計步驟及驅動程序的安裝。
上傳時間: 2013-07-28
上傳用戶:372825274
隨著圖像采集系統的廣泛應用,人們對CCD探測系統的要求日益提高。傳統的CCD探測系統由于結構復雜,造價較高,己不能滿足日益廣泛的應用需要。本文設計了一套基于單片FPGA的小型化與經濟化的CCD探測系統,能夠滿足空間光強的測量并實現光信號的識別和處理。 本文研究了CCD探測系統的基本結構。設計了基于單片FPGA的CCD探測系統的硬件電路原理圖,完成了硬件電路板制作與調試。系統FPGA選用Altera公司的低成本FPGA芯片EP2C20Q240,電路板采用雙層板設計,實現了CCD探測系統的小型化與經濟化的目標。利用FPGA器件實現了CCD驅動時序脈沖的設計、實現了單采樣與相關雙采樣的控制程序設計,利用FPGA的數字信號處理功能實現了相關雙采樣的信號處理。基于FPGA的可編程特性,在不改變外部電路的基礎上,通過程序的改變,對CCD驅動頻率、模數轉換器采樣時刻的選擇進行方便調節。系統與上位機的數據傳輸接口采用了網絡傳輸方案,充分發揮了網絡傳輸的遠距離傳輸、遠程訪問、信息共享等優勢,系統采用基于FPGA的NiosⅡ嵌入式處理器系統,通過對其應用軟件的開發,實現了系統與上位機之間數據的可靠性傳輸。
上傳時間: 2013-08-06
上傳用戶:hainan_256
利用FPGA的51 ,IP核實現與單片機和ARM的串口通信
上傳時間: 2013-08-05
上傳用戶:lalaruby
基于FPGA數字頻率計的實現,文中有所有的源代碼,僅供參考。
上傳時間: 2013-08-05
上傳用戶:13736136189
學習FPGA的不錯的文章,有利于自己設計和編寫程序
標簽: FPGA
上傳時間: 2013-08-05
上傳用戶:xjz632
基FPGA Cyclone II_EP2C5 EP2C8的頻率計
上傳時間: 2013-08-05
上傳用戶:Thuan