智能鎖量產(chǎn)50萬(wàn)套成熟方案原理圖+PCB
上傳時(shí)間: 2022-07-26
上傳用戶:
示波器前端設(shè)計(jì)參考方案:具有50Ω 輸入、模擬前端、 2GHz 的輸入信號(hào)帶寬(原理圖+PCB)
上傳時(shí)間: 2022-07-27
上傳用戶:ttalli
高性價(jià)比方案POE以太網(wǎng)供電系統(tǒng),附原理圖PCB
標(biāo)簽: poe 以太網(wǎng) 供電系統(tǒng) 原理圖 pcb
上傳時(shí)間: 2022-07-29
上傳用戶:
1.【參賽作品】低成本的智能家居聯(lián)網(wǎng)控制解決方案 2.arduino+android制作的智能家居系統(tǒng) 3.采用STC89C54RD設(shè)計(jì)的智能家居控制系統(tǒng) 4.獨(dú)家珍藏免費(fèi)分享——智能家居控制系統(tǒng)完整設(shè)計(jì)方案 5.國(guó)賽機(jī)密資料 — 智能家居原理圖、程序(軟硬件開(kāi)源,3.63G) 6.基于51單片機(jī)智能家居設(shè)計(jì) 7.基于Arduino的智能家居語(yǔ)音識(shí)別系統(tǒng)設(shè)計(jì) 8.基于M453的智能家居源碼——集成語(yǔ)音播報(bào),生物識(shí)別技術(shù),射頻識(shí)別技術(shù) 9.基于STM32的參加大賽智能家居控制器分享 10.基于STM32的智能家居控制系統(tǒng) 11.基于Web服務(wù)與Android的智能家居系統(tǒng) 12.簡(jiǎn)單、便捷智能家居室內(nèi)WIFI報(bào)警系統(tǒng)設(shè)計(jì)(原理圖、程序、設(shè)計(jì)報(bào)告等) 13.能控制所有智能家居的機(jī)器人管家設(shè)計(jì)(硬件+程序源碼+論文) 14.全套完整畢業(yè)設(shè)計(jì)智能家居控制系統(tǒng)設(shè)計(jì) 15.無(wú)線控制智能家居系統(tǒng)設(shè)計(jì) 16.智能家居的設(shè)計(jì)方案,附解決方案、源代碼、電路圖 17.智能家居管理系統(tǒng)設(shè)計(jì)(原理圖+APP+源代碼等) 18.智能家居繼電器控制源程序+藍(lán)牙4.0開(kāi)發(fā)軟件 19.智能家居系統(tǒng)設(shè)計(jì)(附智能照明、自動(dòng)澆花、寵物喂食器功能) 20.智能家居專用-STM32 以太網(wǎng)開(kāi)發(fā)板電路設(shè)計(jì)(開(kāi)源帶例程)
標(biāo)簽: LabVIEW USB 數(shù)據(jù)通信
上傳時(shí)間: 2013-04-15
上傳用戶:eeworm
隨著數(shù)字集成電路技術(shù)的不斷發(fā)展,數(shù)字集成電路的供電電源-電壓調(diào)節(jié)模塊(VRM)也有了新的發(fā)展趨勢(shì):輸出功率越來(lái)越大、輸出電壓越來(lái)越低、輸出電流越來(lái)越大。因此,對(duì)低輸出電壓、大輸出電流的VRM及其相關(guān)技術(shù)的研究在最近幾年受到廣泛的關(guān)注。 本文以36V-72V輸入、1V/30A輸出的VRM為研究對(duì)象,對(duì)VRM電路拓?fù)溥M(jìn)行分類和比較,篩選出正反激拓?fù)錇橹麟娐罚⒃敿?xì)研究了針對(duì)正反激拓?fù)涞男滦屯秸黩?qū)動(dòng)方案。首先,分析了在軟開(kāi)關(guān)環(huán)境下,有源筘位正反激電路的詳細(xì)工作過(guò)程;其次,介紹了同步整流技術(shù)的概念,對(duì)同步整流驅(qū)動(dòng)方案進(jìn)行了分類,篩選出適用于正反激拓?fù)涞男滦屯秸黩?qū)動(dòng)方案,并詳細(xì)分析了該驅(qū)動(dòng)電路的工作原理;再次,介紹了有源箝位正反激電路主要元件的設(shè)計(jì)方法,介紹了新型同步整流驅(qū)動(dòng)電路的設(shè)計(jì)要點(diǎn),并給出設(shè)計(jì)實(shí)例;最后,對(duì)電路仿真,并制作了一臺(tái)36V-72V輸入、1V/30A輸出的實(shí)驗(yàn)樣機(jī),驗(yàn)證了研究結(jié)果和設(shè)計(jì)方案。
上傳時(shí)間: 2013-06-16
上傳用戶:songnanhua
直流電動(dòng)機(jī)具有優(yōu)良的調(diào)速特性,調(diào)速平滑、簡(jiǎn)單,且范圍大.同時(shí)其過(guò)載能力大,能承受頻繁的沖擊負(fù)載,廣泛應(yīng)用于切削機(jī)床、造紙機(jī)等高性能可控電力拖動(dòng)領(lǐng)域. 以往直流調(diào)速系統(tǒng)控制器采用分立元件,其故障率高,穩(wěn)定性差,技術(shù)落后,很難滿足生產(chǎn)的需要.隨著計(jì)算機(jī)技術(shù)及通信技術(shù)的發(fā)展,數(shù)字化直流調(diào)速系統(tǒng)克服了這一不足,成為直調(diào)系統(tǒng)的主流. 本文設(shè)計(jì)的系統(tǒng)以DSP為主控芯片,監(jiān)控系統(tǒng)控制芯片使用P89C669單片機(jī),通過(guò)上下位機(jī)的數(shù)據(jù)通訊,實(shí)現(xiàn)系統(tǒng)參數(shù)設(shè)計(jì)和調(diào)節(jié)的數(shù)字化.下面是具體工作闡述: 1.設(shè)計(jì)了電封閉直流調(diào)速系統(tǒng)的硬件和軟件,完成兩臺(tái)同軸電機(jī)的電封閉實(shí)驗(yàn). 2.主電路使用三菱公司的IPM-PS21867作為功率輸出模塊,同時(shí)設(shè)計(jì)了驅(qū)動(dòng)保護(hù)電路、控制電路以及通信保護(hù)電路. 3.采用PWM控制方式,編寫了系統(tǒng)的軟件.主要包括主程序、通訊顯示程序以及中斷服務(wù)子程序. 4.完成了樣機(jī)的整體布局和調(diào)試,實(shí)現(xiàn)了系統(tǒng)的雙閉環(huán)控制. 5.針對(duì)由于負(fù)載、轉(zhuǎn)動(dòng)慣量等的變化影響系統(tǒng)的調(diào)速性能,本文基于模型參考自適應(yīng)控制原理,給出了雙閉環(huán)調(diào)速系統(tǒng)自適應(yīng)的Narendra方案的具體實(shí)現(xiàn),通過(guò)仿真驗(yàn)證方案的可行性.
標(biāo)簽: DSP 控制 直流調(diào)速系統(tǒng)
上傳時(shí)間: 2013-04-24
上傳用戶:kennyplds
MTK手機(jī)方案,MT6225雙卡雙待手機(jī)原理圖。
上傳時(shí)間: 2013-06-20
上傳用戶:zhanditian
通信與信息技術(shù)行業(yè)飛速發(fā)展,已成為我國(guó)支柱產(chǎn)業(yè)之一。隨著該行業(yè)的迅速發(fā)展,社會(huì)對(duì)具備實(shí)際動(dòng)手能力人才的需求也不斷增加,高校通信教學(xué)改革勢(shì)在必行。在最初的通信原理實(shí)驗(yàn)設(shè)備中每個(gè)實(shí)驗(yàn)獨(dú)立占用一塊硬件資源,隨著EDA技術(shù)的發(fā)展,實(shí)驗(yàn)設(shè)備廠商將CPLD/FPGA技術(shù)作為獨(dú)立的一項(xiàng)實(shí)驗(yàn)內(nèi)容,加入到通信原理實(shí)驗(yàn)設(shè)備中。FPGA技術(shù)具備集成度高、速度快和現(xiàn)場(chǎng)可編程的優(yōu)勢(shì),適合高集成度和高速的時(shí)序運(yùn)算。本文總結(jié)現(xiàn)有通信原理實(shí)驗(yàn)設(shè)備的優(yōu)缺點(diǎn),采用FPGA技術(shù)設(shè)計(jì)出集驗(yàn)證性和設(shè)計(jì)性于一體,具備較高的綜合性和系統(tǒng)性的通信原理實(shí)驗(yàn)系統(tǒng)。 本系統(tǒng)提供了一個(gè)開(kāi)放性的硬件、軟件平臺(tái),從培養(yǎng)學(xué)生實(shí)際動(dòng)手能力出發(fā),利用FPGA在通用的硬件上實(shí)現(xiàn)所有實(shí)驗(yàn)內(nèi)容。學(xué)生在本系統(tǒng)上除了能完成已固化的實(shí)驗(yàn)內(nèi)容,還可以實(shí)現(xiàn)電子設(shè)計(jì)開(kāi)發(fā)和驗(yàn)證。這對(duì)培養(yǎng)學(xué)生的實(shí)踐能力大有裨益。 本文結(jié)合數(shù)字通信系統(tǒng)基本模型,把基于FPGA的通信原理實(shí)驗(yàn)系統(tǒng)劃分為信號(hào)源模塊、發(fā)送端模塊、信道仿真模塊、接收端模塊和同步模塊幾部分。其中,模擬信號(hào)源采用DDS技術(shù),能夠生成非常高的頻率精度,可作為任意波形發(fā)生器。發(fā)送端和接收端模塊結(jié)合到一起組成多體制調(diào)制解調(diào)器,形成多頻段、多波形的軟件無(wú)線電系統(tǒng)。載波同步采用全數(shù)字COSTAS環(huán)提取技術(shù),具備良好的載波跟蹤特性,利用對(duì)載波相位不敏感 的Gardner算法跟蹤位同步信號(hào)。 本文首先介紹了通信原理實(shí)驗(yàn)系統(tǒng)的研究現(xiàn)狀和意義;然后根據(jù)通信系統(tǒng)模型從《通信原理》各個(gè)章節(jié)中提煉出各模塊的實(shí)驗(yàn)內(nèi)容,分別列出各實(shí)驗(yàn)的數(shù)字化實(shí)現(xiàn)模型;繼而根據(jù)各模塊資源需求選取合適FPGA芯片,并給出硬件設(shè)計(jì)方案;最后,給出各模塊在FPGA上具體實(shí)現(xiàn)過(guò)程、系統(tǒng)測(cè)試結(jié)果及分析。測(cè)試和實(shí)際運(yùn)行結(jié)果表明設(shè)計(jì)方法正確,且功能和技術(shù)指標(biāo)滿足設(shè)計(jì)要求。 關(guān)鍵詞:通信原理,實(shí)驗(yàn)系統(tǒng),F(xiàn)PGA,DDS,多體制調(diào)制解調(diào),全數(shù)字COSTAS環(huán),位同步
標(biāo)簽: FPGA 通信原理 實(shí)驗(yàn)系統(tǒng)
上傳時(shí)間: 2013-07-07
上傳用戶:evil
同步是移動(dòng)通信領(lǐng)域中的關(guān)鍵技術(shù),是保障通信初始和進(jìn)行的必要過(guò)程,對(duì)系統(tǒng)的性能影響重大。縱觀移動(dòng)通信系統(tǒng)的發(fā)展史,同步技術(shù)自始至終都是人們研究的熱點(diǎn)。 @@ WCDMA作為第三代移動(dòng)通信無(wú)線接口標(biāo)準(zhǔn)之一,已經(jīng)在全世界范圍內(nèi)得到了商用。小區(qū)搜索是WCDMA的重要物理層過(guò)程,是實(shí)現(xiàn)下行移動(dòng)臺(tái)和基站間同步的重要手段。 @@ 作為ASIC領(lǐng)域的一種半定制電路,現(xiàn)場(chǎng)可編程門陣列(FPGA)既解決了全定制電路不能修改的不足,又解決了原有可編程器件容量有限的問(wèn)題。FPGA以其強(qiáng)大的現(xiàn)場(chǎng)可編程能力和開(kāi)發(fā)速度優(yōu)勢(shì),逐漸成為ASIC電路中設(shè)計(jì)周期最短、開(kāi)發(fā)費(fèi)用最低、風(fēng)險(xiǎn)最小的器件之一。 @@ 因此,研究WCDMA同步算法及其在FPGA中的實(shí)現(xiàn)與驗(yàn)證是具有理論和現(xiàn)實(shí)意義的。本文首先介紹了WCDMA物理層基礎(chǔ),接著詳細(xì)討論了WCDMA主同步、輔同步和導(dǎo)頻同步的原理,介紹了前兩步同步的改進(jìn)型算法和證明,并和傳統(tǒng)相關(guān)算法在資源和實(shí)現(xiàn)復(fù)雜度方面進(jìn)行了比較,給出了下行同步的浮點(diǎn)仿真結(jié)果和分析。之后,深入討論了下行同步的FPGA (V4-SX-35)實(shí)現(xiàn)方案、運(yùn)算流程和模塊間的接口設(shè)計(jì)。最后,介紹了下行同步的FPGA驗(yàn)證方法。 @@ 本文較為深入的討論了WCDMA下行同步的算法和FPGA實(shí)現(xiàn)方案,給出了理論分析和仿真、實(shí)驗(yàn)結(jié)果。并在低復(fù)雜度和資源開(kāi)銷條件下,完成了FPGA的硬件設(shè)計(jì)和片上測(cè)試,達(dá)到了系統(tǒng)的性能指標(biāo)。 @@關(guān)鍵詞:WCDMA;同步;小區(qū)搜索;FPGA
上傳時(shí)間: 2013-04-24
上傳用戶:wsm555
本項(xiàng)目完成的是中國(guó)地面數(shù)字電視融合方案發(fā)端系統(tǒng)的FPGA設(shè)計(jì)與實(shí)現(xiàn)。采用Stratix系列的EP1S80F1020C5FPGA為基礎(chǔ)構(gòu)建了主硬件處理平臺(tái)。系統(tǒng)中能量擴(kuò)散、LDPC編碼、符號(hào)交織、星座映射、同步PN頭插入、3780點(diǎn)IFFTOFDM調(diào)制以及信號(hào)成形4倍插值滾降濾波器等都是基于FPGA硬件設(shè)計(jì)實(shí)現(xiàn)的。本文首先介紹了數(shù)字電視的發(fā)展現(xiàn)狀,融合方案發(fā)端系統(tǒng)的整體結(jié)構(gòu)以及FPGA設(shè)計(jì)的相關(guān)知識(shí)。第三章重點(diǎn)、詳細(xì)地介紹了基于FPGA的融合方案發(fā)端系統(tǒng)除LDPC編碼部分的各個(gè)模塊的具體實(shí)現(xiàn),并對(duì)級(jí)連后的整個(gè)系統(tǒng)的性能進(jìn)行了仿真、分析和驗(yàn)證。第四章簡(jiǎn)要介紹了與融合方案發(fā)端系統(tǒng)結(jié)構(gòu)類似的一個(gè)窄帶LDPC解碼-誤碼測(cè)試實(shí)驗(yàn)平臺(tái)發(fā)端的FPGA設(shè)計(jì),并對(duì)該測(cè)試平臺(tái)的性能進(jìn)行了分析驗(yàn)證。我在項(xiàng)目中完成的工作主要有: 1.閱讀相關(guān)文獻(xiàn)資料,了解中國(guó)地面數(shù)字電視融合方案的整體結(jié)構(gòu)和原理。 2.制定了整個(gè)發(fā)端系統(tǒng)FPGA實(shí)現(xiàn)的框架以及各模塊的接口定義。 3.完成了3780點(diǎn)IFFTOFDM的FPGA設(shè)計(jì)和驗(yàn)證。 4.完成了4倍插值169階滾降濾波器的算法改進(jìn)和FPGA設(shè)計(jì)與驗(yàn)證。 5.完成了整個(gè)融合方案系統(tǒng)的功能仿真、分析和驗(yàn)證。 6.完成了窄帶LDPC解碼-誤碼測(cè)試實(shí)驗(yàn)平臺(tái)發(fā)端的FPGA設(shè)計(jì)以及仿真、驗(yàn)證。
標(biāo)簽: FPGA 地面數(shù)字電視 仿真 方案
上傳時(shí)間: 2013-07-05
上傳用戶:qq521
蟲(chóng)蟲(chóng)下載站版權(quán)所有 京ICP備2021023401號(hào)-1