總體平均經(jīng)驗(yàn)?zāi)J椒纸猓‥EMD)方法是一種先進(jìn)的時(shí)頻分析方法,非常適合于對(duì)非平穩(wěn)故障微弱信號(hào)的分析處理。文中介紹了EEMD方法的原理與算法實(shí)現(xiàn)步驟,重點(diǎn)分析了EEMD方法避免模式混淆的機(jī)理。利用EEMD方法對(duì)齒輪箱振動(dòng)信號(hào)進(jìn)行分析,成功提取了小齒輪磨損故障特征,驗(yàn)證了EEMD方法在故障微弱信號(hào)特征提取的有效性。
上傳時(shí)間: 2014-11-30
上傳用戶:wbwyl
交調(diào)失真(IMD)是用于衡量放大器、增益模塊、混頻器和其他射頻元件線性度的一項(xiàng)常用指標(biāo)。二階和三階交調(diào)截點(diǎn)(IP2和IP3)是這些規(guī)格參數(shù)的品質(zhì)因素,以其為基礎(chǔ)可以計(jì)算不同信號(hào)幅度下的失真積。雖然射頻工程師們非常熟悉這些規(guī)格參數(shù),但當(dāng)將其用于ADC時(shí)往往會(huì)產(chǎn)生一些困惑。本教程首先在ADC的框架下對(duì)交調(diào)失真進(jìn)行定義,然后指出將IP2和IP3的定義應(yīng)用于ADC時(shí)必須采取的一些預(yù)防措施。
標(biāo)簽: ADC 交調(diào)失真
上傳時(shí)間: 2014-01-07
上傳用戶:歸海惜雪
分析了調(diào)幅信號(hào)和載波信號(hào)之間的相位差與調(diào)制信號(hào)的極性的對(duì)應(yīng)關(guān)系,得出了相敏檢波電路輸出電壓的極性與調(diào)制信號(hào)的極性有對(duì)應(yīng)關(guān)系的結(jié)論。為了驗(yàn)證相敏檢波電路的這一特性,給出3 個(gè)電路方案,分別選用理想元件和實(shí)際元件,采用Multisim 對(duì)其進(jìn)行仿真實(shí)驗(yàn),直觀形象地演示了相敏檢波電路的鑒相特性,是傳統(tǒng)的實(shí)際操作實(shí)驗(yàn)所不可比擬的。關(guān)鍵詞:相敏檢波;鑒相特性;Multisim;電路仿真 Abstract : The corresponding relation between modulation signal polarity and difference phases of amplitudemodulated signal and the carrier signal ,the polarity of phase2sensitive detecting circuit output voltage and the polarity of modulation signal are correspondent . In order to verify this characteristic ,three elect ric circuit s plans are produced ,idea element s and actual element s are selected respectively. Using Multisim to carry on a simulation experiment ,and then demonst rating the phase detecting characteristic of the phase sensitive circuit vividly and directly. Which is t raditional practical experience cannot be com pared.Keywords :phase sensitive detection ;phase2detecting characteristic ;Multisim;circuit simulation
上傳時(shí)間: 2013-11-23
上傳用戶:guanhuihong
采用扇形微帶短截線作為濾波器的基本單元,設(shè)計(jì)出具有寬頻特性的濾波器,在微波平面電路的設(shè)計(jì)中有著良好的應(yīng)用前景。通過設(shè)計(jì)扇形微帶短截線單元的物理尺寸,能夠?qū)崿F(xiàn)特定頻段的高選擇性濾波器。用ADS 和HFSS 對(duì)這種新型濾波器與傳統(tǒng)直形濾波器進(jìn)行了特性對(duì)比,在特性方面,新型濾波器比傳統(tǒng)濾波器具有更陡峭的過渡帶和更寬的頻帶等優(yōu)點(diǎn);在結(jié)構(gòu)方面,新型濾波器電路相對(duì)傳統(tǒng)濾波器可以減少基板面積。
上傳時(shí)間: 2013-10-20
上傳用戶:xsnjzljj
與其他主流應(yīng)用相比,汽車應(yīng)用對(duì)質(zhì)量和可靠性有一些最為嚴(yán)格的要求,其理由很充分:生產(chǎn)中,如果缺陷水平超過1 ppm,即使最簡單的元件也可能會(huì)導(dǎo)致裝配線停止工作;交付后,缺陷或可靠性問題可能導(dǎo)致生產(chǎn)商召回汽車并付出巨大代價(jià),甚至可能危及駕乘人員的安全。
標(biāo)簽: 數(shù)字隔離器 可靠性 汽車應(yīng)用 質(zhì)量
上傳時(shí)間: 2013-11-24
上傳用戶:inwins
EDA (Electronic Design Automation)即“電子設(shè)計(jì)自動(dòng)化”,是指以計(jì)算機(jī)為工作平臺(tái),以EDA軟件為開發(fā)環(huán)境,以硬件描述語言為設(shè)計(jì)語言,以可編程器件PLD為實(shí)驗(yàn)載體(包括CPLD、FPGA、EPLD等),以集成電路芯片為目標(biāo)器件的電子產(chǎn)品自動(dòng)化設(shè)計(jì)過程。“工欲善其事,必先利其器”,因此,EDA工具在電子系統(tǒng)設(shè)計(jì)中所占的份量越來越高。下面就介紹一些目前較為流行的EDA工具軟件。 PLD 及IC設(shè)計(jì)開發(fā)領(lǐng)域的EDA工具,一般至少要包含仿真器(Simulator)、綜合器(Synthesizer)和配置器(Place and Routing, P&R)等幾個(gè)特殊的軟件包中的一個(gè)或多個(gè),因此這一領(lǐng)域的EDA工具就不包括Protel、PSpice、Ewb等原理圖和PCB板設(shè)計(jì)及電路仿真軟件。目前流行的EDA工具軟件有兩種分類方法:一種是按公司類別進(jìn)行分類,另一種是按功能進(jìn)行劃分。 若按公司類別分,大體可分兩類:一類是EDA 專業(yè)軟件公司,業(yè)內(nèi)最著名的三家公司是Cadence、Synopsys和Mentor Graphics;另一類是PLD器件廠商為了銷售其產(chǎn)品而開發(fā)的EDA工具,較著名的公司有Altera、Xilinx、lattice等。前者獨(dú)立于半導(dǎo)體器件廠商,具有良好的標(biāo)準(zhǔn)化和兼容性,適合于學(xué)術(shù)研究單位使用,但系統(tǒng)復(fù)雜、難于掌握且價(jià)格昂貴;后者能針對(duì)自己器件的工藝特點(diǎn)作出優(yōu)化設(shè)計(jì),提高資源利用率,降低功耗,改善性能,比較適合產(chǎn)品開發(fā)單位使用。 若按功能分,大體可以分為以下三類。 (1) 集成的PLD/FPGA開發(fā)環(huán)境 由半導(dǎo)體公司提供,基本上可以完成從設(shè)計(jì)輸入(原理圖或HDL)→仿真→綜合→布線→下載到器件等囊括所有PLD開發(fā)流程的所有工作。如Altera公司的MaxplusⅡ、QuartusⅡ,Xilinx公司的ISE,Lattice公司的 ispDesignExpert等。其優(yōu)勢(shì)是功能全集成化,可以加快動(dòng)態(tài)調(diào)試,縮短開發(fā)周期;缺點(diǎn)是在綜合和仿真環(huán)節(jié)與專業(yè)的軟件相比,都不是非常優(yōu)秀的。 (2) 綜合類 這類軟件的功能是對(duì)設(shè)計(jì)輸入進(jìn)行邏輯分析、綜合和優(yōu)化,將硬件描述語句(通常是系統(tǒng)級(jí)的行為描述語句)翻譯成最基本的與或非門的連接關(guān)系(網(wǎng)表),導(dǎo)出給PLD/FPGA廠家的軟件進(jìn)行布局和布線。為了優(yōu)化結(jié)果,在進(jìn)行較復(fù)雜的設(shè)計(jì)時(shí),基本上都使用這些專業(yè)的邏輯綜合軟件,而不采用廠家提供的集成PLD/FPGA開發(fā)工具。如Synplicity公司的Synplify、Synopsys公司的FPGAexpress、FPGA Compiler Ⅱ等。 (3) 仿真類 這類軟件的功能是對(duì)設(shè)計(jì)進(jìn)行模擬仿真,包括布局布線(P&R)前的“功能仿真”(也叫“前仿真”)和P&R后的包含了門延時(shí)、線延時(shí)等的“時(shí)序仿真”(也叫“后仿真”)。復(fù)雜一些的設(shè)計(jì),一般需要使用這些專業(yè)的仿真軟件。因?yàn)橥瑯拥脑O(shè)計(jì)輸入,專業(yè)軟件的仿真速度比集成環(huán)境的速度快得多。此類軟件最著名的要算Model Technology公司的Modelsim,Cadence公司的NC-Verilog/NC-VHDL/NC-SIM等。 以上介紹了一些具代表性的EDA 工具軟件。它們?cè)谛阅苌细饔兴L,有的綜合優(yōu)化能力突出,有的仿真模擬功能強(qiáng),好在多數(shù)工具能相互兼容,具有互操作性。比如Altera公司的 QuartusII集成開發(fā)工具,就支持多種第三方的EDA軟件,用戶可以在QuartusII軟件中通過設(shè)置直接調(diào)用Modelsim和 Synplify進(jìn)行仿真和綜合。 如果設(shè)計(jì)的硬件系統(tǒng)不是很大,對(duì)綜合和仿真的要求不是很高,那么可以在一個(gè)集成的開發(fā)環(huán)境中完成整個(gè)設(shè)計(jì)流程。如果要進(jìn)行復(fù)雜系統(tǒng)的設(shè)計(jì),則常規(guī)的方法是多種EDA工具協(xié)調(diào)工作,集各家之所長來完成設(shè)計(jì)流程。
上傳時(shí)間: 2013-11-19
上傳用戶:wxqman
討論、研究高性能覆銅板對(duì)它所用的環(huán)氧樹脂的性能要求,應(yīng)是立足整個(gè)產(chǎn)業(yè)鏈的角度去觀察、分析。特別應(yīng)從HDI多層板發(fā)展對(duì)高性能CCL有哪些主要性能需求上著手研究。HDI多層板有哪些發(fā)展特點(diǎn),它的發(fā)展趨勢(shì)如何——這都是我們所要研究的高性能CCL發(fā)展趨勢(shì)和重點(diǎn)的基本依據(jù)。而HDI多層板的技術(shù)發(fā)展,又是由它的應(yīng)用市場——終端電子產(chǎn)品的發(fā)展所驅(qū)動(dòng)(見圖1)。 圖1 在HDI多層板產(chǎn)業(yè)鏈中各類產(chǎn)品對(duì)下游產(chǎn)品的性能需求關(guān)系圖 1.HDI多層板發(fā)展特點(diǎn)對(duì)高性能覆銅板技術(shù)進(jìn)步的影響1.1 HDI多層板的問世,對(duì)傳統(tǒng)PCB技術(shù)及其基板材料技術(shù)是一個(gè)嚴(yán)峻挑戰(zhàn)20世紀(jì)90年代初,出現(xiàn)新一代高密度互連(High Density Interconnection,簡稱為 HDI)印制電路板——積層法多層板(Build—Up Multiplayer printed board,簡稱為 BUM)的最早開發(fā)成果。它的問世是全世界幾十年的印制電路板技術(shù)發(fā)展歷程中的重大事件。積層法多層板即HDI多層板,至今仍是發(fā)展HDI的PCB的最好、最普遍的產(chǎn)品形式。在HDI多層板之上,將最新PCB尖端技術(shù)體現(xiàn)得淋漓盡致。HDI多層板產(chǎn)品結(jié)構(gòu)具有三大突出的特征:“微孔、細(xì)線、薄層化”。其中“微孔”是它的結(jié)構(gòu)特點(diǎn)中核心與靈魂。因此,現(xiàn)又將這類HDI多層板稱作為“微孔板”。HDI多層板已經(jīng)歷了十幾年的發(fā)展歷程,但它在技術(shù)上仍充滿著朝氣蓬勃的活力,在市場上仍有著前程廣闊的空間。
標(biāo)簽: 性能 發(fā)展趨勢(shì) 覆銅板 環(huán)氧樹脂
上傳時(shí)間: 2013-11-22
上傳用戶:gundan
對(duì)于電子產(chǎn)品設(shè)計(jì)師尤其是線路板設(shè)計(jì)人員來說,產(chǎn)品的可制造性設(shè)計(jì)(Design For Manufacture,簡稱DFM)是一個(gè)必須要考慮的因素,如果線路板設(shè)計(jì)不符合可制造性設(shè)計(jì)要求,將大大降低產(chǎn)品的生產(chǎn)效率,嚴(yán)重的情況下甚至?xí)?dǎo)致所設(shè)計(jì)的產(chǎn)品根本無法制造出來。目前通孔插裝技術(shù)(Through Hole Technology,簡稱THT)仍然在使用,DFM在提高通孔插裝制造的效率和可靠性方面可以起到很大作用,DFM方法能有助于通孔插裝制造商降低缺陷并保持競爭力。本文介紹一些和通孔插裝有關(guān)的DFM方法,這些原則從本質(zhì)上來講具有普遍性,但不一定在任何情況下都適用,不過,對(duì)于與通孔插裝技術(shù)打交道的PCB設(shè)計(jì)人員和工程師來說相信還是有一定的幫助。1、排版與布局在設(shè)計(jì)階段排版得當(dāng)可避免很多制造過程中的麻煩。(1)用大的板子可以節(jié)約材料,但由于翹曲和重量原因,在生產(chǎn)中運(yùn)輸會(huì)比較困難,它需要用特殊的夾具進(jìn)行固定,因此應(yīng)盡量避免使用大于23cm×30cm的板面。最好是將所有板子的尺寸控制在兩三種之內(nèi),這樣有助于在產(chǎn)品更換時(shí)縮短調(diào)整導(dǎo)軌、重新擺放條形碼閱讀器位置等所導(dǎo)致的停機(jī)時(shí)間,而且板面尺寸種類少還可以減少波峰焊溫度曲線的數(shù)量。(2)在一個(gè)板子里包含不同種拼板是一個(gè)不錯(cuò)的設(shè)計(jì)方法,但只有那些最終做到一個(gè)產(chǎn)品里并具有相同生產(chǎn)工藝要求的板才能這樣設(shè)計(jì)。(3)在板子的周圍應(yīng)提供一些邊框,尤其在板邊緣有元件時(shí),大多數(shù)自動(dòng)裝配設(shè)備要求板邊至少要預(yù)留5mm的區(qū)域。(4)盡量在板子的頂面(元件面)進(jìn)行布線,線路板底面(焊接面)容易受到損壞。不要在靠近板子邊緣的地方布線,因?yàn)樯a(chǎn)過程中都是通過板邊進(jìn)行抓持,邊上的線路會(huì)被波峰焊設(shè)備的卡爪或邊框傳送器損壞。(5)對(duì)于具有較多引腳數(shù)的器件(如接線座或扁平電纜),應(yīng)使用橢圓形焊盤而不是圓形,以防止波峰焊時(shí)出現(xiàn)錫橋(圖1)。
上傳時(shí)間: 2013-11-07
上傳用戶:refent
數(shù)字地模擬地的布線規(guī)則,如何降低數(shù)字信號(hào)和模擬信號(hào)間的相互干擾呢?在設(shè)計(jì)之前必須了解電磁兼容(EMC)的兩個(gè)基本原則:第一個(gè)原則是盡可能減小電流環(huán)路的面積;第二個(gè)原則是系統(tǒng)只采用一個(gè)參考面。相反,如果系統(tǒng)存在兩個(gè)參考面,就可能形成一個(gè)偶極天線(注:小型偶極天線的輻射大小與線的長度、流過的電流大小以及頻率成正比);而如果信號(hào)不能通過盡可能小的環(huán)路返回,就可能形成一個(gè)大的環(huán)狀天線(注:小型環(huán)狀天線的輻射大小與環(huán)路面積、流過環(huán)路的電流大小以及頻率的平方成正比)。在設(shè)計(jì)中要盡可能避免這兩種情況。 有人建議將混合信號(hào)電路板上的數(shù)字地和模擬地分割開,這樣能實(shí)現(xiàn)數(shù)字地和模擬地之間的隔離。盡管這種方法可行,但是存在很多潛在的問題,在復(fù)雜的大型系統(tǒng)中問題尤其突出。最關(guān)鍵的問題是不能跨越分割間隙布線,一旦跨越了分割間隙布線,電磁輻射和信號(hào)串?dāng)_都會(huì)急劇增加。在PCB設(shè)計(jì)中最常見的問題就是信號(hào)線跨越分割地或電源而產(chǎn)生EMI問題。 如圖1所示,我們采用上述分割方法,而且信號(hào)線跨越了兩個(gè)地之間的間隙,信號(hào)電流的返回路徑是什么呢?假定被分割的兩個(gè)地在某處連接在一起(通常情況下是在某個(gè)位置單點(diǎn)連接),在這種情況下,地電流將會(huì)形成一個(gè)大的環(huán)路。流經(jīng)大環(huán)路的高頻電流會(huì)產(chǎn)生輻射和很高的地電感,如果流過大環(huán)路的是低電平模擬電流,該電流很容易受到外部信號(hào)干擾。最糟糕的是當(dāng)把分割地在電源處連接在一起時(shí),將形成一個(gè)非常大的電流環(huán)路。另外,模擬地和數(shù)字地通過一個(gè)長導(dǎo)線連接在一起會(huì)構(gòu)成偶極天線。
標(biāo)簽: 數(shù)字地 布線規(guī)則 模擬
上傳時(shí)間: 2013-10-23
上傳用戶:rtsm07
I2C總線器件在高抗干擾系統(tǒng)中的應(yīng)用: 摘要:本文先對(duì)I2C總線協(xié)議進(jìn)行了簡要敘述,然后介紹了一些常用的抗干擾措施,最后提供了一個(gè)利用I2C總線器件24WC01組成的高抗干擾應(yīng)用方案。 一、I2C總線概述 I2C總線是一雙線串行總線,它提供一小型網(wǎng)絡(luò)系統(tǒng)為總線上的電路共享公共的總線。總線上的器件有單片機(jī)LCD驅(qū)動(dòng)器以及E2PROM器等。型號(hào)有:PCF8566T、SAA1064T、24WC01等。 兩根雙向線中,一根是串行數(shù)據(jù)線(SDA),另一根是串行時(shí)鐘線(SCL)。總線和器件間的數(shù)據(jù)傳送均由這根線完成。每一個(gè)器件都有一個(gè)唯一的地址,以區(qū)別總線上的其它器件。當(dāng)執(zhí)行數(shù)據(jù)傳送時(shí),誰是主器件,誰是從器件詳見表1。主器件是啟動(dòng)數(shù)據(jù)發(fā)送并產(chǎn)生時(shí)鐘信號(hào)的器件。被尋址的任何器件都可看作從器件。I2C總線是多主機(jī)總線,意思是可以兩個(gè)或更多的能夠控制總線的器件與總線連接。
標(biāo)簽: I2C 總線 器件 中的應(yīng)用
上傳時(shí)間: 2013-11-05
上傳用戶:1159797854
蟲蟲下載站版權(quán)所有 京ICP備2021023401號(hào)-1