BitTorrent(簡稱bt,俗稱bt下載、變態(tài)下載)是一個多點下載的源碼公開的P2P軟件,使用非常方便, 就像一個瀏覽器插件,很適合新發(fā)布的熱門下載。其特點簡單的說就是:下載的人越多,速度越快。 bt下載工具軟件可以說是一個最新概念P2P的下載工具、它采用了多點對多點的原理,一般簡稱 bt(BitTorrent) 也就是大家所說的變態(tài)下載。該軟件相當?shù)奶厥猓话阄覀兿螺d檔案或軟件,大都由 HTTP 站點或FTP 站臺下載,若同時間下載人數(shù)多時,基于該服務器頻寬的因素,速度會減慢許多,而該軟件卻不同,恰巧相反,同時間下載的人數(shù)越多你下載的速度便越快,因為它采用了多點對多點的傳輸原理。
標簽: BitTorrent
上傳時間: 2014-01-12
上傳用戶:ippler8
超聲,紅外,激光,無線,通訊相關(guān)專輯 183冊 1.48GITU-R bt.656數(shù)據(jù)協(xié)議 15頁 0.4M.pdf
標簽:
上傳時間: 2014-05-05
上傳用戶:時代將軍
bt-HC05-V1.0藍牙模塊用戶手冊
上傳時間: 2016-03-22
上傳用戶:執(zhí)著的我
Android-bt匯總, android中bluetooth的實現(xiàn)原理,從最底層到應用層Setting
標簽: Android-bt匯總
上傳時間: 2016-05-10
上傳用戶:xiaodai
TI OMAP3530解決方案,集成WiFi、bt、GPS模塊,高速USB HOST、UART、CAMERA等豐富外設(shè)。
上傳時間: 2013-07-11
上傳用戶:13215175592
dc++(一個曾經(jīng)大量使用的p2p)的源代碼,dc++,開源的p2p源代碼,在bt,emule出現(xiàn)以前,還是有很多人用過,可惜現(xiàn)在已經(jīng)風頭不及當年了。。。
上傳時間: 2013-06-08
上傳用戶:lh25584
對弓網(wǎng)故障的檢測是當今列車檢測的一項重要任務。原始故障視頻圖像具有極大的數(shù)據(jù)量,使實時存儲和傳輸故障視頻圖像極其困難。由于視頻的數(shù)據(jù)量相當大,需要采用先進的視頻編解碼協(xié)議進行處理,進而實現(xiàn)檢測現(xiàn)場的實時監(jiān)控。 @@ H.264/AVC(Advanced Video Coding)作為MPEG-4的第10部分,因其具有超高的壓縮效率、極好的網(wǎng)絡(luò)親和性,而被廣泛研究與應用。H.264/AVC采用了先進的算法,主要有整數(shù)變換、1/4像素精度插值、多模式幀間預測、抗塊效應濾波器和熵編碼等。 @@ 本文使用硬件描述語言Verilog,以紅色颶風 II開發(fā)板作為硬件平臺,在開發(fā)工具QUARTUSII 6.0和MODELSIM_SE 6.1B環(huán)境中完成軟核的設(shè)計與仿真驗證。以Altera公司的CycloneII FPGA(Field Programmable Gate Array)EP2C35F484C8作為核心芯片,實現(xiàn)視頻圖像采集、存儲、顯示以及實現(xiàn)H.264/AVC部分算法的基本系統(tǒng)。 @@ FPGA以其設(shè)計靈活、高速、具有豐富的布線資源等特性,逐漸成為許多系統(tǒng)設(shè)計的首選,尤其是與Verilog和VHDL等語言的結(jié)合,大大變革了電子系統(tǒng)的設(shè)計方法,加速了系統(tǒng)的設(shè)計進程。 @@ 本文首先分析了FPGA的特點、設(shè)計流程、verilog語言等,然后對靜態(tài)圖像及視頻圖像的編解碼進行詳細的分析,比如H.264/AVC中的變換、量化、熵編碼等:并以JM10.2為平臺,運用H.264/AVC算法對視頻序列進行大量的實驗,對不同分辨率、量化步長、視頻序列進行編解碼以及對結(jié)果進行分析。接著以紅色颶風II開發(fā)板為平臺,進行視頻圖像的采集存儲、顯示分析,其中詳細分析了SAA7113的配置、CCD信號的A/D轉(zhuǎn)換、I2C總線、視頻的數(shù)字化ITU-R bt.601標準介紹及視頻同步信號的獲取、基于SDRAM的視頻幀存儲、VGA顯示控制設(shè)計;最后運用verilog語言實現(xiàn)H.264/AVC部分算法,并進行功能仿真,得到預計的效果。 @@ 本文實現(xiàn)了整個視頻信號的采集存儲、顯示流程,詳細研究了H.264/AVC算法,并運用硬件語言實現(xiàn)了部分算法,對視頻編解碼芯片的設(shè)計具有一定的參考價值。 @@關(guān)鍵詞:FPGA;H.264/AVC;視頻;verilog;編解碼
上傳時間: 2013-04-24
上傳用戶:啦啦啦啦啦啦啦
隨著計算機技術(shù)、網(wǎng)絡(luò)技術(shù)和微電子技術(shù)的深入發(fā)展,嵌入式系統(tǒng)在各個領(lǐng)域中得到廣泛應用。以ARM和以FPGA為核心的嵌入式系統(tǒng)是當前嵌入式研究的熱點,而相關(guān)研究的開展需要功能強大的開發(fā)平臺支持,因此基于ARM和FPGA的開發(fā)平臺設(shè)計研究具有重要意義。 本文分別設(shè)計了一款基于PXA270的ARM開發(fā)平臺和一款基于Virtex5的FPGA開發(fā)平臺,主要針對電源管理、接口設(shè)計、板級時序等關(guān)鍵技術(shù)進行了研究。在此基礎(chǔ)上利用PADS Logic設(shè)計工具完成了系統(tǒng)原理圖設(shè)計,并借助Hyperlynx SI仿真工具,對PCB的板級設(shè)計問題進行了分析,實現(xiàn)了平臺PCB的可靠設(shè)計。最后對平臺各模塊進行了調(diào)試,通過在平臺上運行操作系統(tǒng)并加載可執(zhí)行程序的方法驗證了平臺整體功能。 本文的特色體現(xiàn)在以下三個方面: (1)結(jié)合PXA270處理器內(nèi)部的電源管理單元和MAX1586A集成電源管理芯片,實現(xiàn)了PXA270開發(fā)平臺的動態(tài)電源管理,有效降低了平臺功耗; (2)平臺實現(xiàn)了FF/bt/STUART、USB Host/Client、SD/MMC、AC'97、LCD和擴展VGA、PCMCIA/CF等多種接口,具有良好的開發(fā)靈活性和通用性; (3)對開發(fā)平臺PCB板級走線中可能出現(xiàn)的反射、串擾、時序沖突等問題進行評估,給出了布線約束方案,使系統(tǒng)可靠性得到有效提高。
標簽: FPGA ARM 嵌入式開發(fā) 平臺設(shè)計
上傳時間: 2013-07-06
上傳用戶:gps6888
對弓網(wǎng)故障的檢測在列車提速的今天顯得尤其重要,原始故障圖像數(shù)據(jù)量的巨大使實時存儲和傳輸故障圖像極其困難。JPEG作為一種低復雜度、高壓縮比的圖像壓縮標準在多媒體、網(wǎng)絡(luò)傳輸?shù)阮I(lǐng)域得到廣泛的應用。和相同圖像質(zhì)量的其它常用文件格式(如GIF,TIFF,PCX)相比,JPEG是目前靜態(tài)圖像中壓縮比最高的。 FPGA以其設(shè)計靈活、高速的卓越特性,逐漸成為許多應用中首先器件,尤其是與Verilog和VHDL等語言的結(jié)合,大大變革了電子系統(tǒng)的設(shè)計方法,加速了系統(tǒng)的設(shè)計進程。 本文旨在研究并實現(xiàn)一種實時采集并對特定幀進行壓縮傳輸?shù)姆椒āMㄟ^采用可編程邏輯器件FPGA來實現(xiàn)整個采集、顯示、壓縮和傳輸,使系統(tǒng)具有可定制、高速度等優(yōu)點。 本文首先介紹了開發(fā)硬件可編程邏輯門陣列FPGA及其開發(fā)語言Veridlog,并介紹了FPGA的設(shè)計方法及開發(fā)流程;接著介紹了PAL制視頻采集的相關(guān)知識及設(shè)計,其中主要包括基于I2C總線的模擬視頻解碼控制、視頻的數(shù)字化ITU-R bt.601標準介紹及視頻同步信號的獲取、基于SDRAM的視頻幀存儲、VGA顯示控制設(shè)計;隨后介紹了JPEG標準,并根據(jù)故障檢測的特點,設(shè)計了針對灰度圖像壓縮的JPEG編碼器,設(shè)計中先分別對組成JPEG編碼器的二維DCT變換模塊、量化模塊、Z字掃描模塊、變換直流系數(shù)的差分脈沖編碼模塊、交流系數(shù)的游程編碼模塊、哈夫曼編碼模塊及打包模塊進行了仿真測試,然后再對整個JPEG編碼器進行了測試;最后設(shè)計了單幀視頻的SRAM緩存,并將緩存的源圖像采用本文設(shè)計的JPEG編碼器進行壓縮,再設(shè)計一個僅包含發(fā)送功能的UART 將壓縮后的碼流傳輸?shù)絇C機,在PC機上通過將接收的碼流以ASCⅡ碼的形式還原為采集圖片。 本文實現(xiàn)了整個采集壓縮系統(tǒng),同時也進一步驗證了本文設(shè)計的灰度圖像JPEG編碼器的正確性。相信本文無論是對弓網(wǎng)故障的圖像檢測,還是對于JPEG編碼器的芯片設(shè)計都有一定的參考價值。
標簽: FPGA JPEG 壓縮系統(tǒng)
上傳時間: 2013-04-24
上傳用戶:cuiqiang
· 摘要: 在視頻壓縮系統(tǒng)中,視頻解碼器輸出的bt.656數(shù)據(jù)流不便于TMS320C6416等通用DSP直接進行處理.本文介紹了一種基于FPGA+DSP構(gòu)架的視頻采集方案,通過對FPGA的靈活配置,對輸入的bt.656格式視頻信號進行預處理和緩沖.系統(tǒng)采用TI的TMS320C6416作為核心DSP,實現(xiàn)了高可靠性的視頻壓縮.
上傳時間: 2013-07-15
上傳用戶:zhenyushaw
蟲蟲下載站版權(quán)所有 京ICP備2021023401號-1