//led.v /*------------------------------------- LED顯示模塊:led(CLK,AF,addr,DATA) 功能: 顯示 注意事項: 8位LED 參數: CLK:掃妙時鐘輸入,推薦1kHz AF:數碼管輸出,a~h addr:數碼管選擇位數出,0~2 DATA:顯示數據輸入0~9999 9999 編寫人: 黃道斌 編寫日期: 2006/07/13 -------------------------------------*/
上傳時間: 2015-06-24
上傳用戶:duoshen1989
EEPROM 24CXX應用程序供參考 對EEPROM數據區讀出(當前值=addr+WRC_<=0FFH),每進行一次讀操作將使addr值減一;讀出數據后程序將把該數據存入通用寄存器中,開始存放的地址由FSR的值指定(范例為30H),每進行一次讀操作將使FSR的值加一;讀出規定個數(由寄存器REC_給定,范例值為0FH)的數值后,結束讀出,回main
上傳時間: 2015-07-05
上傳用戶:playboys0
寫入N字節數據程序 把N個字節數據寫入起始地址為addr的EEPROM內
上傳時間: 2013-12-29
上傳用戶:zhanditian
void statistics(int signo) unsigned short cal_chksum(unsigned short *addr,int len) int pack(int pack_no) void send_packet(void)
標簽: int unsigned short statistics
上傳時間: 2014-09-09
上傳用戶:liansi
將數據data寫入addr所指定的pci單元,DSP芯片TMS320VC33控制的匯編源代碼。請使用的同時交上筆者的名字《張慶》,謝謝!
上傳時間: 2014-12-02
上傳用戶:rocwangdp
時鐘模塊DS1307驅動I2C uchar Read_DS1307(uchar addr) void Write_DS1307_Byte(uchar byte) void Write_DS1307(uchar addr,uchar dat) void rtc_get(void) void rtc_set(void)
上傳時間: 2016-03-17
上傳用戶:zm7516678
vhdl addr
上傳時間: 2016-04-22
上傳用戶:han_zh
ip addr discription , and the ip addr how to located.
標簽: addr discription located ip
上傳時間: 2016-06-28
上傳用戶:hustfanenze
#include<reg51.h>/*************************ds1302與at89s52引腳連接********************/sbit T_RST=P3^5; sbit T_CLK=P3^6; sbit T_IO=P3^7; sbit ACC0=ACC^0;sbit ACC7=ACC^7;unsigned char seg[]={0x00,0x01,0x02,0x03,0x04,0x05,0x06,0x07,0x08,0x09}; //0~~9段碼 /******************DS1302:寫入操作(上升沿)*********************/ void write_byte(unsigned char da){ unsigned char i; ACC=da; for(i=8;i>0;i--) { T_IO=ACC0; T_CLK=0; T_CLK=1; ACC=ACC>>1; }} /******************DS1302:讀取操作(下降沿)*****************/unsigned char read_byte(void){ unsigned char i; for(i=0;i<8;i++) { ACC=ACC>>1; T_CLK = 1; T_CLK = 0; ACC7 = T_IO; } return(ACC); } /******************DS1302:寫入數據(先送地址,再寫數據)***************************/ void write_1302(unsigned char addr,unsigned char da){ T_RST=0; //停止工作 T_CLK=0; T_RST=1; //重新工作 write_byte(addr); //寫入地址 write_byte(da); T_RST=0; T_CLK=1;}
上傳時間: 2014-01-17
上傳用戶:sglccwk
我采用XC4VSX35或XC4VLX25 FPGA來連接DDR2 SODIMM和元件。SODIMM內存條選用MT16HTS51264HY-667(4GB),分立器件選用8片MT47H512M8。設計目標:當客戶使用內存條時,8片分立器件不焊接;當使用直接貼片分立內存顆粒時,SODIMM內存條不安裝。請問專家:1、在設計中,先用Xilinx MIG工具生成DDR2的Core后,管腳約束文件是否還可更改?若能更改,則必須要滿足什么條件下更改?生成的約束文件中,addr,data之間是否能調換? 2、對DDR2數據、地址和控制線路的匹配要注意些什么?通過兩只100歐的電阻分別連接到1.8V和GND進行匹配 和 通過一只49.9歐的電阻連接到0.9V進行匹配,哪種匹配方式更好? 3、V4中,PCB LayOut時,DDR2線路阻抗單端為50歐,差分為100歐?Hyperlynx仿真時,那些參數必須要達到那些指標DDR2-667才能正常工作? 4、 若使用DDR2-667的SODIMM內存條,能否降速使用?比如降速到DDR2-400或更低頻率使用? 5、板卡上有SODIMM的插座,又有8片內存顆粒,則物理上兩部分是連在一起的,若實際使用時,只安裝內存條或只安裝8片內存顆粒,是否會造成信號完成性的影響?若有影響,如何控制? 6、SODIMM內存條(max:4GB)能否和8片分立器件(max:4GB)組合同時使用,構成一個(max:8GB)的DDR2單元?若能,則布線阻抗和FPGA的DCI如何控制?地址和控制線的TOP圖應該怎樣? 7、DDR2和FPGA(VREF pin)的參考電壓0.9V的實際工作電流有多大?工作時候,DDR2芯片是否很燙,一般如何考慮散熱? 8、由于多層板疊層的問題,可能頂層和中間層的銅箔不一樣后,中間的夾層后度不一樣時,也可能造成阻抗的不同。請教DDR2-667的SODIMM在8層板上的推進疊層?
上傳時間: 2013-10-12
上傳用戶:han_zh