函數發生器又名任意波形發生器,是一種常用的信號源,廣泛應用于通信、雷達、導航等現代電子技術領域。信號發生器的核心技術是頻率合成技術,主要方法有:直接模擬頻率合成、鎖相環頻率合成(PLL)、直接數字合成技術(DDS)。DDS是開環系統,無反饋環節,輸出響應速度快,頻率穩定度高。因此直接數字頻率合成技術是目前頻率合成的主要技術之一,其輸出信號具有相對較大的帶寬、快速的相位捷變、極高的相位分辨率和相位連續等優點。本文的主要工作是采用SOPC結合虛擬儀器技術,進行DDS智能函數發生器的研制。 本文介紹了虛擬儀器技術的基本理論,簡要闡述了儀器驅動程序、VISA等相關技術。對SOPC技術進行了深入的研究:SOPC技術是基于可編程邏輯器件的可重構片上系統,它作為SOC和CPLD/FPGA相結合的一項綜合技術,結合了兩者的優點,集成了硬核或軟核CPU、DSP、鎖相環、存儲器、I/O接口及可編程邏輯,可以靈活高效地解決SOC方案,而且設計周期短,設計成本低,非常適合本設計的應用。本文還對基于DDS原理的設計方案進行了分析,介紹了DDS的基本理論以及數學綜合,在研究DDS原理的基礎上,利用SOPC技術,在一片FPGA芯片上實現了整個函數發生器的硬件集成。 本文就函數發生器的設計制定了整體方案,對軟硬件設計原理及實現方法進行了具體的介紹,包括整個系統的硬件電路,SOPC片上系統和PC端軟件的設計。在設計中,LabVIEW波形編輯軟件和函數發生器二者采用異步串口進行通信。利用LabVIEW的強大功能,把波形的編輯,系統的設置放到計算機上完 成,具有人機界面友好、系統升級方便、節約硬件成本等諸多優勢。同時充分利用了FPGA內部大量的邏輯資源,將DDS模塊和微處理器模塊集成到一個單片FPGA上,改變了傳統的系統設計思路。通過對系統仿真和實際測試,結果表明該智能型函數發生器不僅能產生理想的輸出信號,還具有集成度高、穩定性好和擴展性強等優點。關鍵詞:智能型函數發生器,虛擬儀器,可編程片上系統,直接數字合成技術,NiosⅡ處理器。
上傳時間: 2013-07-09
上傳用戶:zw380105939
蓄電池組已越來越廣泛地應用于交通運輸、電力、通信等諸多領域和部門,其壽命直接關系到能源的有效利用以及相應系統的整體壽命、可靠性和成本。本課題從提高電池壽命的角度研究串聯蓄電池組的充電問題,基于前人使用磁放大器作后級調整的基礎上,提出了一種新穎的基于開關管MOSFET后級調整和高頻母線的蓄電池組分布式單體充電方法。所有二次側電路通過高頻母線的形式共用一個一次側電路;在兼顧效率、體積和成本的前提下有效的解決了串聯蓄電池組的充電不均衡問題。 論文對采用雙管正激拓撲的高頻母線產生電路的設計給出了說明;同時也介紹了幾種后級調整方法及各自優缺點。針對后級調整中的同步問題,提出了幾種產生同步鋸齒波的解決方案。最后利用同步脈沖產生電路,采用最常見的UC3843芯片,產生穩定可靠的同步鋸齒波,實現后級調整開關動作與母線方波電壓的同步。并且針對多路后級調整場合下,采取措施減小了母線電壓毛刺,同時也改善了電流采樣波形。 論文設計了一套單體3500mAh、3.7V鋰離子電池組的單體獨立充電器,以雙管正激電路為原邊電路作為主模塊,次級是以MOSFET作后級調整電路實現充電功能作為充電電路模塊。試驗中采用了四個充電電路模塊,同時對四個鋰離子電池單體分別獨立充電。充電電路模塊中,通過控制MOFET開關,可實現鋰電池的恒流、恒壓充電和滿充切斷,充電電壓和充電電流可精確控制在1%以內。該充電電路并能顯示電池充電狀態,并在單體充電電路間傳遞充電狀態信號,最后反饋給母線電路以控制母線電壓輸出的開通與關斷。特別指出的是該電路的過放電檢測功能,是直接利用電池自身電壓來檢測得出電池自身是否處于過放電狀態判定信號,并在充電模塊間傳遞,最后得出蓄電池組過放電判定信號。整機有較低的待機功耗,并均使用了低成本器件,進一步降低了成本。 論文給出了詳細的設計過程,最后通過實驗將該方案與串聯充電方案比較,驗證了該充電方案的可靠性與優越性。
上傳時間: 2013-04-24
上傳用戶:木末花開
矢量控制變頻調速系統是國內當前電氣傳動和自動化領域研究的熱點和技術攻堅的難點。矢量控制技術作為一種先進的控制策略,是在電機統一理論、機電能量轉換和坐標變換理論的基礎上發展起來的,具有先進性、新穎性和實用性的特點。其思想就是將異步電動機的數學模型通過坐標變換,將定子電流矢量分解為按轉子磁場定向的兩個直流分量并分別加以控制,從而實現磁通和轉矩的解耦控制,以期達到獨立控制電機轉矩的效果。 本課題基于矢量控制的基本原理,采用TI公司最先進的電機控制專用DSP芯片TMS320F2812,開發出了一套基于轉子磁鏈位置估計和轉子速度估計的電流轉速雙閉環的轉子磁場定向直接矢量控制變頻調速系統,并實現了實際運行,初步達到了產品化的目標。主要的工作如下: (1)從電機數學模型和坐標系變換入手,采用電流轉速雙閉環的轉子磁場定向直接矢量控制方案,深入探討了SVPWM和矢量控制的基本原理,并完成了調速系統的功能框圖; (2)基于TI公司的DSP芯片TMS320F2812和MITSUBISHI的IPM模塊PM50RSA120,設計了調速系統的硬件電路,包括控制電路,驅動電路,電源電路和操作面板電路等; (3)設計了基于轉子磁鏈位置估計和速度估計的電流轉速雙閉環的轉子磁場定向直接矢量控制變頻調速系統的軟件部分,給出了調速系統的軟件流程圖和各子模塊的具體實現; (4)采用先進的自適應Fuzzy-PI調節器來代替傳統的PI調節器作為速度控制器,取得了較好的控制效果; (5)搭建了整個變頻調速實驗平臺,進行了整機測試,給出了實驗結果和結論。 該系統已經成功應用于矢量變頻器成品生產中,在北京天華博實電氣有限公司的變頻器生產車間進行了相應的實驗。實驗表明,該系統具有良好的動靜態性能,運行穩定,抗干擾能力強,獲得用戶好評,不失為一套具有先進性、新穎型、實用性的高性能變頻調速系統。
上傳時間: 2013-05-25
上傳用戶:er1219
隨著數字集成電路技術的不斷發展,數字集成電路的供電電源-電壓調節模塊(VRM)也有了新的發展趨勢:輸出功率越來越大、輸出電壓越來越低、輸出電流越來越大。因此,對低輸出電壓、大輸出電流的VRM及其相關技術的研究在最近幾年受到廣泛的關注。 本文以36V-72V輸入、1V/30A輸出的VRM為研究對象,對VRM電路拓撲進行分類和比較,篩選出正反激拓撲為主電路,并詳細研究了針對正反激拓撲的新型同步整流驅動方案。首先,分析了在軟開關環境下,有源筘位正反激電路的詳細工作過程;其次,介紹了同步整流技術的概念,對同步整流驅動方案進行了分類,篩選出適用于正反激拓撲的新型同步整流驅動方案,并詳細分析了該驅動電路的工作原理;再次,介紹了有源箝位正反激電路主要元件的設計方法,介紹了新型同步整流驅動電路的設計要點,并給出設計實例;最后,對電路仿真,并制作了一臺36V-72V輸入、1V/30A輸出的實驗樣機,驗證了研究結果和設計方案。
上傳時間: 2013-06-16
上傳用戶:songnanhua
本課題是應北京奔馳--戴姆勒克萊斯勒汽車制造有限公司的要求而研究的一種射頻信號源。要求能產生并發射音樂調制的射頻信號,用于其車載收音機的性能和接收效果的測試,能使收音機連續搜臺,并且要分多個頻段對其收音機的中波段進行逐臺測試。因為以前的車載收音機都是通過電纜有線連接到其收音機上,但這樣往往得不到實際效果,而且使用麻煩,所以在設計系統時選擇使用無線射頻(調幅)信號源,這樣更容易讓該公司方便使用,系統中還設計了很簡潔的鍵盤和LCD交互界面,使工人操作時很容易上手。 在考慮系統方案的過程中,我們選擇了少有人涉及的丁類放大器作為首選的放大電路,并使用單片機作為控制器。單片機已經是一種很成熟的微處理器,能很方便的產生數字音樂信號。 本論文的安排如下: 首先概述數字功率放大器和射頻的發展及國內外發展情況。 第2章對論文的來源及整體方案做了簡要的介紹。 第3章對單片機數字部分做了詳細的論述,講述了數字信號的產生原理,分頻系數的確定,以及各個硬件的具體功能。 第4章將是本文的重點,論述了數字功率放大部分的數學原理,并詳細介紹了數字功放的原理。現在,數字功率放大器雖然在射頻領域少有具體應用,但數字世界的發展步伐將無法停止,這就要求對原有的傳統意義上的放大電路進行改進,具有一定的創新意義。 第5章對濾波網絡和輸出匹配網絡進行了深入的理論分析和研究,并將研究應用于實際,最終得到了比較滿意的現場效果。 最后一章總結了在實際研究中遇到的問題和解決方法,并對本課題的發展做了總結。
上傳時間: 2013-06-18
上傳用戶:moonkoo7
當今,移動通信正處于向第四代通信系統發展的階段,OFDM技術作為第四代數字移動通信(4G)系統的關鍵技術之一,被包括LTE在內的眾多準4G協議所采用。IDFT/DFT作為OFDM系統中的關鍵功能模塊,其精度對基帶解調性能產生著重大的影響,尤其對LTE上行所采用的SC_FDMA更是如此。為了使定點化IDFT/DFT達到較好的性能,本文采用數字自動增益控制(DAGC)技術,以解決過大輸入信號動態范圍所造成的IDFT/DFT輸出信噪比(SNR)惡化問題。 首先,本文簡單介紹了較為成熟的AAGC(模擬AGC)技術,并重點關注近年來為了改善其性能而興起的數字化AGC技術,它們主要用于壓縮ADC輸入動態范圍以防止其飽和。針對基帶處理中具有累加特性的定點化IDFT/DFT技術,進一步分析了AAGC技術和基帶DAGC在實施對象,實現方法等上的異同點,指出了基帶DAGC的必要性。 其次,根據LTE協議,搭建了從調制到解調的基帶PUSCH處理鏈路,并針對基于DFT的信道估計方法的缺點,使用簡單的兩點替換實現了優化,通過高斯信道下的MATLAB仿真,證明其可以達到理想效果。仿真結果還表明,在不考慮同步問題的高斯信道下,本文所搭建的基帶處理鏈路,采用64QAM進行調制,也能達到在SNR高于17dB時,硬判譯碼結果為極低誤碼率(BER)的效果。 再次,在所搭建鏈路的基礎上,通過理論分析和MATLAB仿真,證明了包括時域和頻域DAGC在內的基帶DAGC具有穩定接收鏈路解調性能的作用。同時,通過對幾種DAGC算法的比較后,得到的一套適用于實現的基帶DAGC算法,可以使IDFT/DFT的輸出SNR處于最佳范圍,從而滿足LTE系統基帶解調的要求。針對時域和頻域DAGC的差異,分別選定移位和加法,以及查表的方式進行基帶DAGC算法的實現。 最后,本文對選定的基帶DAGC算法進行了FPGA設計,仿真、綜合和上板結果說明,時域和頻域DAGC實現方法占用資源較少,容易進行集成,能夠達到的最高工作頻率較高,完全滿足基帶處理的速率要求,可以流水處理每一個IQ數據,使之滿足基帶解調性能。
上傳時間: 2013-05-17
上傳用戶:laozhanshi111
波前處理機是自適應光學系統中實時信號處理和運算的核心,隨著自適應光學系統得發展,波前傳感器的采樣頻率越來越高,這就要求波前處理機必須有更強的數據處理能力以保證系統的實時性。在整個波前處理機的工作流程中,對CCD傳來的實時圖像數據進行實時處理是第一步,也是十分重要的一步。如果不能保證圖像處理的實時性,那么后續的處理過程都無從談起。因此,研制高性能的圖像處理平臺,對波前處理機性能的提高具有十分重要的意義。 論文介紹了本研究課題的背景以及國內外圖像處理技術的應用和發展狀況,接著介紹了傳統的專用和通用圖像處理系統的結構、特點和模型,并通過分析DSP芯片以及DSP系統的特點,提出了基于DSP和FPGA芯片的實時圖像處理系統。該系統不同于傳統基于PC機模式的圖像處理系統,發揮了DSP和FPGA兩者的優勢,能更好地提高圖像處理系統實時性能,同時也最大可能地降低成本。 論文根據圖像處理系統的設計目的、應用需求確定了器件的選型。介紹了主要的器件,接著從系統架構、邏輯結構、硬件各功能模塊組成等方面詳細介紹了DSP+FPGA圖像處理系統硬件設計,并分析了包括各種參數指標選擇、連接方式在內的具體設計方法以及應該注意的問題。 論文在闡述傳輸線理論的基礎上,在制作PCB電路板的過程中,針對高速電路設計中易出現的問題,詳細分析了高速PCB設計中的信號完整性問題,包括反射、串擾等,說明了高速PCB的信號完整性、電源完整性和電磁兼容性問題及其解決方法,進行了一定的理論和技術探討和研究。 論文還介紹了基于FPGA的邏輯設計,包括了圖像采集模塊的工作原理、設計方案和SDRAM控制器的設計,介紹了SDRAM的基本操作和工作時序,重點闡述系統中可編程器件內部模塊化SDRAM控制器的設計及仿真結果。 論文最后描述了硬件系統的測試及調試流程,并給出了部分的調試結果。 該系統主要優點有:實時性、高速性。硬件設計的執行速度,在高速DSP和FPGA中實現信號處理算法程序,保證了系統實時性的實現;性價比高。自行研究設計的電路及硬件系統比較好的解決了高速實時圖像處理的需求。
上傳時間: 2013-05-30
上傳用戶:fxf126@126.com
一般由信源發出的數字基帶信號含有豐富的低頻分量,甚至直流分量,這些信號往往不宜直接用于傳輸,易產生碼間干擾進而直接影響傳輸的可靠性,因而要對其進行編碼以便傳輸。傳統的井下信號在傳輸過程中普遍采用曼徹斯特碼的編解碼方式,而該方式的地面解碼電路復雜。FPGA(現場可編程門陣列)作為一種新興的可編程邏輯器件,具有較高的集成度,能將編解碼電路集成在一片芯片上,而HDB3碼(三階高密度雙極性碼)具有解碼規則簡單,無直流,低頻成份少,可打破長連0和提取同步方便等優點。基于上述情況,本文提出了基于FPGA的}tDB3編譯碼設計方案。 該研究的總體設計方案包括用MATLAB進行HDB3編譯碼算法的驗證,基于FPGA的HDB3碼編譯碼設計與仿真,結果分析與比較三大部分。為了保證該設計的可靠性,首先是進行編譯碼的算法驗證;其次通過在FPGA的集成設計環境QuartusⅡ軟件中完成HDB3碼的編譯、綜合、仿真等步驟,通過下載電纜下載到特定的FPGA芯片上,用邏輯分析儀進行時序仿真;最后將算法驗證結果與仿真結果作一對比,分析該研究的可行性與可靠性。 研究表明,基于FPGA的HDB3編譯碼設計具有體積小,譯碼簡單,編程靈活,集成度高,可靠等優點。
上傳時間: 2013-05-26
上傳用戶:teddysha
在當今的廣播系統中,絕大部分的視頻信號是隔行采樣的。采用這種掃描格式,能夠大幅度地減少視頻的帶寬,但也會引起彩色爬行、畫面閃爍、邊緣模糊及鋸齒等現象。這種缺陷經人尺寸屏幕放大后就更加明顯。為改善畫面的視覺效果,去隔行技術應運而生。同時,視頻信號本身的低幀頻也會導致行抖動、線爬行以及大面積閃爍等視覺效果上的缺陷。增加掃描頻率會把這些視覺缺陷搬移到人眼不敏感的高頻區域上去從而產生較好的主觀圖象質量。而為了適應不同顯示終端以及對圖像大小變化的要求就必須對原始信號分辨率即每幀行數和每行像素數進行變換。因此去隔行、幀頻轉換、分辨率變換成為視頻格式轉換的基本內容。 FPGA 的出現是VLSI技術和EDA技術發展的結果。FPGA器件集成度高、體積小,具有通過用戶編程實現專門應用的功能。它允許電路設計者利用基于計算機的開發平臺,經過設計輸入、仿真、測試和校驗,直到達到預期的結果。使用FPGA器件可以大大縮短系統的研制周期,減少資金投入。另外采用FPGA器件可以將原來的電路板級產品集成芯片級產品,從而降低了功耗,提高了可靠性,同時還可以很方便的對設計進行在線修改。 該文在介紹了視頻格式轉換中的主要算法后,重點對去隔行、幀頻轉換、分辨率變換的FPGA綜合實現方案進行了由簡單到復雜的深入研究,分別給出了最簡解決方案、基于非線性算法的解決方案和基于運動補償的解決方案。最簡解決方案利用線性算法將去隔行,幀頻轉換,分辨率變換三項處理同時實現,達到FPGA內部資源和外部RAM耗用量都為最小的要求,是后續復雜方案的基礎。其中去隔行采用場合并方式,幀頻轉換采用幀重復方式,分辨率變換采用均勻插值方式。基于非線性算法的解決方案中加入了對靜止區域的判斷,靜止區域的輸出像素值直接選用相應位置的已存輸入數據,非靜止區域的輸出像素值通過對已存輸入數據進行非線性運算得出。基于運動補償的解決方案在對靜止區域進行判斷和處理的基礎上,對欲生成的變頻后的場間插值幀進行運動估計,根據運動矢量得出非靜止區域的輸出像素值。其中為求得輸入場間相應時間位置上的插值幀輸出數據,該方案采用了自定義的前后向塊匹配運動估計方式,通過對三步搜索算法的高效實現,將SAD 值進行比較得出運動矢量。
上傳時間: 2013-07-19
上傳用戶:米卡
Turbo碼是一類并行級聯的系統卷積碼,它是在綜合級聯碼、最大后驗概率(MAP)譯碼、軟輸入軟輸出及迭代譯碼等理論基礎上的一種創新。Turbo碼的基本原理是通過對編碼器結構的巧妙設計,多個子碼通過交織器隔離進行并行級聯編碼輸出,增大了碼距。譯碼器則以類似內燃機引擎廢氣反復利用的機理進行迭代譯碼以反復利用有效信息流,從而獲得卓越的糾錯能力。計算機仿真表明,Turbo碼不但在加性高斯噪聲信道下性能優越,而且具有很強的抗衰落、抗干擾能力,當交織長度足夠長時,其糾錯性能接近香農極限。 FPGA(FieldProgrammableGateArray),即現場可編程門陣列,是在PAL、GAL、EPLD等可編程器件的基礎上進一步發展的產物。FPGA技術具有大規模、高集成度、高可靠性、設計周期短、投資小、靈活性強等優點,逐步成為復雜數字硬件電路設計的理想選擇。 本論文以東南大學移動通信實驗室B3G課題組提出的“支持多天線的廣義多載波無線傳輸技術”(MIMO-GMC)為背景,分析了Turbo譯碼算法,并針對MIMO-GMC系統的迭代接收機中所采用的外信息保留和聯合檢測譯碼迭代的特點,完成了采用滑動窗Log-MAP算法的軟輸入、軟輸出的Turbo譯碼器的設計。整個譯碼器模塊的設計采用Verilog語言描述,并在VirtexⅡPro系列FPGA芯片上實現。
上傳時間: 2013-04-24
上傳用戶:shanml