同步是移動通信領域中的關鍵技術,是保障通信初始和進行的必要過程,對系統的性能影響重大。縱觀移動通信系統的發展史,同步技術自始至終都是人們研究的熱點。 @@ WCDMA作為第三代移動通信無線接口標準之一,已經在全世界范圍內得到了商用。小區搜索是WCDMA的重要物理層過程,是實現下行移動臺和基站間同步的重要手段。 @@ 作為ASIC領域的一種半定制電路,現場可編程門陣列(FPGA)既解決了全定制電路不能修改的不足,又解決了原有可編程器件容量有限的問題。FPGA以其強大的現場可編程能力和開發速度優勢,逐漸成為ASIC電路中設計周期最短、開發費用最低、風險最小的器件之一。 @@ 因此,研究WCDMA同步算法及其在FPGA中的實現與驗證是具有理論和現實意義的。本文首先介紹了WCDMA物理層基礎,接著詳細討論了WCDMA主同步、輔同步和導頻同步的原理,介紹了前兩步同步的改進型算法和證明,并和傳統相關算法在資源和實現復雜度方面進行了比較,給出了下行同步的浮點仿真結果和分析。之后,深入討論了下行同步的FPGA (V4-SX-35)實現方案、運算流程和模塊間的接口設計。最后,介紹了下行同步的FPGA驗證方法。 @@ 本文較為深入的討論了WCDMA下行同步的算法和FPGA實現方案,給出了理論分析和仿真、實驗結果。并在低復雜度和資源開銷條件下,完成了FPGA的硬件設計和片上測試,達到了系統的性能指標。 @@關鍵詞:WCDMA;同步;小區搜索;FPGA
上傳時間: 2013-04-24
上傳用戶:wsm555
本項目完成的是中國地面數字電視融合方案發端系統的FPGA設計與實現。采用Stratix系列的EP1S80F1020C5FPGA為基礎構建了主硬件處理平臺。系統中能量擴散、LDPC編碼、符號交織、星座映射、同步PN頭插入、3780點IFFTOFDM調制以及信號成形4倍插值滾降濾波器等都是基于FPGA硬件設計實現的。本文首先介紹了數字電視的發展現狀,融合方案發端系統的整體結構以及FPGA設計的相關知識。第三章重點、詳細地介紹了基于FPGA的融合方案發端系統除LDPC編碼部分的各個模塊的具體實現,并對級連后的整個系統的性能進行了仿真、分析和驗證。第四章簡要介紹了與融合方案發端系統結構類似的一個窄帶LDPC解碼-誤碼測試實驗平臺發端的FPGA設計,并對該測試平臺的性能進行了分析驗證。我在項目中完成的工作主要有: 1.閱讀相關文獻資料,了解中國地面數字電視融合方案的整體結構和原理。 2.制定了整個發端系統FPGA實現的框架以及各模塊的接口定義。 3.完成了3780點IFFTOFDM的FPGA設計和驗證。 4.完成了4倍插值169階滾降濾波器的算法改進和FPGA設計與驗證。 5.完成了整個融合方案系統的功能仿真、分析和驗證。 6.完成了窄帶LDPC解碼-誤碼測試實驗平臺發端的FPGA設計以及仿真、驗證。
上傳時間: 2013-07-05
上傳用戶:qq521
美國國家半導體公司(National Semiconductor Corporation)宣布推出一款全新的線性均方根(RMS)射頻功率(RF)檢波器,它不但具有業界最高的精確度,而且動態范圍可高達40dB。這款型號為 PowerWise? LMH2120 的芯片擴大了無線網絡的覆蓋范圍,并延長了第三代(3G)及第四代(4G)移動電話的電池壽命。
標簽:
上傳時間: 2013-05-20
上傳用戶:wmwai1314
近年來,監控系統從鮮為人知的幕后走進了前臺、走進了人們的生活,監控技術己從第一代全模擬系統發展到第三代完全數字化的階段。目前,隨著微處理器技術和計算機網絡技術的進步,基于嵌入式Web的網絡視頻監控系統逐漸得到了人們的廣泛關注,以網絡為基礎的數字視頻監控系統已經發展成為視頻監控系統發展的主流。 本文在分析視頻監控的現狀和發展趨勢之后,針對當前視頻監控系統的不足,結合市場應用前景設計了一種較好的遠程視頻監控的應用方案。該方案是在當前非常流行的ARM微處理器上,利用強實時操作系統VxWorks與高性能開源的嵌入式Web服務器和嵌入式數據庫相結合,建立高效的、可及時響應的嵌入式視頻監控服務器,該系統支持USB攝像設備、文件存儲、數據庫管理,具有較高的性價比。 論文詳細闡述了視頻監控系統軟硬件的總體設計,主要致力于嵌入式操作系統在S3C2410開發板上的移植,深入研究了閃存文件系統TFFS、以太網卡的工作機制、VxWorks USB協議棧,并實現了硬件上對應的驅動程序。在嵌入式操作系統成功實現后,完成了嵌入式Web服務器GoAhead和嵌入式數據庫Berkeley DB的移植。同時,在軟件層次上設計和實現了基于Web視頻監控的前端服務CGI程序的功能模塊。 本系統是ARM技術、VxWorks操作系統、網絡技術在嵌入式領域的綜合應用,本系統可應用于交通控制、實時探測、安全檢查等領域,并對視頻監控在其他領域的應用有一定的參考價值。
標簽: ARMVxWorks Web 視頻監控系統
上傳時間: 2013-04-24
上傳用戶:fanghao
數字電視技術和超大規模深亞微米的系統級芯片設計技術是當前信息產業中最受關注的兩個方向。它們的交叉就是數字電視應用中的一系列系統級芯片和超深亞微米專用集成電路。其中信道處理系統及其相關芯片更是集中了數字信號處理前向糾錯編解碼等數字電視傳輸的核心技術,成為設計和開發整個數字電視系統的關鍵之一。數字高清晰度電視(Digital HDTV)做為第三代電視標準,已成為當今世界高技術競爭的焦點,本文正是從這個交叉點上出發對DVB-H(Digital Video Broadcasting-Handheld)標準中所涉及的信道編碼和調制部分進行了研究,重點分析了信道內編碼部分的硬件優化實現。本項目完成了DVB-H傳輸系統信道編碼的FPGA硬件設計和實現,系統所有FPGA硬件電路設計采用了Veillog HDL語言編寫。同時對清華大學數字電視地面傳輸標準DMB-T(Terrestrial Digital Multimedia/TV Broadcasting)中的關鍵技術做了研究,與DVB標準中的相關技術做了對比。 本文首先對DVB.H以及COFDM的相關理論進行介紹和研究。然后針對DVB-H信道編碼調制器中的部分核心算法的FPGA設計和實現進行了詳細的研究工作,包括外編碼、內編碼(卷積刪余)、內交織(包括比特交織和符號交織)、星座映射、幀形成、OFDM調制的部分設計等。相應地對DVB-H信道解碼解調器中的部分算法的FPGA設計的研究工作做了描述,包括符號解交織和比特解交織。同時對清華大學數字電視地面傳輸標準DMB-T外接收機中頻域和時域解交織模塊的FPGA設計實現做了描述。 筆者在項目中完成的主要工作有: (1)與項目組成員合作制定系統框架,劃分模塊。 (2)對所負責的模塊,包括外編碼、內編碼(卷積刪余)、內交織(包括比特交織和符號交織)、星座映射、幀形成、OFDM調制的算法進行研究并加以優化,建立軟件仿真模型,進行FPGA設計,仿真和實現。
上傳時間: 2013-06-10
上傳用戶:rockjablew
移動通信是目前通信技術中發展最快的領域之一,CDMA技術憑借其良好的抗噪性、保密性和低功率等優勢成為第三代移動通信的關鍵技術。目前大規模可編程邏輯器件FPGA為CDMA移動通信系統的設計提供了新的技術手段。 本文在深入分析CDMA通信系統的原理和特點的基礎上,提出了CDMA基站基帶系統的總體設計方案,論述了CDMA基站基帶系統前向鏈路和反向鏈路中各個信號處理模塊的工作原理,對CRC編碼模塊、卷積編碼模塊、塊交織器、PN碼生成器、Walsh碼發生器、基帶成形濾波器、QPSK調制器、PN碼捕獲與跟蹤模塊、Viterbi譯碼器等CDMA基站基帶系統的各個模塊進行了基于FPGA的建模和設計,取得了一些有價值的階段性成果。這些對CDMA移動通信系統進行深入探索、研究和設計,具有一定的學術意義和應用價值。
上傳時間: 2013-04-24
上傳用戶:daguda
在3G移動通信網絡建設中,如何實現密集城區的無線網絡覆蓋是目前基站的發展方向。目前網絡覆蓋理念的核心思想就把傳統宏基站的基帶處理和射頻部分分離,分成基帶處理單元和射頻拉遠單元兩個設備,這樣既節省空間、降低設置成本,又提高了組網效率。本文研究的數字收發機用于WCDMA基站系統的射頻拉遠單元中,實現移動通信網中射頻信號的傳輸工作。 數字收發機主要由射頻處理部分、模數/數模轉換部分、數字上下變頻處理部分、接口轉換以及數字光模塊組成。本文研究的重點是數字上下變頻處理部分。設計采用軟件無線電的架構和FPGA技術,所設計的數字上下變頻部分可以在不修改硬件電路的基礎上只需修改軟件部分的參數則可實現多種頻率的變頻處理,極大地降低了開發成本,且縮短了開發周期。 根據系統設計的設計要求,以及現有芯片使用情況比較,本文選用Altera公司的:FPGA芯片,應用公司提供的Dspbuilder作為系統級的開發工具,應用Quartus Ⅱ作為綜合、布局布線工具實現數字上下變頻處理部分設計。 本文的主要研究工作包括以下幾個部分: (1)對數字收發機的整體結構進行分析研究,確定數字收發機的實現結構和各個部分的功能; (2)通過對數字上下變頻的相關理論的研究,分析出數字上下變頻的結構、實現方法及性能; (3)通過對數控振蕩器、CIC濾波器、FIR濾波器進行理論研究、內部實現結構以及性能分析,得出具體的參數和仿真實現結構; (4)使用FPGA中的IP核技術來實現數字上下變頻,利用Matlab中Dspbuilder提供的IP核分別進行NCO、CIC、FIR的仿真工作;并得出數字上下變頻的總體仿真實現結果; (5)對高速收發通道進行了研究和設計,根據系統的要求給出了數據幀結構,并采用Altera的第三代FPGA產品Stratix Ⅱ GX系列芯片實現了數字收發機的信號的串并/并串的接口轉換。為后續繼續研究工作奠定基礎。
上傳時間: 2013-06-21
上傳用戶:zhuo0008
當前正處于第三代移動通信技術發展的關鍵時期,各種與3G相關的無線網絡終端的需求量與日俱增。為3G無線網絡終端選擇一個高性能的處理器,并且提供一套完整的系統解決方案,滿足3G時代人們對數據通信業務的需求,無疑是一個有意義且亟待解決的重要問題。 OMAP(Open Multimedia Applications Platform)是美國德州公司(TI)推出的專門為支持第三代(3G)無線終端應用而設計的應用處理器體系結構。OMAP處理器平臺堪稱無線技術發展的里程碑,它提供了語音、數據和多媒體所需的帶寬和功能,可以極低的功耗為高端3G無線設備提供極佳的性能。 本文的研究內容是開發基于OMAP5910處理器的具有多個擴展接口的嵌入式開發平臺,以及攝像頭顯示驅動程序,以便能為3G相關的無線網絡終端提供一個系統級的解決方案,本文首先介紹了OMAP技術的特點和優點,并對OMAP5910處理器的硬件結構進行了簡單說明,在此基礎上提出了基于OMAP5910嵌入式平臺的FPGA設計,包括用FPGA擴展的接口:觸摸屏接口,硬盤接口,以太網接口;控制的接口:USB口,串口;以及實現的功能:與OMAP5910處理器的通信功能,中斷控制功能,選擇啟動順序功能,復位延時功能。然后介紹了基于OMAP5910的攝像顯示系統的硬件設計,主要包括攝像頭接口和攝像頭模塊,EMIFS和EMIFF接口以及LCD接口。最后描述了嵌入式Linux操作系統下攝像頭驅動程序的完整實現過程。
上傳時間: 2013-05-24
上傳用戶:mfhe2005
目 錄 第一章 概述 3 第一節 硬件開發過程簡介 3 §1.1.1 硬件開發的基本過程 4 §1.1.2 硬件開發的規范化 4 第二節 硬件工程師職責與基本技能 4 §1.2.1 硬件工程師職責 4 §1.2.1 硬件工程師基本素質與技術 5 第二章 硬件開發規范化管理 5 第一節 硬件開發流程 5 §3.1.1 硬件開發流程文件介紹 5 §3.2.2 硬件開發流程詳解 6 第二節 硬件開發文檔規范 9 §2.2.1 硬件開發文檔規范文件介紹 9 §2.2.2 硬件開發文檔編制規范詳解 10 第三節 與硬件開發相關的流程文件介紹 11 §3.3.1 項目立項流程: 11 §3.3.2 項目實施管理流程: 12 §3.3.3 軟件開發流程: 12 §3.3.4 系統測試工作流程: 12 §3.3.5 中試接口流程 12 §3.3.6 內部驗收流程 13 第三章 硬件EMC設計規范 13 第一節 CAD輔助設計 14 第二節 可編程器件的使用 19 §3.2.1 FPGA產品性能和技術參數 19 §3.2.2 FPGA的開發工具的使用: 22 §3.2.3 EPLD產品性能和技術參數 23 §3.2.4 MAX + PLUS II開發工具 26 §3.2.5 VHDL語音 33 第三節 常用的接口及總線設計 42 §3.3.1 接口標準: 42 §3.3.2 串口設計: 43 §3.3.3 并口設計及總線設計: 44 §3.3.4 RS-232接口總線 44 §3.3.5 RS-422和RS-423標準接口聯接方法 45 §3.3.6 RS-485標準接口與聯接方法 45 §3.3.7 20mA電流環路串行接口與聯接方法 47 第四節 單板硬件設計指南 48 §3.4.1 電源濾波: 48 §3.4.2 帶電插拔座: 48 §3.4.3 上下拉電阻: 49 §3.4.4 ID的標準電路 49 §3.4.5 高速時鐘線設計 50 §3.4.6 接口驅動及支持芯片 51 §3.4.7 復位電路 51 §3.4.8 Watchdog電路 52 §3.4.9 單板調試端口設計及常用儀器 53 第五節 邏輯電平設計與轉換 54 §3.5.1 TTL、ECL、PECL、CMOS標準 54 §3.5.2 TTL、ECL、MOS互連與電平轉換 66 第六節 母板設計指南 67 §3.6.1 公司常用母板簡介 67 §3.6.2 高速傳線理論與設計 70 §3.6.3 總線阻抗匹配、總線驅動與端接 76 §3.6.4 布線策略與電磁干擾 79 第七節 單板軟件開發 81 §3.7.1 常用CPU介紹 81 §3.7.2 開發環境 82 §3.7.3 單板軟件調試 82 §3.7.4 編程規范 82 第八節 硬件整體設計 88 §3.8.1 接地設計 88 §3.8.2 電源設計 91 第九節 時鐘、同步與時鐘分配 95 §3.9.1 時鐘信號的作用 95 §3.9.2 時鐘原理、性能指標、測試 102 第十節 DSP技術 108 §3.10.1 DSP概述 108 §3.10.2 DSP的特點與應用 109 §3.10.3 TMS320 C54X DSP硬件結構 110 §3.10.4 TMS320C54X的軟件編程 114 第四章 常用通信協議及標準 120 第一節 國際標準化組織 120 §4.1.1 ISO 120 §4.1.2 CCITT及ITU-T 121 §4.1.3 IEEE 121 §4.1.4 ETSI 121 §4.1.5 ANSI 122 §4.1.6 TIA/EIA 122 §4.1.7 Bellcore 122 第二節 硬件開發常用通信標準 122 §4.2.1 ISO開放系統互聯模型 122 §4.2.2 CCITT G系列建議 123 §4.2.3 I系列標準 125 §4.2.4 V系列標準 125 §4.2.5 TIA/EIA 系列接口標準 128 §4.2.5 CCITT X系列建議 130 參考文獻 132 第五章 物料選型與申購 132 第一節 物料選型的基本原則 132 第二節 IC的選型 134 第三節 阻容器件的選型 137 第四節 光器件的選用 141 第五節 物料申購流程 144 第六節 接觸供應商須知 145 第七節 MRPII及BOM基礎和使用 146
標簽: 硬件工程師
上傳時間: 2013-05-28
上傳用戶:pscsmon
·Blackfin系列DSP原理與系統設計(PDF格式)內容提要Blackfin DSP是ADI與Intel聯合開發的體現高性能體系結構的首款第四代定點DSP產品。在其系列產品中,最高時鐘頻率為600 MHz,峰值處理能力為1.2 GMIPS。本書共分8章,主要介紹了Blackfin系列芯片的結構、特點、接口功能、軟件編程等內容,并以視頻應用為實例介紹了一些使用方法,同時給出了幾個用于MPEG-4算
上傳時間: 2013-04-24
上傳用戶:cooran