FPGA 設(shè)計(jì)人員在滿足關(guān)鍵時(shí)序余量的同時(shí)力爭(zhēng)實(shí)現(xiàn)更高性能,在這種情況下,存儲(chǔ)器接口的設(shè)計(jì)是一個(gè)一向構(gòu)成艱難而耗時(shí)的挑戰(zhàn)。Xilinx FPGA 提供 I/O 模塊和邏輯資源,從而使接口設(shè)計(jì)變得更簡(jiǎn)單、更可
標(biāo)簽: Xilinx FPGA 存儲(chǔ)器接口 生成器
上傳時(shí)間: 2013-10-15
上傳用戶:ecooo
本設(shè)計(jì)的整體思路是:以XILINX FPGA作為控制中心,通過提取熱釋電紅外傳感器感應(yīng)到的人體紅外線信息,并利用溫度傳感器DS18B20檢測(cè)環(huán)境溫度并直接輸出數(shù)字溫度信號(hào)給FPGA 進(jìn)行處理,在LED數(shù)碼管上顯示當(dāng)前環(huán)境溫度值以及預(yù)設(shè)溫度值。通過獨(dú)立鍵盤輸入預(yù)設(shè)溫度值,其中預(yù)設(shè)溫度值只能為整數(shù)形式,檢測(cè)到的當(dāng)前環(huán)境溫度可精確 到小數(shù)點(diǎn)后一位。同時(shí)采用PWM脈寬調(diào)制方式來改變直流風(fēng)扇電機(jī)的轉(zhuǎn)速。并通過兩個(gè)按鍵改變預(yù)設(shè)溫度值,一個(gè)提高預(yù)設(shè)溫度,另一個(gè)降低預(yù)設(shè)溫度值。系統(tǒng)結(jié) 構(gòu)框圖如下:
上傳時(shí)間: 2013-11-14
上傳用戶:dianxin61
xilinx v5 95t 開發(fā)板原理圖,xilinx_v5sx95t_schematics(xilinx v5 95t 開發(fā)板原理圖)。
標(biāo)簽: t_schematics xilinx_v xilinx 95t
上傳時(shí)間: 2014-12-28
上傳用戶:txfyddz
Abstract: Designers who must interface 1-Wire temperature sensors with Xilinx field-programmable gate arrays(FPGAs) can use this reference design to drive a DS28EA00 1-Wire slave device. The downloadable softwarementioned in this document can also be used as a starting point to connect other 1-Wire slave devices. The systemimplements a 1-Wire master connected to a UART and outputs temperature to a PC from the DS28EA00 temperaturesensor. In addition, high/low alarm outputs are displayed from the DS28EA00 PIO pins using LEDs.
標(biāo)簽: PicoBlaze Create Master Xilinx
上傳時(shí)間: 2013-11-05
上傳用戶:a6697238
1.設(shè)計(jì)(論文)的主要任務(wù)及目標(biāo) (1) 研究SOPC理論如何應(yīng)用于以太網(wǎng)終端設(shè)計(jì); (2) 研究如何使用EDK軟件和IP核搭建整個(gè)設(shè)計(jì)硬件結(jié)構(gòu); (3) 在開發(fā)板上實(shí)現(xiàn)以太網(wǎng)終端設(shè)計(jì),驗(yàn)證整個(gè)結(jié)論。 2.設(shè)計(jì)(論文)的基本要求和內(nèi)容 (1) 符合以太網(wǎng)設(shè)計(jì)的基本概念和原理; (2) 能準(zhǔn)確運(yùn)用EDK軟件在嵌入式系統(tǒng)設(shè)計(jì)中的優(yōu)勢(shì); (3) 選取合適的對(duì)象,并構(gòu)造合理的以太網(wǎng)模型。 圖 Xilinx的SOPC設(shè)計(jì)流程
標(biāo)簽: Xilinx SOPC 以太網(wǎng)
上傳時(shí)間: 2013-11-04
上傳用戶:1184599859
FPGA全局時(shí)鐘約束(Xilinx)
標(biāo)簽: Xilinx FPGA 全局 時(shí)鐘約束
上傳時(shí)間: 2013-11-13
上傳用戶:農(nóng)藥鋒6
Abstract: This reference design explains how to power the Xilinx Zynq Extensible Processing Platform (EPP) and peripheral ICs using
標(biāo)簽: Xilinx Zynq EPP 擴(kuò)展式
上傳時(shí)間: 2014-01-21
上傳用戶:haohao
這是最新的Xilinx 公司的FPGA培訓(xùn)講義,對(duì)于初學(xué)者以及想要更好了解XilinxFPGA的同學(xué)很有幫助
標(biāo)簽: Xilinx FPGA 培訓(xùn)講義
上傳時(shí)間: 2014-12-28
上傳用戶:1477849018@qq.com
本資料是TI(德州儀器)推出的用于Xilinx和Altera FPGA的電源管理解決方案介紹。其主要內(nèi)容包括:低失真調(diào)整器、步減控制器、集成FET轉(zhuǎn)換器、低功率集成FET轉(zhuǎn)換器等。
標(biāo)簽: Xilinx Altera FPGA 電源管理
上傳時(shí)間: 2013-11-07
上傳用戶:363186
全新賽靈思(Xilinx)FPGA 7系列芯片精彩剖析:賽靈思的最新7系列FPGA芯片包括3個(gè)子系列,Artix-7、 Kintex-7和Virtex-7。在介紹芯片之前,先看看三個(gè)子系列芯片的介紹表,如下表1所示: 表1 全新Xilinx FPGA 7系列子系列介紹表 (1) Artix-7 FPGA系列——業(yè)界最低功耗和最低成本 通過表1我們不難得出以下結(jié)論: 與上一代 FPGA相比,其功耗降低了50%,成本削減了35%,性能提高30%,占用面積縮減了50%,賽靈思FPGA芯片在升級(jí)中,功耗和性能平衡得非常好。
標(biāo)簽: Xilinx FPGA 賽靈思 系列芯片
上傳時(shí)間: 2013-10-27
上傳用戶:comer1123
蟲蟲下載站版權(quán)所有 京ICP備2021023401號(hào)-1