亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

VHDL 計算器

  • EDA原理及VHDL實現(何賓教授)

      第1章 數字系統EDA設計概論   第2章 可編程邏輯器件設計方法   第3章 VHDL語言基礎   第4章 數字邏輯單元設計   第5章 數字系統高級設計技術(*)   第6章 基于HDL設計輸入   第7章 基于原理圖設計輸入   第8章 設計綜合和行為仿真   第9章 設計實現和時序仿真   第10章 設計下載和調試   第11章 數字時鐘設計及實現(*)   第12章 通用異步接收發送器設計及實現(*)   第13章 數字電壓表設計及實現(*)   第14章 軟核處理器PicoBlaze原理及應用(*)   注:帶*的內容可根據課時的安排選講

    標簽: VHDL EDA

    上傳時間: 2014-01-08

    上傳用戶:kao21

  • 基于FPGA的棧空間管理器的研究和設計

    提出了一種將堆棧空間劃分為任務棧和中斷嵌套棧的設計結構,使堆棧空間最小化。采用VHDL硬件語言,在FPGA設備上模擬實現了具有自動檢驗功能的棧空間管理器。棧空間管理器由不同功能的邏輯模塊組成,主要闡述了狀態控制邏輯模塊和地址產生邏輯模塊的設計方法。

    標簽: FPGA 棧空間 管理器

    上傳時間: 2014-12-28

    上傳用戶:plsee

  • 微電腦型類比隔離傳送器

    特點 精確度0.1%滿刻度 可輸入交直流電流/交直流電壓/電位計/傳送器...等信號 16 BIT類比輸出功能 輸入與輸出絕緣耐壓2仟伏特/1分鐘 寬范圍交直流兩用電源設計 尺寸小,穩定性高 2主要規格 精確度: 0.1% F.S. (23 ±5℃) 顯示值范圍: 0-±19999 digit adjustable 類比輸出解析度: 16 bit DAC 輸出反應速度: < 250 ms (0-90%)(>10Hz) 輸出負載能力: < 10mA for voltage mode < 10V for current mode 輸出之漣波: < 0.1% F.S. 歸零調整范圍: 0- ±9999 Digit adjustable 最大值調整范圍: 0- ±9999 Digit adjustable 溫度系數: 50ppm/℃ (0-50℃) 顯示幕: Red high efficiency LEDs high 10.16mm (0.4") 隔離特性: Input/Output/Power/Case 參數設定方式: Touch switches 記憶方式: Non-volatile E2PROM memory 絕緣抗阻: >100Mohm with 500V DC 絕緣耐壓能力: 2KVac/1 min. (input/output/power) 1600Vdc (input/output) 使用環境條件: 0-60℃(20 to 90% RH non-condensed) 存放環境條件: 0-70℃(20 to 90% RH non-condensed) 安裝方式: Socket/plugin type with barrier terminals CE認證: EN 55022:1998/A1:2000 Class A EN 61000-3-2:2000 EN 61000-3-3:1995/A1:2001 EN 55024:1998/A1:2001

    標簽: 微電腦 隔離傳送器

    上傳時間: 2014-01-05

    上傳用戶:eastgan

  • 基于增量式光電編碼器位移傳感器研究

    為了實現對位移測量的需求,提出了一種基于增量式光電編碼器的位移傳感器的設計方案,并完成系統的軟硬件設計。傳感器硬件部分主要包括增量式光電編碼器、信號的傳輸處理和測量結果的顯示。軟件部分采用匯編語言設計,實時解算測量結果并驅動顯示屏顯示。實際應用表明,該系統具有操作簡便、測試準確的特點,達到了設計要求。

    標簽: 增量式 光電編碼器 位移傳感器

    上傳時間: 2014-12-29

    上傳用戶:13686209316

  • 使用VHDL進行分頻器設計

    基于VHDL語言的多種分頻程序

    標簽: VHDL 分頻器

    上傳時間: 2013-11-02

    上傳用戶:xjz632

  • 基于FPGA的RS碼譯碼器的設計

    介紹了符合CCSDS標準的RS(255,223)碼譯碼器的硬件實現結構。譯碼器采用8位并行時域譯碼算法,主要包括了修正后的無逆BM迭代譯碼算法,錢搜索算法和Forney算法。采用了三級流水線結構實現,減小了譯碼器的時延,提高了譯碼的速率,使用了VHDL語言完成譯碼器的設計與實現。測試表明,該譯碼器性能優良,適用于高速通信。

    標簽: FPGA RS碼 譯碼器

    上傳時間: 2013-12-13

    上傳用戶:yzhl1988

  • 基于VHDL的FPGA和Nios II實例精煉(劉福奇)

      基于VHDL的FPGA和Nios II 實例精煉【作者:劉福奇;出版社:北京航空航天大學出版社】(本書優酷視頻地址:http://www.youku.com/playlist_show/id_5882081.html)   內容簡介:本書分為4個部分:Quartus Ⅱ軟件的基本操作、VHDL語法介紹、FPGA設計實例和Nios Ⅱ設計實例;總結了編者幾年來的FPGA設計經驗,力求給初學者或是想接觸這方面知識的讀者提供一種快速入門的方法;適合電子相關專業的大學生、FPGA的初學者以及對FPGA有興趣的電子工程師。初學者可以按照步驟學習。本書中提及到時間計算問題,不光提出有時間戳的方法, 還介紹了一種通過讀取定時器的寄存器來計算時間的方法。其實,有人認為,本書最好的部分是:DMA的實現說明(本書從3個方面講述了DMA的使用)。現在學習Verilog HDL的人或許比較多,但是用VHDL的人可以學習下,這本書還是很不錯的。

    標簽: VHDL FPGA Nios

    上傳時間: 2014-07-10

    上傳用戶:米米陽123

  • EDA原理及VHDL實現(何賓教授)

      第1章 數字系統EDA設計概論   第2章 可編程邏輯器件設計方法   第3章 VHDL語言基礎   第4章 數字邏輯單元設計   第5章 數字系統高級設計技術(*)   第6章 基于HDL設計輸入   第7章 基于原理圖設計輸入   第8章 設計綜合和行為仿真   第9章 設計實現和時序仿真   第10章 設計下載和調試   第11章 數字時鐘設計及實現(*)   第12章 通用異步接收發送器設計及實現(*)   第13章 數字電壓表設計及實現(*)   第14章 軟核處理器PicoBlaze原理及應用(*)   注:帶*的內容可根據課時的安排選講

    標簽: VHDL EDA

    上傳時間: 2013-11-01

    上傳用戶:atdawn

  • 可編輯程邏輯及IC開發領域的EDA工具介紹

    EDA (Electronic Design Automation)即“電子設計自動化”,是指以計算機為工作平臺,以EDA軟件為開發環境,以硬件描述語言為設計語言,以可編程器件PLD為實驗載體(包括CPLD、FPGA、EPLD等),以集成電路芯片為目標器件的電子產品自動化設計過程。“工欲善其事,必先利其器”,因此,EDA工具在電子系統設計中所占的份量越來越高。下面就介紹一些目前較為流行的EDA工具軟件。 PLD 及IC設計開發領域的EDA工具,一般至少要包含仿真器(Simulator)、綜合器(Synthesizer)和配置器(Place and Routing, P&R)等幾個特殊的軟件包中的一個或多個,因此這一領域的EDA工具就不包括Protel、PSpice、Ewb等原理圖和PCB板設計及電路仿真軟件。目前流行的EDA工具軟件有兩種分類方法:一種是按公司類別進行分類,另一種是按功能進行劃分。 若按公司類別分,大體可分兩類:一類是EDA 專業軟件公司,業內最著名的三家公司是Cadence、Synopsys和Mentor Graphics;另一類是PLD器件廠商為了銷售其產品而開發的EDA工具,較著名的公司有Altera、Xilinx、lattice等。前者獨立于半導體器件廠商,具有良好的標準化和兼容性,適合于學術研究單位使用,但系統復雜、難于掌握且價格昂貴;后者能針對自己器件的工藝特點作出優化設計,提高資源利用率,降低功耗,改善性能,比較適合產品開發單位使用。 若按功能分,大體可以分為以下三類。 (1) 集成的PLD/FPGA開發環境 由半導體公司提供,基本上可以完成從設計輸入(原理圖或HDL)→仿真→綜合→布線→下載到器件等囊括所有PLD開發流程的所有工作。如Altera公司的MaxplusⅡ、QuartusⅡ,Xilinx公司的ISE,Lattice公司的 ispDesignExpert等。其優勢是功能全集成化,可以加快動態調試,縮短開發周期;缺點是在綜合和仿真環節與專業的軟件相比,都不是非常優秀的。 (2) 綜合類 這類軟件的功能是對設計輸入進行邏輯分析、綜合和優化,將硬件描述語句(通常是系統級的行為描述語句)翻譯成最基本的與或非門的連接關系(網表),導出給PLD/FPGA廠家的軟件進行布局和布線。為了優化結果,在進行較復雜的設計時,基本上都使用這些專業的邏輯綜合軟件,而不采用廠家提供的集成PLD/FPGA開發工具。如Synplicity公司的Synplify、Synopsys公司的FPGAexpress、FPGA Compiler Ⅱ等。 (3) 仿真類 這類軟件的功能是對設計進行模擬仿真,包括布局布線(P&R)前的“功能仿真”(也叫“前仿真”)和P&R后的包含了門延時、線延時等的“時序仿真”(也叫“后仿真”)。復雜一些的設計,一般需要使用這些專業的仿真軟件。因為同樣的設計輸入,專業軟件的仿真速度比集成環境的速度快得多。此類軟件最著名的要算Model Technology公司的Modelsim,Cadence公司的NC-Verilog/NC-VHDL/NC-SIM等。 以上介紹了一些具代表性的EDA 工具軟件。它們在性能上各有所長,有的綜合優化能力突出,有的仿真模擬功能強,好在多數工具能相互兼容,具有互操作性。比如Altera公司的 QuartusII集成開發工具,就支持多種第三方的EDA軟件,用戶可以在QuartusII軟件中通過設置直接調用Modelsim和 Synplify進行仿真和綜合。 如果設計的硬件系統不是很大,對綜合和仿真的要求不是很高,那么可以在一個集成的開發環境中完成整個設計流程。如果要進行復雜系統的設計,則常規的方法是多種EDA工具協調工作,集各家之所長來完成設計流程。

    標簽: EDA 編輯 邏輯

    上傳時間: 2013-10-11

    上傳用戶:1079836864

  • 基于FPGA的棧空間管理器的研究和設計

    提出了一種將堆棧空間劃分為任務棧和中斷嵌套棧的設計結構,使堆棧空間最小化。采用VHDL硬件語言,在FPGA設備上模擬實現了具有自動檢驗功能的棧空間管理器。棧空間管理器由不同功能的邏輯模塊組成,主要闡述了狀態控制邏輯模塊和地址產生邏輯模塊的設計方法。

    標簽: FPGA 棧空間 管理器

    上傳時間: 2013-11-08

    上傳用戶:jiangfire

主站蜘蛛池模板: 灯塔市| 鄯善县| 徐水县| 平度市| 湖州市| 玉门市| 海口市| 无棣县| 三明市| 穆棱市| 祥云县| 尖扎县| 成安县| 奇台县| 临泉县| 双城市| 杨浦区| 九龙县| 遵义县| 新沂市| 兴仁县| 丰宁| 三河市| 长宁区| 嘉定区| 克拉玛依市| 荔波县| 乃东县| 阿拉善右旗| 黑水县| 汉阴县| 武夷山市| 安塞县| 黔东| 陇川县| 天津市| 绥宁县| 曲阜市| 富锦市| 保山市| 平罗县|