亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

Testbench-xilinx

  • LTE系統中RRC連接建立過程的設計

    為了實現LTE系統中RRC連接建立的需求,提出了一種對RRC層連接過程進行設計的方案,并完成系統的軟件設計。該系統將RRC層的空閑狀態和連接狀態均細分為兩個子狀態,有效降低了系統設計的復雜度。軟件采用Xilinx SDK工具集進行開發,通過在PC上分別模擬終端和基站進行測試,終端和基站能夠成功接收到正確的RRC消息。實驗結果表明,該系統能夠成功的建立RRC連接,達到了設計的要求。

    標簽: LTE RRC 連接

    上傳時間: 2013-11-19

    上傳用戶:sjy1991

  • WP324 -采用低成本FPGA的全新高速廣播視頻連接解決方案

    使用 Xilinx Spartan™-3E 或 Spartan-3A FPGA,和National Semiconductor 公司的 PHY,并使用 Xilinx視頻處理 IP 核,提供了一種靈活且極具成本效益的方法來應對多速率廣播方面的挑戰。

    標簽: FPGA 324 WP 廣播

    上傳時間: 2014-11-30

    上傳用戶:muhongqing

  • 帶有SerDes接口的PLB千兆位級以太網MAC

    This application note describes a reference system which illustrates how to build an embeddedPowerPC® system using the Xilinx 1-Gigabit Ethernet Media Access Controller processor core.This system has the PLB_Gemac configured to use Scatter/Gather Direct Memory Access andthe Serializer/Deserializer (SerDes) interface. This application note describes how to set up thespecific clocking structure required for the SerDes interface and the constraints to be added tothe UCF file. This reference system is complete with a standalone software application to testsome of the main features of this core, including access to registers, DMA capabilities, transmitand receive in loopback mode. This reference system is targeted for the ML300 evaluationboard.

    標簽: SerDes PLB MAC 接口

    上傳時間: 2013-11-01

    上傳用戶:truth12

  • 基于FPGA的10M/100M以太網控制器的設計

    介紹了一種10M/ 100M 以太網控制器的實現方法,該控制器以FIFO 作為幀緩存,通過程序設計實現10M/ 100M 自適應,設計中采用WS 接口,提高了設計的靈活行,可以實現與其他SOC 的互連[1 ] ,該設計采用VerilogHDL 硬件描述語言編程,基于ISE 開發環境,在Xilinx 公司的Spartan2 Ⅲ系列FPGA XC3S1000242FT256C 上實現。關鍵詞:以太網MAC;10M/ 100M; FPGA ;VerilogHDL

    標簽: FPGA 100 10 以太網控制器

    上傳時間: 2013-10-18

    上傳用戶:liglechongchong

  • 基于RocketIO的高速串行協議設計與實現

    采用Xilinx 公司Virtex- II Pro 系列FPGA 內嵌得SERDES 模塊———RocketIO 作為高速串行協議的物理層, 利用其8B/10B的編解碼和串化、解串功能, 實現了兩板間基于數據幀的簡單高速串行傳輸, 并在ISE 環境中對整個協議進行了仿真, 當系統頻率為100MHz, 串行速率在2Gbps 時, 在驗證板上用chipscope 抓取的數據表明能夠實現兩板間數據的高速無誤串行傳輸。關鍵詞: RocketIO;高速串行傳輸;SERDES;協議

    標簽: RocketIO 高速串行 協議設計

    上傳時間: 2013-10-21

    上傳用戶:xy@1314

  • 千兆以太網SOPC系統的實現

    網絡正在成為當今社會通用通信的骨干力量,現代化的設備迫切需要解決如何簡潔高速的接入問題。涉及了基于FPGA 的嵌入式技術。簡要介紹了使用Xilinx 的EDK 和ISE 等工具的設計流程和設計實現支持TCP/ IP 協議的10M/ 100M/ 1000M以太網SOPC 系統的工程實例,并對涉及的關鍵技術進行了說明,列出了實物系統的指標測試結果。關鍵詞 FPGA;EDK;SOPC;嵌入式開發;EMAC;PowePc

    標簽: SOPC 千兆以太網

    上傳時間: 2013-11-16

    上傳用戶:66666

  • 一種片上系統復位電路的設計

    設計了一種片上系統(SoC)復位電路。該電路能對外部輸入信號進行同步化處理以抑制亞穩態,采用多級D觸發器進行濾波提升抗干擾能力,并且控制產生系統所需的復位時序以滿足軟硬件協同設計需求。同時,完成了可測性設計(DFT)。基于Xilinx spartan-6 FPGA進行了驗證。結果表明該電路可以抑制90 ?滋s以下的外部干擾信號,并能正確產生系統所需的復位信號。

    標簽: 片上系統 復位電路

    上傳時間: 2014-12-29

    上傳用戶:guojin_0704

  • 基于OpenBus系統的FPGA嵌入式設計與實現

    隨著FPGA技術的發展,FPGA設計已不再只是硬件電路的設計,而是包含處理器、外圍組件和接口邏輯在內的完整數字系統,同時在處理器中編程完成嵌入式代碼的FPGA“軟”設計。與傳統的主要基于硬件描述語言進行FPGA設計開發不同,本文在電路設計軟件Altium Designer開發環境下,結合Xilinx公司的ISE設計軟件,在Altium Designer的創新電子設計平臺NanoBoard 3000上,設計實現了基于Altium Designer特有的系統級設計方法OpenBus系統的32位處理器控制LED的FPGA嵌入式設計。

    標簽: OpenBus FPGA 嵌入式設計

    上傳時間: 2013-11-09

    上傳用戶:亞亞娟娟123

  • 用于Xilinx FPGA的Maxim參考設計

    MAX8686 25A Buck穩壓器

    標簽: Xilinx Maxim FPGA 參考設計

    上傳時間: 2013-11-15

    上傳用戶:旭521

  • 基于AXI總線的MicroBlaze雙核SoPC系統設計

    目的是利用嵌入在Xilinx FPGA中的MicroBlaze核實現基于AXI總線的雙核嵌入式系統設計以及共享實現LED燈的時控.

    標簽: MicroBlaze SoPC AXI 總線

    上傳時間: 2014-12-30

    上傳用戶:stewart·

主站蜘蛛池模板: 曲水县| 旺苍县| 常熟市| 临西县| 内乡县| 陇川县| 施秉县| 花莲市| 临沧市| 临泉县| 高尔夫| 江阴市| 汾西县| 周至县| 湖北省| 余江县| 新沂市| 湖口县| 阿荣旗| 金阳县| 敖汉旗| 东阿县| 温州市| 西平县| 灵川县| 婺源县| 梨树县| 克什克腾旗| 天峨县| 琼海市| 澄江县| 抚顺市| 蒲城县| 康平县| 富宁县| 德昌县| 陆河县| 盐池县| 迭部县| 南华县| 北流市|