uc/os-II在ARM7的移植,利用Protesu仿真實現(xiàn)的
上傳時間: 2013-09-27
上傳用戶:天涯
Quartus II教程的入門教程
上傳時間: 2013-10-29
上傳用戶:wff
nios ii 入門手冊中文版 一、建立quartus ii工程 首先,雙擊quartus ii 9.1圖標打開軟件,界面如下圖1.1所示 1.1 新建工程 (1) 點擊file –>New Project Wizard 出現(xiàn)圖1.2所示的對話框。 (2) 點擊Next。如圖1.3所示:第一行是工程的路徑,二、三行為實體名。填好后點擊Next。 (3)此處可選擇加入已設(shè)計好的文件到工程,點擊Next。 (4)選擇設(shè)計器件如圖1.5所示。接著點擊Next (5)接著點擊Next。無需改動,點擊finish,顯示如下圖所示。 (6)此時,工程已經(jīng)建立完成,接下來需要建立一個原理圖輸入文件,點擊file –>New ->Block Diagram/Schematic File 后如圖所示。
上傳時間: 2014-12-25
上傳用戶:cx111111
ucos 源碼uCOS-II vv2.8源碼。
上傳時間: 2013-11-03
上傳用戶:zhouchang199
實時操作系統(tǒng)μC/OS-II是一種源代碼公開、可移植、可固化、微小內(nèi)核的嵌入式操作系統(tǒng)。它具有執(zhí)行效率高、占用空間小、可移植性強、實時性能良好和可擴展性等特點。μC/OS-II非常適合應(yīng)用在一些小型的嵌入式產(chǎn)品應(yīng)用場合,在家用電器,機器人,醫(yī)療設(shè)備,工業(yè)控制,航空器等領(lǐng)域有著廣泛的應(yīng)用。 目前在我國的工業(yè)控制領(lǐng)域中,8位單片機依然有著廣泛的應(yīng)用,占據(jù)著非常重要的位置。而作為高性能,集成度高,運行速度快的C8051F系列單片機也越來越受到廣泛的關(guān)注,并不斷的應(yīng)用于各種場合。同時,將μC/OS-II操作系統(tǒng)移植到C8051F系列單片機上,以其兩者的完美結(jié)合實現(xiàn)更高性能要求的應(yīng)用環(huán)境中就顯得很有必要。
上傳時間: 2013-10-21
上傳用戶:趙一霞a
摘要:本文為APPLE II徽型計算機提供了一種康價的單片機調(diào)試卡,該卡充分地利用了徽機系統(tǒng)的資源,采用DMA通訊技術(shù)實現(xiàn)了主存共事及單片機與650CPU的并行運行。關(guān)健詞:APPLE II徽型計算機;單片機;調(diào)試卡
標簽: APPLE DMA II 單片機調(diào)試
上傳時間: 2014-01-22
上傳用戶:weixiao99
Quartus II 中文教程 您現(xiàn)在閱讀的是 Quartus II 簡介手冊。 Altera® Quartus® II 設(shè)計軟件是適合單芯片可編程系統(tǒng) (SOPC) 的最全面的設(shè)計環(huán)境。 如果您以前用過MAX+PLUS® II 軟件、其它設(shè)計軟件或 ASIC 設(shè)計軟件,并且準備改用Quartus II 軟件,或如果您對 Quartus II 軟件有了一些了解但想進一步了解它的功能,那么本手冊非常適合您。本手冊針對的讀者是 Quartus II 軟件的初學(xué)者,它概述了可編程邏輯設(shè)計中Quartus II 軟件的功能。 不過,本手冊并不是 Quartus II 軟件的詳盡參考手冊。 相反,本手冊只是一本指導(dǎo)書,它解釋軟件的功能以及顯示這些功能如何幫助您進行 FPGA 和 CPLD 設(shè)計。 本手冊按一系列特定的可編程邏輯設(shè)計任務(wù)來組織內(nèi)容。 無論是使用 Quartus II 圖形用戶界面、其它 EDA 工具還是 Quartus II 命令行界面,本手冊都將為您介紹最適合設(shè)計流程的功能。第一章概述了主要圖形用戶界面、EDA 工具和命令行界面設(shè)計流程。 接下來的每一章開頭都介紹了該章的具體用途,并對每個任務(wù)流加以概述。 它顯示了如何將 Quartus II 軟件與現(xiàn)有的 EDA 工具和命令行設(shè)計流程集成在一起。另外,手冊還向您推薦了有效使用 Quartus II 軟件的其它可用資源,例如Quartus II 聯(lián)機幫助和 Quartus II 聯(lián)機教程、應(yīng)用程序說明、白皮書以及Altera 網(wǎng)站提供的其它文檔和資源。跟隨本手冊學(xué)習(xí) Quartus II 軟件,了解此軟件如何幫助您提高效率并縮短設(shè)計周期,如何與現(xiàn)有可編程邏輯設(shè)計流程集成以及如何快速有效地達到設(shè)計、性能和時間要求。
上傳時間: 2013-12-22
上傳用戶:panpanpan
Virtex-5, Spartan-DSP FPGAs Application Note This application note demonstrates how efficient implementations of Digital Up Converters(DUC) and Digital Down Converters (DDC) can be done by leveraging the Xilinx DSP IPportfolio for increased productivity and reduced time to development. Step-by-step instruction is given on how to perform system-level trade off analysis and develop the most efficient FPGA implementation, thus allowing engineers a flexible, low-cost and low-power alternative to ASSP technologies.
標簽: Spartan-DSP Virtex FPGAs Ap
上傳時間: 2013-10-23
上傳用戶:raron1989
μC/OS-II調(diào)試插件支持μC/OS-II各種設(shè)施的觀察。包含任務(wù)、信號量、互斥量、郵箱、消息隊列、標志、定時器和存儲區(qū)等。同時可自定義刷新時間,動態(tài)的刷新各設(shè)施的數(shù)據(jù)顯示,還可以將任務(wù)信息保存到日志文件中
標簽: COS-II 調(diào)試插件
上傳時間: 2014-12-28
上傳用戶:shen007yue
東南大學(xué)綜合電子實踐Quartus ii課程設(shè)計報告 包含跑馬燈,數(shù)字鐘和交通燈設(shè)計
上傳時間: 2013-11-10
上傳用戶:小眼睛LSL
蟲蟲下載站版權(quán)所有 京ICP備2021023401號-1