在點(diǎn)對多點(diǎn)主從通信系統(tǒng)中,需要合適的接口形式和通信協(xié)議實(shí)現(xiàn)主站與各從站的信息交換。RS -485 接口是適合這種需求的一種標(biāo)準(zhǔn)接口形式。當(dāng)選擇主從多點(diǎn)同步通信方式時,工作過程與幀格式符合HDLC/SDLC協(xié)議。介紹了采用VHDL 語言在FPGA 上實(shí)現(xiàn)的以HDLC/ SDLC 協(xié)議控制為基礎(chǔ)的RS - 485 通信接口芯片。實(shí)驗(yàn)表明,這種接口芯片操作簡單、體積小、功耗低、可靠性高,極具實(shí)用價(jià)值。
上傳時間: 2014-01-02
上傳用戶:z240529971
針對傳統(tǒng)集成電路(ASIC)功能固定、升級困難等缺點(diǎn),利用FPGA實(shí)現(xiàn)了擴(kuò)頻通信芯片STEL-2000A的核心功能。使用ISE提供的DDS IP核實(shí)現(xiàn)NCO模塊,在下變頻模塊調(diào)用了硬核乘法器并引入CIC濾波器進(jìn)行低通濾波,給出了DQPSK解調(diào)的原理和實(shí)現(xiàn)方法,推導(dǎo)出一種簡便的引入?仔/4固定相移的實(shí)現(xiàn)方法。采用模塊化的設(shè)計(jì)方法使用VHDL語言編寫出源程序,在Virtex-II Pro 開發(fā)板上成功實(shí)現(xiàn)了整個系統(tǒng)。測試結(jié)果表明該系統(tǒng)正確實(shí)現(xiàn)了STEL-2000A的核心功能。 Abstract: To overcome drawbacks of ASIC such as fixed functionality and upgrade difficulty, FPGA was used to realize the core functions of STEL-2000A. This paper used the DDS IP core provided by ISE to realize the NCO module, called hard core multiplier and implemented CIC filter in the down converter, described the principle and implementation detail of the demodulation of DQPSK, and derived a simple method to introduce a fixed phase shift of ?仔/4. The VHDL source code was designed by modularity method , and the complete system was successfully implemented on Virtex-II Pro development board. Test results indicate that this system successfully realize the core function of the STEL-2000A.
標(biāo)簽: STEL 2000 FPGA 擴(kuò)頻通信
上傳時間: 2013-11-19
上傳用戶:neu_liyan
本書主要介紹了基于cpld/fpga的數(shù)字通信系統(tǒng)的設(shè)計(jì)原理與建模方法。從通信系統(tǒng)的組成、eda概述及建模的概念開始(第1~2章),圍繞數(shù)字通信系統(tǒng)的vhdl設(shè)計(jì)與建模兩條主線,講述了常用基本電路的建模與vhdl編程設(shè)計(jì)(第3章),詳細(xì)地介紹了數(shù)字通信基帶信號的編譯碼、復(fù)接與分接、同步信號提取、數(shù)字通信基帶和頻帶收發(fā)信系統(tǒng)、偽隨機(jī)序列與誤碼檢測等的原理、建模與vhdl編程設(shè)計(jì)方法(第4~9章)。全書主要是基于cpld/fpga芯片和利用vhdl語言實(shí)現(xiàn)對數(shù)字通信單元及系統(tǒng)的建模與設(shè)計(jì)。 全書內(nèi)容新穎,循序漸進(jìn),概念清晰,針對性和應(yīng)用性強(qiáng),既可作為高等院校通信與信息專業(yè)的高年級本科生教材或研究生的參考書,也可供科研人員及工程技術(shù)人員參考。
標(biāo)簽: CPLD FPGA 數(shù)字通信 系統(tǒng)建模
上傳時間: 2014-01-03
上傳用戶:tiantian
根據(jù)紅外遙控芯片BA5104的編碼格式,探討使用AVR單片機(jī)ATmega16進(jìn)行軟件解碼的兩種方法:外部中斷解碼法和輸入捕獲功能解碼法。詳細(xì)闡述這兩種解碼方法的思路,并給出相應(yīng)的解碼中斷服務(wù)子程序。分析這2種解碼方法的優(yōu)缺點(diǎn),得出輸入捕獲功能解碼法比外部中斷解碼法效率更高、解出的遙控碼更穩(wěn)定、可靠的結(jié)論。
上傳時間: 2013-11-21
上傳用戶:adada
THB6064AH芯片說明書
上傳時間: 2013-10-18
上傳用戶:1966640071
新代數(shù)控系統(tǒng)OpenCNC_PLC發(fā)展工具操作手冊V2.5。
標(biāo)簽: OpenCNC_PLC 2.5 數(shù)控系統(tǒng) 操作
上傳時間: 2013-11-07
上傳用戶:shanxiliuxu
THB6128 高細(xì)分兩相混合式步進(jìn)電機(jī)驅(qū)動芯片
標(biāo)簽: 6128 THB 分 步進(jìn)電機(jī)
上傳時間: 2013-11-16
上傳用戶:zhyiroy
基于L6506L298芯片細(xì)分步進(jìn)電機(jī)驅(qū)動系統(tǒng)設(shè)計(jì)
標(biāo)簽: L6506L298 芯片 分 步進(jìn)電機(jī)驅(qū)動
上傳時間: 2013-11-01
上傳用戶:zzbbqq99n
介紹二相步進(jìn)電機(jī)驅(qū)動芯片THB6064AH及其應(yīng)用
標(biāo)簽: 6064 THB AH 步進(jìn)電機(jī)
上傳時間: 2013-11-07
上傳用戶:gps6888
BU-61580芯片測試系統(tǒng)用于檢測DDC公司的BU-61580系列芯片的總線協(xié)議功能和電氣特性,篩選失效芯片,并具備芯片接口時序調(diào)整功能,可檢驗(yàn)芯片在不同的接口環(huán)境和工作方式下的特殊表現(xiàn)。以Windows XP為開發(fā)平臺,標(biāo)準(zhǔn)VC++為開發(fā)工具,針對該芯片設(shè)計(jì)一套測試系統(tǒng)。PCI總線接口的專用芯片測試卡能夠方便的插入待測試的芯片,與之相應(yīng)的測試系統(tǒng)能夠設(shè)置芯片的訪問時序,測試芯片工作于不同模式下的狀態(tài)。實(shí)際應(yīng)用表明,該測試系統(tǒng)具有測試界面靈活、簡單、準(zhǔn)確的特點(diǎn),滿足了用戶的要求。
上傳時間: 2015-01-03
上傳用戶:gxm2052
蟲蟲下載站版權(quán)所有 京ICP備2021023401號-1