摘 要:本文以日本東芝公司的線陣CCD器件TCD1206SUP為例,在研究了線陣CCD器件工作原理和驅(qū)動(dòng)電路波形的基礎(chǔ)上,介紹了采用圖形式層次設(shè)計(jì)方法,用復(fù)雜可編程邏輯器件(CPLD)設(shè)計(jì)線陣CCD驅(qū)動(dòng)脈沖的實(shí)現(xiàn)方法。用一片EPM7064設(shè)計(jì)出TCD1206SUP正常工作所需的驅(qū)動(dòng)波形,減小了驅(qū)動(dòng)器的體積。討論了電路的工作原理和設(shè)計(jì)特點(diǎn),同時(shí)給出了電路原理圖和CPLD電路的時(shí)序仿真波形。關(guān)鍵詞:電荷耦合器件;復(fù)雜可編程邏輯器件;線陣CCD;驅(qū)動(dòng)時(shí)序;驅(qū)動(dòng)電路
標(biāo)簽: CPLD CCD 線陣 驅(qū)動(dòng)
上傳時(shí)間: 2013-11-04
上傳用戶:75119158
在單片機(jī)系統(tǒng)中使用CPLD,可使系統(tǒng)構(gòu)成靈活,提高可靠性,縮短開(kāi)發(fā)周期。介紹在MCS-51應(yīng)用系統(tǒng)中的CPLD應(yīng)用設(shè)計(jì)實(shí)例,詳細(xì)分析CPLD的應(yīng)用和實(shí)現(xiàn)方法,提出設(shè)計(jì)中選用和使用CPLD的經(jīng)驗(yàn)。內(nèi)容適用于嵌入式系統(tǒng)設(shè)計(jì)和智能化儀表設(shè)計(jì)。
標(biāo)簽: CPLD 單片機(jī) 應(yīng)用系統(tǒng) 應(yīng)用設(shè)計(jì)
上傳時(shí)間: 2014-01-22
上傳用戶:urgdil
SX單片機(jī)實(shí)驗(yàn)箱電路板簡(jiǎn)介
標(biāo)簽: SX單片機(jī) 實(shí)驗(yàn)箱 路板簡(jiǎn)介
上傳時(shí)間: 2013-11-18
上傳用戶:小楓殘?jiān)?/p>
摘 要:針對(duì)單片機(jī)進(jìn)行高頻測(cè)量存在的響應(yīng)速度問(wèn)題,利用CPLD適合精確、高速計(jì)數(shù)的特點(diǎn),提出了一種基于單片機(jī)和CPLD的頻率測(cè)量電路,通過(guò)CPLD對(duì)被測(cè)信號(hào)分頻再與單片機(jī)計(jì)數(shù)值進(jìn)行比較,實(shí)現(xiàn)了高精度、等精度測(cè)量,同時(shí)又解決了高頻測(cè)量中存在的問(wèn)題,滿足了系統(tǒng)對(duì)響應(yīng)時(shí)間的要求。該項(xiàng)研究成果已經(jīng)在所設(shè)計(jì)信號(hào)源產(chǎn)品中得到了應(yīng)用。關(guān)鍵詞:頻率測(cè)量;信號(hào)源;高頻測(cè)量;CPLD
標(biāo)簽: CPLD 單片機(jī) 頻率測(cè)量
上傳時(shí)間: 2013-10-15
上傳用戶:283155731
本文針對(duì)新型匝間耐壓測(cè)試儀中需要高速采集數(shù)據(jù)的問(wèn)題提出了一種結(jié)合CPLD 與單片機(jī)的高速數(shù)據(jù)采集系統(tǒng)設(shè)計(jì)方案。CPLD 產(chǎn)生A/D 芯片的控制時(shí)序以及SRAM 的讀寫(xiě)控制時(shí)序,單片機(jī)輸出給CPLD控制A/D 轉(zhuǎn)換的啟動(dòng)信號(hào),并通過(guò)CPLD 讀取SRAM 中的采樣數(shù)據(jù)。該系統(tǒng)具有較好的可移植性。
標(biāo)簽: CPLD 單片機(jī) 高速數(shù)據(jù) 采集系統(tǒng)
上傳時(shí)間: 2013-11-15
上傳用戶:狗日的日子
復(fù)雜可編程邏輯器件(CPLD)結(jié)合了專用集成電路和DSP 的優(yōu)勢(shì),既具有很高的處理速度,又具有一定的靈活性。因此,基于CPLD 的數(shù)字調(diào)制系統(tǒng)的研究具有重要的實(shí)際意義。本文論述了如何用CPLD 實(shí)現(xiàn)PSK 數(shù)字調(diào)制系統(tǒng)的方法。
標(biāo)簽: CPLD PSK 系統(tǒng)設(shè)計(jì)
上傳時(shí)間: 2013-11-15
上傳用戶:caoyuanyuan1818
在電子工程設(shè)計(jì)與測(cè)試中,常常需要一些復(fù)雜的、具有特殊要求的信號(hào),要求其波形可任意產(chǎn)生,頻率方便可調(diào)。通常的信號(hào)產(chǎn)生器難以滿足要求,市場(chǎng)上出售的任意信號(hào)產(chǎn)生器價(jià)格昂貴。結(jié)合實(shí)際需要,我們?cè)O(shè)計(jì)了一種任意波形發(fā)生器。電路設(shè)計(jì)中充分利用MATLAB的仿真功能,將希望得到的波形信號(hào)在MATLAB中完成信號(hào)的產(chǎn)生、抽樣和模數(shù)轉(zhuǎn)換,并將得到的數(shù)字波形數(shù)據(jù)存放在數(shù)據(jù)存儲(chǔ)器中,通過(guò)單片機(jī)和CPLD控制,將波形數(shù)據(jù)讀出,送入后向通道進(jìn)行A/D轉(zhuǎn)換和放大處理后得到所需的模擬信號(hào)波形。利用上述方法設(shè)計(jì)的任意波形發(fā)生器,信號(hào)產(chǎn)生靈活方便、功能擴(kuò)展靈活、信號(hào)參數(shù)可調(diào),實(shí)現(xiàn)了硬件電路的軟件化設(shè)計(jì)。具有電路結(jié)構(gòu)簡(jiǎn)單、實(shí)用性強(qiáng)、成本低廉等優(yōu)點(diǎn)。
標(biāo)簽: CPLD 單片機(jī) 任意波形發(fā)生器
上傳時(shí)間: 2013-11-21
上傳用戶:cccole0605
詳細(xì)闡述一種利用CPLD 實(shí)現(xiàn)的8 位單片機(jī)與PCI 設(shè)備間的通信接口方案,給出用ABEL HDL編寫(xiě)的主要源程序。該方案在實(shí)踐中檢驗(yàn)通過(guò)。
標(biāo)簽: CPLD PCI 單片機(jī) 接口設(shè)計(jì)
上傳時(shí)間: 2013-10-30
上傳用戶:yeling1919
本文介紹了一種基于DSP TMS320F2812和CPLD EPM7128SQC100的液晶模塊的設(shè)計(jì)與實(shí) 現(xiàn)方法。將CPLD作為DSP與液晶模塊之間連接的橋梁,解決了快速處理器DSP與慢速外設(shè)液晶模塊的匹配問(wèn)題,給出了硬件接口電路以及相關(guān)的程序設(shè)計(jì),并在實(shí)際應(yīng)用系統(tǒng)中成功運(yùn)行。
上傳時(shí)間: 2014-12-28
上傳用戶:xinhaoshan2016
[CPLD-FPGA]《深入淺出玩轉(zhuǎn)FPGA視頻學(xué)習(xí)課程》35講全[wmv] 附件比較大所以整理了視頻迅雷種子。
標(biāo)簽: CPLD-FPGA FPGA wmv 視頻
上傳時(shí)間: 2013-10-31
上傳用戶:silenthink
蟲(chóng)蟲(chóng)下載站版權(quán)所有 京ICP備2021023401號(hào)-1