用ad9850激勵的鎖相環頻率合成器山東省濟南市M0P44 部隊Q04::00R 司朝良摘要! 提出了一種ad9850和ad9850相結合的頻率合成方案! 介紹了ad9850芯片ad9850的基本工作原理" 性能特點及引腳功能! 給出了以1!2345 作為參考信號源的鎖相環頻率合成器實例! 并對該頻率合成器的硬件電路和軟件編程進行了簡要說明#關鍵詞! !!" 鎖相環頻率合成器數據寄存器
上傳時間: 2013-10-18
上傳用戶:hehuaiyu
為了縮短加法電路運行時間,提高FPGA運行效率,利用選擇進位算法和差額分組算法用硬件電路實現32位加法器,差額分組中的加法單元是利用一種改進的超前進位算法實現,選擇進位算法可使不同的分組單元并行運算,利用低位的運算結果選擇高位的進位為1或者進位為零的運算結果,節省了進位選擇等待的時間,最后利用XILINX進行時序仿真,在FPGA上進行驗證,可穩定運行在高達50兆的頻率,理論分析與計算機仿真表明該算法切實可行、有效并且易于實現。
上傳時間: 2013-12-19
上傳用戶:jshailingzzh
合理利用有效的控制策略提高有源濾波器的本身的補償性能越來越成為各國學者研究重點。本文從有源濾波器的數學模型出發,詳述有源濾波器的數學建模過程。并且針對諧波電流的檢測需要較高的準確度和較好的實時性以及有源濾波器工作時的非線性與不確定性的特點,基于瞬時無功功率補償法的諧波電流檢測方法。有效的計算出電網中諧波電流、無功以及負序電流。并根據該算法的特點,將實時檢測出的畸變電流通過控制算法,研制的有源濾波器可對不對稱三相負載起到平衡作用。在MATLAB/simulink平臺下搭建仿真模型,與傳統的有源濾波器進行對比,仿真結果表明這種有源濾波器能夠更加迅速、精確的補償諧波電流。
上傳時間: 2013-10-10
上傳用戶:風行天下
臺灣硬件工程師15年layout資料
上傳時間: 2013-10-10
上傳用戶:wanglf7409
MP3播放器硬件電路設計實例
上傳時間: 2013-11-25
上傳用戶:13788529953
中興通訊硬件一部巨作-信號完整性 近年來,通訊技術、計算機技術的發展越來越快,高速數字電路在設計中的運用越來 越多,數字接入設備的交換能力已從百兆、千兆發展到幾十千兆。高速數字電路設計對信 號完整性技術的需求越來越迫切。 在中、 大規模電子系統的設計中, 系統地綜合運用信號完整性技術可以帶來很多好處, 如縮短研發周期、降低產品成本、降低研發成本、提高產品性能、提高產品可靠性。 數字電路在具有邏輯電路功能的同時,也具有豐富的模擬特性,電路設計工程師需要 通過精確測定、或估算各種噪聲的幅度及其時域變化,將電路抗干擾能力精確分配給各種 噪聲,經過精心設計和權衡,控制總噪聲不超過電路的抗干擾能力,保證產品性能的可靠 實現。 為了滿足中興上研一所的科研需要, 我們在去年和今年關于信號完整性技術合作的基 礎上,克服時間緊、任務重的困難,編寫了這份硬件設計培訓系列教材的“信號完整性” 部分。由于我們的經驗和知識所限,這部分教材肯定有不完善之處,歡迎廣大讀者和專家 批評指正。 本教材的對象是所內硬件設計工程師, 針對我所的實際情況, 選編了第一章——導論、 第二章——數字電路工作原理、第三章——傳輸線理論、第四章——直流供電系統設計, 相信會給大家帶來益處。同時,也希望通過我們的不懈努力能消除大家在信號完整性方面 的煩腦。 在編寫本教材的過程中,得到了沙國海、張亞東、沈煜、何廣敏、鐘建兔、劉輝、曹 俊等的指導和幫助,尤其在審稿時提出了很多建設性的意見,在此一并致謝!
上傳時間: 2013-11-15
上傳用戶:大三三
PCB LAYOUT 術語解釋(TERMS)1. COMPONENT SIDE(零件面、正面)︰大多數零件放置之面。2. SOLDER SIDE(焊錫面、反面)。3. SOLDER MASK(止焊膜面)︰通常指Solder Mask Open 之意。4. TOP PAD︰在零件面上所設計之零件腳PAD,不管是否鑽孔、電鍍。5. BOTTOM PAD:在銲錫面上所設計之零件腳PAD,不管是否鑽孔、電鍍。6. POSITIVE LAYER:單、雙層板之各層線路;多層板之上、下兩層線路及內層走線皆屬之。7. NEGATIVE LAYER:通常指多層板之電源層。8. INNER PAD:多層板之POSITIVE LAYER 內層PAD。9. ANTI-PAD:多層板之NEGATIVE LAYER 上所使用之絕緣範圍,不與零件腳相接。10. THERMAL PAD:多層板內NEGATIVE LAYER 上必須零件腳時所使用之PAD,一般稱為散熱孔或導通孔。11. PAD (銲墊):除了SMD PAD 外,其他PAD 之TOP PAD、BOTTOM PAD 及INNER PAD 之形狀大小皆應相同。12. Moat : 不同信號的 Power& GND plane 之間的分隔線13. Grid : 佈線時的走線格點2. Test Point : ATE 測試點供工廠ICT 測試治具使用ICT 測試點 LAYOUT 注意事項:PCB 的每條TRACE 都要有一個作為測試用之TEST PAD(測試點),其原則如下:1. 一般測試點大小均為30-35mil,元件分布較密時,測試點最小可至30mil.測試點與元件PAD 的距離最小為40mil。2. 測試點與測試點間的間距最小為50-75mil,一般使用75mil。密度高時可使用50mil,3. 測試點必須均勻分佈於PCB 上,避免測試時造成板面受力不均。4. 多層板必須透過貫穿孔(VIA)將測試點留於錫爐著錫面上(Solder Side)。5. 測試點必需放至於Bottom Layer6. 輸出test point report(.asc 檔案powerpcb v3.5)供廠商分析可測率7. 測試點設置處:Setuppadsstacks
上傳時間: 2013-10-22
上傳用戶:pei5
根據汽車發動機控制芯片的工作環境,針對常見的溫度失效問題,提出了一種應用在發動機控制芯片中的帶隙基準電壓源電路。該電路采用0.18 μm CMOS工藝,采用電流型帶隙基準電壓源結構,具有適應低電源電壓、電源抑制比高的特點。同時還提出一種使用不同溫度系數的電阻進行高階補償的方法,實現了較寬溫度范圍內的低溫度系數。仿真結果表明,該帶隙基準電路在-50℃~+125℃的溫度范圍內,實現平均輸出電壓誤差僅5.2 ppm/℃,可用于要求極端嚴格的發動機溫度環境。該電路電源共模抑制比最大為99 dB,可以有效緩解由發動機在不同工況下產生的電源紋波對輸出參考電壓的影響。
上傳時間: 2014-01-09
上傳用戶:ecooo
針對模塊電源的發展趨勢和有源鉗位電路的工作原理,研究了一種采用磁放大技術和固定伏特秒控制技術的有源鉗位正激軟開關電路,并對該電路的工作過程進行了詳細的理論分析。在此基礎上,設計了一款25 W的電源樣機。經過測試,驗證了該理論分析的正確性,在整個負載范圍內完全實現了主開關管和鉗位開關管的軟開關變換,軟開關實現的條件不依賴于變壓器的參數。在采用肖特基二極管整流的情況下,滿載輸出的轉換效率在89%以上。
上傳時間: 2013-11-04
上傳用戶:2218870695
計一種基于Howland電流源電路的精密壓控電流源,論述了該精密壓控電流源的原理。該電路以V/I轉換電路作為核心,Howland電流源做為誤差補償電路,進一步提高了電流源的精度,使絕對誤差仿真值達到nA級,實際電路測量值絕對誤差達到?滋A級,得到高精度的壓控電流源。仿真和實驗測試均證明該方案是可行的。
上傳時間: 2014-12-24
上傳用戶:sklzzy