隨著計算機技術和互聯網技術的發展,嵌入式系統已成為近年來新興的研究熱點。嵌入式系統的硬件核心是嵌入式微處理器,ARM處理器以其高性能、低功耗、低成本等優點占領了嵌入式系統處理器的大部分市場,基于ARM的嵌入式系統的應用已深入到工業控制、網絡通訊設備等領域。Linux作為功能強大、源碼公開的操作系統,在嵌入式領域中被廣泛應用。 本文針對自動售貨機控制系統在校園一卡通系統中的應用要求,以開發具有射頻卡結帳功能的新型自動售貨機控制系統,并與校園一卡通信息管理系統相連為目標,提出了基于ARM-Linux的自動售貨機控制器總體設計方案。根據方案對自動售貨機控制系統進行總體設計,在分析嵌入式軟硬件可實現模塊化設計的基礎上,采用數據處理能力強和能夠實現數據網絡傳輸的HMS30C7202微處理器,對ARM處理器最小系統和關鍵的接口電路進行了硬件結構設計,系統擴展有FLASH、EPROM、以太網接口、RS232接口、GPIO接口、USB接口等外圍電路。利用Protel軟件完成了開發板的原理圖設計、繪制以及印刷電路板布局布線工作,PCB設計以高速電路設計為準則,集成了多種接口電路,完成了硬件系統的設計。研究了嵌入式Linux操作系統下的自動售貨機控制系統軟件環境建立方法,論述了移植Linux到ARM控制板的過程,分析了嵌入式軟件的應用程序架構與各部分設備驅動程序的設計方法,設計了硬件驅動程序。在嵌入式軟、硬件開發的基礎上,對基于ARM的嵌入式自動售貨機控制系統進行實例研究和系統功能調試,完成了自動售貨機控制系統的基本功能,并使系統能夠基于以太網進行數據通信,為進一步的開發和應用提供了良好的基礎。
上傳時間: 2013-07-05
上傳用戶:Ruzzcoy
隨著現代計算機技術和互聯網技術的飛速發展,嵌入式系統成為了當前信息行業最熱門的焦點之一。ARM以其高性能低功耗的特點成為目前主流的32位嵌入式處理器而在數碼產品中廣泛使用,隨著數碼相機的普及,數碼相框產品得到推廣,數碼相框通過一個液晶的屏幕顯示數碼照片而非紙質照片,數碼相框比普通相框更靈活多變,也給現在日益使用的數碼相片一個新的展示空間。在嵌入式操作系統方面,uC/OS—Ⅱ憑借其小內核、多任務、豐富的系統服務、容易使用以及源碼公開等特點被嵌入式系統開發者廣泛用在各種嵌入式設備開發中。uC/FS嵌入式文件系統由于穩定性,可移植性以及與uC/OS—Ⅱ內核的相兼容被廣泛用在基于uC/OS—Ⅱ的嵌入式系統開發中。NAND Flash存儲器由于其大容量數據存儲、高速存取速度、易于擦除和重寫、功耗小等特點被廣泛應用于便攜式電子設備的數據存儲、嵌入式系統的程序存儲載體中。 本論文的硬件工作平臺是艾科公司研發的數碼相框芯片方案ARK1600,該平臺集成了嵌入式系統設計所需的相關硬件模塊。本論文的主要設計目標是在該平臺上實現NAND Flash存儲設備驅動的系統級方案,即在ARK1600平臺上通過構建uC/OS—Ⅱ操作系統以及uC/FS文件系統來實現NAND Flash設備驅動掛接。本論文是在Windows環境下通過ARM ADS實現代碼的編譯,通過Multi—ICE進行前期調試以及USB—Debug進行后期的系統整合調試。 本論文的主要研究工作具體涉及以下三個的方面:首先研究了ARM相關構架以及uC/OS—Ⅱ操作系統的特點,并在此基礎上移植uC/OS—Ⅱ操作系統到ARK1600平臺,分析ARK1600硬件體系結構的基礎上詳細分析了BootLoader的相關概念,并重點闡述了NAND BootLoader程序設計與實現過程;其次在文件系統方面,本論文成功移植uC/FS嵌入式文件系統到ARK1600平臺,在移植的過程中采用了動態文件緩沖區算法提高了該文件系統的數據傳輸效率;最后重點討論了NAND Flash驅動在ARK1600的實現,主要分析了NAND Flash的數據存儲結構,并從物理層,邏輯層和文件系統接口層三個方面具體分析了NAND Flash驅動程序的實現,并在NAND Flash邏輯層驅動實現時通過采用壞塊處理表算法實現了NAND的磨損均衡問題。
上傳時間: 2013-07-31
上傳用戶:xcy122677
硬件設計指南,電路設計說明,E文介紹,IC DESIGN
上傳時間: 2013-07-29
上傳用戶:lwx1888
嵌入式系統是以應用為中心,以計算機技術為基礎,軟件硬件均可裁剪,能滿足應用系統對功能、可靠性、成本、體積、功耗有嚴格要求的專用計算機系統。隨著信息技術、計算機技術、網絡技術的發展,嵌入式技術得到了廣闊的發展空間。其中ARM微處理器憑借體積小、功耗低、成本低而性能高等優點,己被成功應用于移動通信、手持設備、多媒體數字消費等諸多嵌入式領域。ARM也逐步成為了嵌入式的代名詞。另外,嵌入式操作系統經過多年的發展目前也已十分豐富,特別是自由免費軟件Linux的出現。Linux憑借源碼開放、內核可裁減、功能豐富、運行穩定等優勢,被移植到了多種不同結構的CPU和硬件平臺上,且得到了大量優秀開發工具軟件的支持。 本論文的目的是建立一個以ARM為基礎的嵌入式linux系統控制平臺.本文詳細介紹了整個系統平臺的研究開發和設計實現過程。論文首先介紹ARM和嵌入式Linux操作系統的特點和當前的發展概況。再闡述了以AT91RM19200為核心的開發平臺的硬件組成,詳細研究了硬件平臺設計過程,平臺的外圍配置包括存儲模塊、串口模塊、 CAN總線模塊、以太網模塊、USB模塊及JTAG調試模塊、實時模塊等多種功能模塊,包括各個功能模塊的芯片選擇和原理圖,還對硬件電路設計的注意事項進行了探討。再以此硬件平臺為基礎,詳細的論述了嵌入式Linux系統開發流程以及移植到具體硬件平臺需要完成的工作,如U-BOOT的移植、Linux內核的編譯與裁減、文件系統的制作、驅動程序的編寫等。最后對系統性能進行了測試,通過測試表明平臺達到設計要求,性能穩定。
上傳時間: 2013-04-24
上傳用戶:hooooor
隨著人們對于數字視頻和數字圖像的需求越來越大,數字電視廣播和手機電視迅速發展起來,但是人們對于數字圖像質量的要求也越來越高。對于觀眾來講,畫面的質量幾乎是最為重要的,然而由于信道傳輸特性不理想和加性噪聲的影響,不可避免地會產生誤碼,導致圖像質量的下降,甚至無法正常收看。因此,為了保障圖像質量就需要采用糾錯編碼(又稱信道編碼)的方式來實現通信。在數字視頻廣播系統(DVB)中,無論是衛星傳輸,電纜傳輸還是地面傳輸都采用了信道編碼。 本文首先深入研究DVB標準中的信道編碼部分的關鍵技術;然后依照DVB-T標準技術要求,設計并硬件實現了數字視頻傳輸的信道編解碼系統。在該系統中,編解碼器與信源端的接口利用了MPEG-2的視頻傳輸接口同步并行接口(SPI),這種接口的應用讓系統具有很強的通用性;與信道端接口采用了G.703接口,具有G.703接口功能和特性的數據通信設備可以直接與數字通信設備連接,這使得應用時對于信道的選擇具有較大的靈活性。 在深入理解RS編解碼算法,卷積交織/解交織原理,卷積編碼/VITERBI譯碼算法原理的基礎上,本文給出了解碼部分的設計方案,并利用Xilinx公司的SpartanⅢ系列XC3S2000芯片完成方案的硬件實現。在RS解碼過程中引入了流水線機制,從而很大程度上提高了解碼效率。解交織器部分采用了RAM分區循環法,利用對RAM讀寫地址的控制實現解卷積交織,這種方法控制電路簡單,實現速度比較快,代價小。VITERBI譯碼器采用截尾譯碼,在幾乎不影響譯碼準確度的基礎上大大提高了解碼效率。
上傳時間: 2013-07-16
上傳用戶:372825274
光纖布拉格光柵(Fiber Bragg Grating)傳感器是近幾年光纖傳感技術領域的研究熱點,光纖光柵傳感器可以工作在強電磁場、高溫有腐蝕性的以及有爆炸危險性的惡劣環境中,且易于將多個光纖光柵串聯在一起構成光纖光柵陣列,實現分布式傳感,這是其他傳感元件所不及的。 本文設計了光纖光柵傳感網絡可調諧法布里-珀羅(Fabry-Perot)腔解調測試系統。系統主要分光路和電路兩部分,在光路部分,研究了光纖光柵解調技術,分析和比較了幾種常見的波長解調方法,由于F-P腔調諧范圍寬,可以實現多點測量,因此決定采用可調諧F.P腔法進行信號解調。對可調諧 F-P腔解調法做了理論分析和研究,并通過Matlab仿真對影響F-P濾波效果的腔長和反射率兩個參數進行了優化設計。在電路部分,首先設計整形電路將光電探測器的輸出信號整形成矩形脈沖信號,設計了計算中心波長的方法,最后搭建了硬件電路來驗證中心波長的計算方法。硬件電路以 Philips公司的 LPC2214 為核心處理器。該硬件電路包括電源電路,復位電路,串口電路,JTAG 調試接口,數碼管顯示等。軟件方面,設計了相關的軟件程序和模擬信號源,最后利用模擬信號源作為該解調測試系統的信號進行實驗驗證,得出實驗數據,經過分析驗證了該解調測試系統的可行性。
上傳時間: 2013-05-26
上傳用戶:hooooor
該論文的工作主要分為兩部分,第一部分是介紹與數字高清晰度電視(HDTV)碼流發生器配套的信源解碼板的設計與實現.信源解碼板是整個碼流發生器的重要組成部分,該論文在介紹相關標準MPEG-2和AC-3以及整個碼流發生器功能的基礎上提出了用ST公司的芯片組實現HDTV信源解碼板的設計方案.論文詳細分析了各個功能模塊的具體設計方法以及實現時應注意的問題.目前該課題已經成功結題,各項技術指標完全符合合作單位的要求.該論文的第二部分主要是進行基于FPGA的顯示器測試信號發生器的研究與開發.在對測試信號發生器所需產生的13種測試圖案和所要適應的18種顯示格式的介紹之后,該論文提出了以FLEX10K50為核心控制芯片的顯示器測試信號發生器的設計方案.該論文詳細討論了FPGA設計中各個功能模塊的劃分和設計實現方法,并介紹了對FLEX10K50進行配置的方法.
上傳時間: 2013-04-24
上傳用戶:yoleeson
qq源碼示例,有空自己看吧,包含一個服務器端和客戶端-qq source examples
標簽: 源碼
上傳時間: 2013-04-24
上傳用戶:gtf1207
視頻目標識別與跟蹤技術是當今世界重要的研究課題,它涉及圖像處理、自動控制、計算機應用等學科,該文主要論述該項目的具體實現及相關理論分析,重點在于該系統的硬件模塊實現及分析.該系統的硬件模塊是典型的高速數字電路,這也是當今世界電路設計的一大熱點.同時,該系統的硬件模塊不同于傳統的模擬、數字電路.嚴格的說它是基于可編程芯片的系統(System On Programmable Chip).它與傳統電路的最大不同在于,硬件模塊本身不具備任何功能,但該硬件模塊可以與相應的軟件結合(此處,我們將FPGA中的可編程指令也廣義的歸入軟件范疇),實現相應的功能.換言之,該硬件模塊通過換用其他軟件,可以實現其他功能.所以從這個意義上講,我們也可以將其稱為基于可編程芯片的通用平臺系統(General System On Programmable Chip).此外,該文還對該系統進行了嘗試性的層狀結構描述,這種描述同樣適用于其它IT目的或電子系統.
上傳時間: 2013-04-24
上傳用戶:yumiaoxia
二次雷達(Secondary Surveillance Radar)是民航空中管制(Air Traffic Control)和軍事敵我識別(Identification Friend or Foe)系統中的關鍵部分,由于這兩個應用領域都要求很高的可靠性和穩定性,因此,二次雷達一直是國內外雷達信號處理領域的研究熱點.傳統的機載二次雷達應答器普遍采用中小規模集成電路和分立元件設計,其穩定性和可靠性差,實時處理能力也很有限,無法完成高密度、大容量的應答.針對這些缺陷,本論文提出一種全新的應答數字信號處理器硬件結構,即FPGA+DSP的混合結構.這種硬件體系結構的特點是可靠性高,集成度高,通用性強,適于模塊化設計,處理速度快,能實時處理多個應答信號,以及進行置信度分析和生成報表.此項目中,本文作者主要負責FPGA部分硬件設計.FPGA主要完成雙通道數據采集、產生視頻信號和旁瓣抑制信號、計算當前飛機相對本地接收天線的方位和距離、與DSP實時交換數據、上傳報表等功能.論文詳細分析了接收機信號處理算法在FPGA中的硬件實現方案,在提高系統可靠性、堅固性以及FPGA資源的合理利用方面做了深入的探討.同時給出不同層次關鍵模塊的HDL實現及其時序仿真結果.
上傳時間: 2013-04-24
上傳用戶:西伯利亞狼