亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

SCI雜志

  • 精通MATLAB 張志涌 入門經(jīng)典教程 超清書簽版

    精通MATLAB 張志涌 入門經(jīng)典教程 超清書簽版

    標簽: MATLAB 教程

    上傳時間: 2013-05-15

    上傳用戶:eeworm

  • 北京眾志恒電機公司-直流,步進電機樣本

    北京眾志恒電機公司-直流,步進電機樣本

    標簽: 電機 步進電機 樣本 直流

    上傳時間: 2013-04-15

    上傳用戶:eeworm

  • 深圳深威志電子 光電

    深圳深威志電子 光電

    標簽: 電子 光電

    上傳時間: 2013-04-15

    上傳用戶:eeworm

  • 《一學就會做豬排》(楊桃文化美食講堂系列)[臺.李志鴻][汕頭大學版.2005][PDF]

    《一學就會做豬排》(楊桃文化美食講堂系列)[臺.李志鴻][汕頭大學版.2005][PDF]

    標簽: 2005 大學

    上傳時間: 2013-07-27

    上傳用戶:eeworm

  • 《一學就會做咸酥雞》(楊桃文化.美食講堂系列)[臺.李志鴻][汕頭大學版.2006][PDF]

    《一學就會做咸酥雞》(楊桃文化.美食講堂系列)[臺.李志鴻][汕頭大學版.2006][PDF]

    標簽: 2006 大學

    上傳時間: 2013-06-07

    上傳用戶:eeworm

  • 深圳深威志電子-光電-52.3M.rar

    專輯類----元器件樣本專輯 深圳深威志電子-光電-52.3M.rar

    標簽: 52.3 電子 光電

    上傳時間: 2013-07-11

    上傳用戶:aig85

  • 北京眾志恒電機公司-直流,步進電機樣本-40.4M.rar

    專輯類----元器件樣本專輯 北京眾志恒電機公司-直流,步進電機樣本-40.4M.rar

    標簽: 40.4 電機 步進電機

    上傳時間: 2013-05-29

    上傳用戶:3233

  • 北京眾志恒電機公司-直流-步進電機樣本-40.4M.zip

    專輯類-元器件樣本專輯-116冊-3.03G 北京眾志恒電機公司-直流-步進電機樣本-40.4M.zip

    標簽: 40.4 zip 電機 步進電機

    上傳時間: 2013-06-06

    上傳用戶:chongchong2016

  • 都志杰-可再生能源離網(wǎng)獨立發(fā)電技術與應用.rar

    都志杰-可再生能源離網(wǎng)獨立發(fā)電技術與應用.rar

    標簽: 可再生能源 發(fā)電技術 離網(wǎng)

    上傳時間: 2013-06-20

    上傳用戶:shiny3333

  • 基于FPGA的SCI串行通信接口的研究與實現(xiàn).rar

    國家863項目“飛行控制計算機系統(tǒng)FC通信卡研制”的任務是研究設計符合CPCI總線標準的FC通信卡。本課題是這個項目的進一步引伸,用于設計SCI串行通信接口,以實現(xiàn)環(huán)上多計算機系統(tǒng)間的高速串行通信。 本文以此項目為背景,對基于FPGA的SCI串行通信接口進行研究與實現(xiàn)。論文先概述SCI協(xié)議,接著對SCI串行通信接口的兩個模塊:SCI節(jié)點模型模塊和CPCI總線接口模塊的功能和實現(xiàn)進行了詳細的論述。 SCI節(jié)模型包含Aurora收發(fā)模塊、中斷進程、旁路FIFO、接受和發(fā)送存儲器、地址解碼、MUX。在SCI節(jié)點模型的實現(xiàn)上,利用FPGA內(nèi)嵌的RocketIO高速串行收發(fā)器實現(xiàn)主機之間的高速串行通信,并利用Aurora IP核實現(xiàn)了Aurora鏈路層協(xié)議;設計一個同步FIFO實現(xiàn)旁路FIFO;利用FPGA上的塊RAM實現(xiàn)發(fā)送和接收存儲器;中斷進程、地址解碼和多路復合分別在控制邏輯中實現(xiàn)。 CPCI總線接口包括PCI核、PCI核的配置模塊以及用戶邏輯三個部分。本課題中,采用FPGA+PCI軟核的方法來實現(xiàn)CPCI總線接口。PCI核作為PCI總線與用戶邏輯之間的橋梁:PCI核的配置模塊負責對PCI核進行配置,得到用戶需要的PCI核;用戶邏輯模塊負責實現(xiàn)整個通信接口具體的內(nèi)部邏輯功能;并引入中斷機制來提高SCI通信接口與主機之間數(shù)據(jù)交換的速率。 設計選用硬件描述語言VerilogHDL和VHDL,在開發(fā)工具Xilinx ISE7.1中完成整個系統(tǒng)的設計、綜合、布局布線,利用Modelsim進行功能及時序仿真,使用DriverWorks為SCI串行通信接口編寫WinXP下的驅(qū)動程序,用VC++6.0編寫相應的測試應用程序。最后,將FPGA設計下載到FC通信卡中運行,并利用ISE內(nèi)嵌的ChipScope Pro虛擬邏輯分析儀對設計進行驗證,運行結果正常。 文章最后分析傳輸性能上的原因,指出工作中的不足之處和需要進一步完善的地方。

    標簽: FPGA SCI 串行通信接口

    上傳時間: 2013-04-24

    上傳用戶:竺羽翎2222

主站蜘蛛池模板: 宜城市| 洛隆县| 鹤峰县| 盐亭县| 同仁县| 云林县| 邹平县| 台安县| 满洲里市| 正定县| 张家港市| 桓仁| 会同县| 洮南市| 梅河口市| 资阳市| 申扎县| 镶黄旗| 大关县| 葫芦岛市| 海阳市| 历史| 临颍县| 台南市| 万载县| 巨野县| 香格里拉县| 临沧市| 鄂托克前旗| 萍乡市| 牙克石市| 加查县| 普兰县| 沁源县| 东兰县| 永州市| 泸溪县| 镇平县| 宁海县| 治多县| 惠来县|