用于數(shù)據(jù)塊容錯編碼校驗的芯片的RS編碼器設(shè)計
標(biāo)簽: 數(shù)據(jù) 容錯編碼 RS編碼器 芯片
上傳時間: 2016-07-11
上傳用戶:woshini123456
用于數(shù)據(jù)塊容錯編碼校驗的芯片的RS編碼器設(shè)計的測試代碼
上傳時間: 2014-05-29
上傳用戶:lijinchuan
功能:ZY886A液晶顯示模塊顯示控制。啟動程序即進入正常顯示狀態(tài)(循環(huán)顯示一系列數(shù)字0~F)。 說明:將跳線器題J6、J19、J20分別短接到LCM_/WR、LCM_DAT、LCM_/CS端。 通過跳線器J8、J9選擇高頻晶振6MHZ。 在DP-932下載實驗儀上,通過JP2與ZY886A液晶模塊進行連接。
標(biāo)簽: LCM LCM_DAT 886A 886
上傳時間: 2014-01-07
上傳用戶:manking0408
該程序是RS編譯碼器的MATLAB仿真程序,里面有對程序的詳細說明和解釋。包括編碼算法和譯法算法的原理,流程以及代碼實現(xiàn)。對掌握RS碼有非常好的學(xué)習(xí)價值。
標(biāo)簽: MATLAB 程序 RS編譯碼 仿真程序
上傳時間: 2013-12-31
上傳用戶:爺?shù)臍赓|(zhì)
關(guān)于rs碼編碼器的相關(guān)程序,利用硬件語言實現(xiàn)
標(biāo)簽: 編碼器 程序
上傳時間: 2014-01-03
上傳用戶:gengxiaochao
<Verilog HDL 語言編程》 RS(204,188)譯碼器的設(shè)計
標(biāo)簽: Verilog HDL 204 188
上傳時間: 2013-11-30
上傳用戶:lizhen9880
用java寫的RS算法的交織器,主要是在進行rs編碼之前,對源數(shù)據(jù)進行交織。交織參數(shù)207,48
標(biāo)簽: java 算法 交織器
上傳時間: 2016-09-19
上傳用戶:dongqiangqiang
cpld/fpga RS(204,188)譯碼器的verilog程序
標(biāo)簽: verilog cpld fpga 204
上傳時間: 2016-11-05
上傳用戶:tyler
精通verilog HDL語言編程源碼9——RS(204,188)譯碼器的設(shè)計
標(biāo)簽: verilog HDL 204 188
上傳時間: 2013-12-20
上傳用戶:獨孤求源
rs-422 485 總線應(yīng)用簡介,英文的,希望對大家有幫助
標(biāo)簽: 422 485 rs 總線
上傳時間: 2016-12-26
上傳用戶:黃華強
蟲蟲下載站版權(quán)所有 京ICP備2021023401號-1