為了提高壓電超聲換能器的系統效率,保證換能器安全工作,利用換能器等效電路方法,分析了匹配電路的調振匹配和阻抗匹配功能.提出了頻率跟蹤結合數字電感實現調諧匹配的方法,并對調諧匹配方法進行了實驗驗證.以含源網絡電路分析方法為基礎,從理論上證明了實現換能器阻抗匹配的最佳條件
上傳時間: 2013-04-24
上傳用戶:xfbs821
激光打標是一種利用高能量的激光束在打標物體表面刻下永久性標識的技術。與傳統的壓刻等方法相比,激光打標具有速度快、無污染、質量高、性能穩定、不接觸物體表面等優點。激光打標是目前工業產品標記的先進技術,是一種高效的標記方法。傳統的基于ISA總線、PCI總線或者USB總線的激光打標控制器增加了激光打標機的成本和體積。本文提出一種基于ARM+FPGA架構的嵌入式系統方案,主要的研究工作如下:首先,介紹了激光打標系統的組成,激光打標技術的發展現狀和激光打標機的原理。根據激光打標控制系統的功能要求和性能要求,提出了ARM+FPGA的總體設計,并簡要討論了ARM和FPGA的特點和優勢。ARM處理器的主要功能是完成打標內容的輸入和變換處理,打標機參數的設置和控制打標。FPGA的作用是接收、存儲和轉換打標數據,然后產生控制信號去控制激光打標設備。然后,詳細討論了激光打標機控制器的硬件電路設計,包括ARM控制單元電路、FPGA控制單元電路和數模轉換模塊等。為了使控制器能夠長時間可靠穩定地工作,還采取了隔離技術等許多抗干擾措施。完成了 FPGA中各個模塊的程序設計,利用Quartus Ⅱ軟件進行了仿真驗證,調試了控制器的功能。本文所設計的嵌入式激光打標控制器發揮了ARM和FPGA各自的優勢。經過在實際打標系統中的測試,證明本次設計的激光打標機控制器實現了預期的功能,取得了滿意的打標效果。關鍵詞:ARM,FPGA,激光打標,FIFO,CO2激光器,掃描振鏡系統
上傳時間: 2013-04-24
上傳用戶:hewenzhi
航模翼型計算機,填好相應的參數,計算出有效機翼面積、載荷等參數
上傳時間: 2013-04-24
上傳用戶:安首宏A
現場可編程門陣列(FPGA)是一種可實現多層次邏輯器件。基于SRAM的FPGA結構由邏輯單元陣列來實現所需要的邏輯函數。FPGA中,互連線資源是預先定制的,這些資源是由各種長度的可分割金屬線,緩沖器和.MOS管實現的,所以相對于ASIC中互連線所占用的面積更大。為了節省芯片面積,一般都采用單個MOS晶體管來連接邏輯資源。MOS晶體管的導通電阻可以達到千歐量級,可分割金屬線段的電阻相對于MOS管來說是可以忽略的,然而它和地之間的電容達到了0.1pf[1]。為了評估FPGA的性能,用HSPICE仿真模型雖可以獲得非常精確的結果,但是基于此模型需要花費太多的時間。這在基于時序驅動的工藝映射和布局布線以及靜態時序分析中都是不可行的。于是,非常迫切地需要一種快速而精確的模型。 FPGA中連接盒、開關盒都是由MOS管組成的。FPGA中的時延很大部分取決于互連,而MOS傳輸晶體管在互連中又占了很大的比重。所以對于MOS管的建模對FPGA時延估算有很大的影響意義。對于MOS管,Muhammad[15]采用導通電阻來代替MOS管,然后用。Elmore[3]時延和Rubinstein[4]時延模型估算互連時延。Elmore時延用電路的一階矩來近似信號到達最大值50%時的時延,而Rubinstein也是通過計算電路的一階矩估算時延的上下邊界來估算電路的時延,然而他們都是用來計算RC互連時延。傳輸管是非線性器件,所以沒有一個固定的電阻,這就造成了Elmore時延和Rubinstein時延模型的過于近似的估算,對整體評估FPGA的性能帶來負面因素。 本論文提出快速而精確的現場可編程門陣列FPGA中的互連資源MOS傳輸管時延模型。首先從階躍信號推導出適合50%時延的等效電阻模型,然后在斜坡輸入的時候,給出斜坡輸入時的時延模型,并且給出等效電容的計算方法。結果驗證了我們精確的時延模型在時間上的開銷少的性能。 在島型FPGA中,單個傳輸管能夠被用來作為互連線和互連線之間的連接,或者互連線和管腳之間的連接,如VPR把互連線和管腳作為布線資源,管腳只能單獨作為輸入或者輸出管腳,以致于它們不是一個線網的起點就是線網的終點。而這恰恰忽略了管腳實際在物理上可以作為互連線來使用的情況(VPR認為dogleg現象本身對性能提高不多)。本論文通過對dogleg現象進行了探索,并驗證了在使用SUBSET開關盒的情況下,dogleg能提高FPGA的布通率。
上傳時間: 2013-07-24
上傳用戶:yezhihao
protel99se 庫文件 里面有門電路的、單片機的、晶振的、電感的......
上傳時間: 2013-04-24
上傳用戶:qweqweqwe
·VC寫的對DTMF信號的識別程序文件列表: About.c about.h dtmffft.c DTMFFFT.exe DTMFFFT.rc fft.c fft.h Parameter.c Parameter.h readme.txt Regis
上傳時間: 2013-04-24
上傳用戶:caixiaoxu26
·iPhone開發基礎教程(國內第1本,創Amazon銷售奇跡)【原 書 名】 Beginning iPhone Development: Exploring the iPhone SDK 【原出版社】 Apress 【作 者】(美)Dava Mark;JeffLaMarche [同作者作品] [作譯者介紹] 【譯 者】 漆振;謝巧云;孫文磊[同譯者作品]&n
上傳時間: 2013-06-08
上傳用戶:lwwhust
濾波器是一種二端口網絡。它具有選擇頻率的特性,即可以讓某些頻率順利通過,而對其它頻率則加以阻攔,目前由于在雷達、微波、通訊等部門,多頻率工作越來越普遍,對分隔頻率的要求也相應提高;所以需用大量的濾波器。再則,微波固體器件的應用對濾波器的發展也有推動作用,像參數放大器、微波固體倍頻器、微波固體混頻器等一類器件都是多頻率工作的,都需用相應的濾波器。更何況,隨著集成電路的迅速發展,近幾年來,電子電路的構成完全改變了,電子設備日趨小型化。原來為處理模擬信號所不可缺少的LC型濾波器,在低頻部分,將逐漸為有源濾波器和陶瓷濾波器所替代。在高頻部分也出現了許多新型的濾波器,例如:螺旋振子濾波器、微帶濾波器、交指型濾波器等等。雖然它們的設計方法各有自己的特殊之點,但是這些設計方法仍是以低頻“綜合法濾波器設計”為基礎,再從中演變而成,我們要講的波導濾波器就是一例。
標簽: 濾波器設計
上傳時間: 2013-08-04
上傳用戶:eclipse
JTAG CPLD實現源代碼,比用簡單并口調試器快5倍以上。\r\n以前總覺得簡單的并口jtag板速度太慢,特別是調試bootloader的時候,簡直難以忍受。最近沒什么事情,于是補習了幾天vhdl,用cpld實現了一個快速的jtag轉換板。cpld用epm7128stc100-15,晶振20兆,tck頻率5兆。用sjf2410作測試,以前寫50k的文件用時5分鐘,現在則是50秒左右。tck的頻率還可以加倍,但是不太穩定,而且速度的瓶頸已經不在tck這里,而在通訊上面了。\r\n
上傳時間: 2013-09-04
上傳用戶:LANCE
32.768K
上傳時間: 2013-11-09
上傳用戶:MATAIYES