碼分多址(CDMA)通信方式以其特有的抗干擾性、多址能力和多徑分集能力,而成為第三代移動(dòng)通信系統(tǒng)的主要技術(shù)。其中Rake接收技術(shù)是CDMA系統(tǒng)中的一項(xiàng)關(guān)鍵技術(shù)。隨著通信技術(shù)的迅猛發(fā)展,Rake接收技術(shù)以其有效的抗衰落的能力一直是人們研究的熱點(diǎn)。人們不斷的對(duì)傳統(tǒng)的Rake接收機(jī)進(jìn)行改進(jìn),獲得性能更佳的Rake接收機(jī)。FPGA技術(shù)的快速發(fā)展,也很大的改變了傳統(tǒng)的數(shù)字系統(tǒng)設(shè)計(jì)的方法。FPGA以其龐大的規(guī)模、開(kāi)發(fā)過(guò)程投資小、開(kāi)發(fā)周期短、保密性好等優(yōu)點(diǎn),為人們對(duì)Rake接收機(jī)的研究提供了方便。 本文旨在設(shè)計(jì)一種功耗低、硬件實(shí)現(xiàn)相對(duì)簡(jiǎn)單的Rake接收機(jī)結(jié)構(gòu)。首先,本文介紹了Rake接收的相關(guān)理論,對(duì)Rake技術(shù)的抗衰落性能進(jìn)行了分析,然后,對(duì)各種Rake接收機(jī)進(jìn)行了比較,最終提出了一種靈活配置的Rake接收機(jī)的改進(jìn)方案,該方案采用了不同的緩沖器結(jié)構(gòu),能夠更多的節(jié)約硬件資源,整個(gè)接收機(jī)的功耗更低。最后利用VerilogHDL語(yǔ)言對(duì)其中的主要模塊進(jìn)行編程設(shè)計(jì),并在Xilinx公司的集成開(kāi)發(fā)工具ISE6.1中進(jìn)行仿真,仿真平臺(tái)為Spartan-3系列中的XC3S1000芯片。仿真結(jié)果表明了所設(shè)計(jì)模塊的正確性。所設(shè)計(jì)模塊具有良好的可移植性,能夠被相關(guān)的系統(tǒng)調(diào)用,本文所做工作有一定的實(shí)際意義。
上傳時(shí)間: 2013-06-21
上傳用戶(hù):gaorxchina
針對(duì)CDMA系統(tǒng)多徑衰落信道條件下采用MATLAB仿真軟件對(duì)單用戶(hù)RAKE接收機(jī)和多用戶(hù)RAKE接收機(jī)之間分別進(jìn)行了仿真。并采用最大比合并、等增益合并、選擇式合并這三種合并方式進(jìn)行比較。給出仿真結(jié)果及誤碼率性能參數(shù)。通過(guò)比較三種合并方式的比較得出最大合并比方式更適合RAKE接收機(jī)。通過(guò)單用戶(hù)與多用戶(hù)RAKE接收機(jī)的比較,得出RAKE接收機(jī)更適合于多用戶(hù)情況。并通過(guò)多用戶(hù)間的比較得出增多用戶(hù)對(duì)同狀態(tài)下信噪比要求增加不大。
上傳時(shí)間: 2013-04-24
上傳用戶(hù):stewart·
Fpga Implementation Of Digital Timing Recovery In Software Radio Receiver
標(biāo)簽: Implementation Recovery Receiver Software
上傳時(shí)間: 2013-09-05
上傳用戶(hù):panpanpan
The TRS232E is a dual driver/receiver that includes a capacitive voltage generator to supply TIA/RS-232-Fvoltage levels from a single 5-V supply. Each receiver converts TIA/RS-232-F inputs to 5-V TTL/CMOS levels.This receiver has a typical threshold of 1.3 V, a typical hysteresis of 0.5 V, and can accept ±30-V inputs. Eachdriver converts TTL/CMOS input levels into TIA/RS-232-F levels. The driver, receiver, and voltage-generatorfunctions are available as cells in the Texas Instruments LinASIC™ library.
標(biāo)簽: RECEIVER DRIVER DUAL 232
上傳時(shí)間: 2013-10-07
上傳用戶(hù):waitingfy
一篇關(guān)于Rake接收的很好的論文,多載波擴(kuò)頻通信的Rake接收機(jī)理論研究及FPGA實(shí)現(xiàn)。
標(biāo)簽: Rake FPGA 多載波 擴(kuò)頻通信
上傳時(shí)間: 2013-11-09
上傳用戶(hù):www240697738
在擴(kuò)頻通信中,Rake接收是抵抗多徑衰落的有效方法。本文首先介紹無(wú)線移動(dòng)通信的信道特性,然后對(duì)Rake接收的基本原理和接收機(jī)結(jié)構(gòu)進(jìn)行詳細(xì)描述,并對(duì)Rake接收性能進(jìn)行了仿真比較。仿真結(jié)果表明,在多徑信道條件下,Rake接收方式能很好的改善接收系統(tǒng)誤碼性能;采用GOLD序列擴(kuò)頻比m序列擴(kuò)頻方式時(shí),Rake接收方法性能提高的更明顯。
上傳時(shí)間: 2013-11-16
上傳用戶(hù):whenfly
此文件包含兩個(gè)獨(dú)立程序,Sender和Receiver,用于測(cè)試網(wǎng)絡(luò)對(duì)RAW類(lèi)型的IP包的傳輸,可以用這兩個(gè)程序測(cè)試路由器是否支持RAW類(lèi)型的IP包傳輸,是否支持組播。程序演示了Windows下RAW socket的使用和RTP包協(xié)議的利用.程序工程由VC7.0生成。
標(biāo)簽: Receiver Sender RAW 獨(dú)立
上傳時(shí)間: 2013-12-23
上傳用戶(hù):caiiicc
此文件包含兩個(gè)獨(dú)立程序,Sender和Receiver,用于測(cè)試網(wǎng)絡(luò)對(duì)RAW類(lèi)型的IP包的傳輸,可以用這兩個(gè)程序測(cè)試路由器是否支持RAW類(lèi)型的IP包傳輸,是否支持組播。程序演示了Windows下RAW socket的使用和RTP包協(xié)議的利用.程序工程由VC7.0生成。
標(biāo)簽: Receiver Sender RAW 獨(dú)立
上傳時(shí)間: 2013-12-20
上傳用戶(hù):1583060504
This an adaptive receiver for a direct-sequence spread spectrum (DS-SS) system over an AWGN channel. The adaptive receiver block is modified from the LMS adaptive filter block in DSP Blockset. For DS-SS signal reception, the adaptive filter needs to have multi-rate operation. The input sample rate is equal to chip rate and the output is at symbol rate. Two rates are related by PG, processing gain
標(biāo)簽: direct-sequence adaptive receiver spectrum
上傳時(shí)間: 2014-01-16
上傳用戶(hù):D&L37
Performance of Ultra Wideband correlator receiver using Gaussian monocycles
標(biāo)簽: Performance correlator monocycles Gaussian
上傳時(shí)間: 2015-04-12
上傳用戶(hù):zyt
蟲(chóng)蟲(chóng)下載站版權(quán)所有 京ICP備2021023401號(hào)-1