亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

R-Tree

  • 動態(tài)顯示的萬年歷

    動態(tài)顯示的萬年歷,顯示年月日和時分秒。用按鍵可隨意控制時間\r\n。

    標(biāo)簽: 動態(tài)顯示 萬年歷

    上傳時間: 2013-09-30

    上傳用戶:w50403

  • AT89S/C52,11.0592MHz,DS18B20和6位數(shù)碼管

    通過AT89S/C52,11.0592MHz,DS18B20和6位數(shù)碼管,采集溫度并在數(shù)碼管上實時顯示。\r\n并有相應(yīng)的不同顏色的led和蜂鳴器指示。\r\n下載后即可以運行。

    標(biāo)簽: 11.0592 MHz AT 89

    上傳時間: 2013-09-30

    上傳用戶:changeboy

  • PROTEUS仿真用單片機系統(tǒng)板

    PROTEUS仿真用單片機系統(tǒng)板\r\n系統(tǒng)資源豐富:\r\n★ 內(nèi)置RAM 32KB模塊\r\n★ 內(nèi)置8位動態(tài)數(shù)碼顯示模塊\r\n★ 內(nèi)置8X8點陣顯示模塊\r\n★ 4位靜態(tài)數(shù)碼顯示模塊\r\n★ 4位級聯(lián)的74LS164串并轉(zhuǎn)換模塊\r\n★ 內(nèi)置8通道8位A/D轉(zhuǎn)換\r\n★ 內(nèi)置8位D/A轉(zhuǎn)換\r\n★ 內(nèi)置2路SPI和I2C總線接口\r\n★ 內(nèi)置4路1-Wire總線接口\r\n★ 內(nèi)置4X4矩陣式鍵盤\r\n★ 內(nèi)置4路獨立式鍵盤\r\n★ 內(nèi)置4路撥動開關(guān)\r\n★ 內(nèi)置8位LED發(fā)光二

    標(biāo)簽: PROTEUS 仿真 用單片機 系統(tǒng)板

    上傳時間: 2013-09-30

    上傳用戶:sssl

  • 在軟件Proteus中仿真ucos(ARM)

    在軟件Proteus中仿真ucos(ARM)\r\n1.移植除了OS_CPU.h,OS_CPU_A.s,OS_CPU_C.C 三個函數(shù)外,對中斷專門用了一個函數(shù)OS_int_A.s 按其中的規(guī)則寫中斷函數(shù)即可. \r\n2。應(yīng)用實例為\\ArmUCOS\\App\\test1\\test.mcp,在周立功2104的板子上的ram中就可直接運行(code+data

    標(biāo)簽: Proteus ucos ARM 軟件

    上傳時間: 2013-09-30

    上傳用戶:s363994250

  • 揭開∑—△ADC的神秘面紗

    越柬越多的應(yīng)用 例如過程控制、稱重等 都需要高分辨率、高集成度和低價格的ADC。 新型Σ .△轉(zhuǎn)換技術(shù)恰好可以滿足這些要求 然而, 很多設(shè)計者對于這種轉(zhuǎn)換技術(shù)并不 分了解, 因而更愿意選用傳統(tǒng)的逐次比較ADC Σ.A轉(zhuǎn)換器中的模擬部分非常簡單(類似j 個Ibit ADC), 而數(shù)字部分要復(fù)雜得多, 按照功能町劃分為數(shù)字濾波和抽取單元 由于更接近r 個數(shù)字器件,Σ △ADC的制造成本非常低廉.

    標(biāo)簽: ADC

    上傳時間: 2013-10-24

    上傳用戶:han_zh

  • 磁珠的原理及應(yīng)用

    由于電磁兼容的迫切要求,電磁干擾(EMI)抑制元件獲得了廣泛的應(yīng)用。然而實際應(yīng)用中的電磁兼容問題十分復(fù)雜,單單依靠理論知識是完全不夠的,它更依賴于廣大電子工程師的實際經(jīng)驗。為了更好地解決電子產(chǎn)品的電磁兼容性這一問題,還要考慮接地、 電路與PCB板設(shè)計、電纜設(shè)計、屏蔽設(shè)計等問題[1][2]。本文通過介紹磁珠的基本原理和特性來說明它在開關(guān)電源電磁兼容設(shè)計中的重要性與應(yīng)用,以期為設(shè)計者在設(shè)計新產(chǎn)品時提供必要的參考。   2  磁珠及其工作原理   磁珠的主要原料為鐵氧體,鐵氧體是一種立方晶格結(jié)構(gòu)的亞鐵磁性材料,鐵氧體材料為鐵鎂合金或鐵鎳合金,它的制造工藝和機械性能與陶瓷相似,顏色為灰黑色。電磁干擾濾波器中經(jīng)常使用的一類磁芯就是鐵氧體材料,許多廠商都提供專門用于電磁干擾抑制的鐵氧體材料。這種材料的特點是高頻損耗非常大,具有很高的導(dǎo)磁率,它可以使電感的線圈繞組之間在高頻高阻的情況下產(chǎn)生的電容最小。鐵氧體材料通常應(yīng)用于高頻情況,因為在低頻時它們主要呈現(xiàn)電感特性,使得損耗很小。在高頻情況下,它們主要呈現(xiàn)電抗特性并且隨頻率改變。實際應(yīng)用中,鐵氧體材料是作為射頻電路的高 頻衰減器使用的。實際上,鐵氧體可以較好的等效于電阻以及電感的并聯(lián),低頻下電阻被電感短路,高頻下電感阻抗變得相當(dāng)高,以至于電流全部通過電阻。鐵氧體是一個消耗裝置,高頻能量在上面轉(zhuǎn)化為熱能,這是由它的電阻特性決定的。   對于抑制電磁干擾用的鐵氧體,最重要的性能參數(shù)為磁導(dǎo)率和飽和磁通密度。磁導(dǎo)率可以表示為復(fù)數(shù),實數(shù)部分構(gòu)成電感,虛數(shù)部分代表損耗,隨著頻率的增加而增加。因此它的等效電路為由電感L和電阻R組成的串聯(lián)電路,如圖1所示,電感L和電阻R都是頻率的函數(shù)。當(dāng)導(dǎo)線穿過這種鐵氧體磁芯時,所構(gòu)成的電感阻抗在形式上是隨著頻率的升高而增加,但是在不同頻率時其機理是完全不同的。

    標(biāo)簽:

    上傳時間: 2013-11-19

    上傳用戶:yyyyyyyyyy

  • 可編輯程邏輯及IC開發(fā)領(lǐng)域的EDA工具介紹

    EDA (Electronic Design Automation)即“電子設(shè)計自動化”,是指以計算機為工作平臺,以EDA軟件為開發(fā)環(huán)境,以硬件描述語言為設(shè)計語言,以可編程器件PLD為實驗載體(包括CPLD、FPGA、EPLD等),以集成電路芯片為目標(biāo)器件的電子產(chǎn)品自動化設(shè)計過程。“工欲善其事,必先利其器”,因此,EDA工具在電子系統(tǒng)設(shè)計中所占的份量越來越高。下面就介紹一些目前較為流行的EDA工具軟件。 PLD 及IC設(shè)計開發(fā)領(lǐng)域的EDA工具,一般至少要包含仿真器(Simulator)、綜合器(Synthesizer)和配置器(Place and Routing, P&R)等幾個特殊的軟件包中的一個或多個,因此這一領(lǐng)域的EDA工具就不包括Protel、PSpice、Ewb等原理圖和PCB板設(shè)計及電路仿真軟件。目前流行的EDA工具軟件有兩種分類方法:一種是按公司類別進(jìn)行分類,另一種是按功能進(jìn)行劃分。 若按公司類別分,大體可分兩類:一類是EDA 專業(yè)軟件公司,業(yè)內(nèi)最著名的三家公司是Cadence、Synopsys和Mentor Graphics;另一類是PLD器件廠商為了銷售其產(chǎn)品而開發(fā)的EDA工具,較著名的公司有Altera、Xilinx、lattice等。前者獨立于半導(dǎo)體器件廠商,具有良好的標(biāo)準(zhǔn)化和兼容性,適合于學(xué)術(shù)研究單位使用,但系統(tǒng)復(fù)雜、難于掌握且價格昂貴;后者能針對自己器件的工藝特點作出優(yōu)化設(shè)計,提高資源利用率,降低功耗,改善性能,比較適合產(chǎn)品開發(fā)單位使用。 若按功能分,大體可以分為以下三類。 (1) 集成的PLD/FPGA開發(fā)環(huán)境 由半導(dǎo)體公司提供,基本上可以完成從設(shè)計輸入(原理圖或HDL)→仿真→綜合→布線→下載到器件等囊括所有PLD開發(fā)流程的所有工作。如Altera公司的MaxplusⅡ、QuartusⅡ,Xilinx公司的ISE,Lattice公司的 ispDesignExpert等。其優(yōu)勢是功能全集成化,可以加快動態(tài)調(diào)試,縮短開發(fā)周期;缺點是在綜合和仿真環(huán)節(jié)與專業(yè)的軟件相比,都不是非常優(yōu)秀的。 (2) 綜合類 這類軟件的功能是對設(shè)計輸入進(jìn)行邏輯分析、綜合和優(yōu)化,將硬件描述語句(通常是系統(tǒng)級的行為描述語句)翻譯成最基本的與或非門的連接關(guān)系(網(wǎng)表),導(dǎo)出給PLD/FPGA廠家的軟件進(jìn)行布局和布線。為了優(yōu)化結(jié)果,在進(jìn)行較復(fù)雜的設(shè)計時,基本上都使用這些專業(yè)的邏輯綜合軟件,而不采用廠家提供的集成PLD/FPGA開發(fā)工具。如Synplicity公司的Synplify、Synopsys公司的FPGAexpress、FPGA Compiler Ⅱ等。 (3) 仿真類 這類軟件的功能是對設(shè)計進(jìn)行模擬仿真,包括布局布線(P&R)前的“功能仿真”(也叫“前仿真”)和P&R后的包含了門延時、線延時等的“時序仿真”(也叫“后仿真”)。復(fù)雜一些的設(shè)計,一般需要使用這些專業(yè)的仿真軟件。因為同樣的設(shè)計輸入,專業(yè)軟件的仿真速度比集成環(huán)境的速度快得多。此類軟件最著名的要算Model Technology公司的Modelsim,Cadence公司的NC-Verilog/NC-VHDL/NC-SIM等。 以上介紹了一些具代表性的EDA 工具軟件。它們在性能上各有所長,有的綜合優(yōu)化能力突出,有的仿真模擬功能強,好在多數(shù)工具能相互兼容,具有互操作性。比如Altera公司的 QuartusII集成開發(fā)工具,就支持多種第三方的EDA軟件,用戶可以在QuartusII軟件中通過設(shè)置直接調(diào)用Modelsim和 Synplify進(jìn)行仿真和綜合。 如果設(shè)計的硬件系統(tǒng)不是很大,對綜合和仿真的要求不是很高,那么可以在一個集成的開發(fā)環(huán)境中完成整個設(shè)計流程。如果要進(jìn)行復(fù)雜系統(tǒng)的設(shè)計,則常規(guī)的方法是多種EDA工具協(xié)調(diào)工作,集各家之所長來完成設(shè)計流程。

    標(biāo)簽: EDA 編輯 邏輯

    上傳時間: 2013-11-19

    上傳用戶:wxqman

  • PCB LAYOUT設(shè)計規(guī)范手冊

      PCB Layout Rule Rev1.70, 規(guī)範(fàn)內(nèi)容如附件所示, 其中分為:   (1) ”PCB LAYOUT 基本規(guī)範(fàn)”:為R&D Layout時必須遵守的事項, 否則SMT,DIP,裁板時無法生產(chǎn).   (2) “錫偷LAYOUT RULE建議規(guī)範(fàn)”: 加適合的錫偷可降低短路及錫球.   (3) “PCB LAYOUT 建議規(guī)範(fàn)”:為製造單位為提高量產(chǎn)良率,建議R&D在design階段即加入PCB Layout.   (4) ”零件選用建議規(guī)範(fàn)”: Connector零件在未來應(yīng)用逐漸廣泛, 又是SMT生產(chǎn)時是偏移及置件不良的主因,故製造希望R&D及採購在購買異形零件時能顧慮製造的需求, 提高自動置件的比例.

    標(biāo)簽: LAYOUT PCB 設(shè)計規(guī)范

    上傳時間: 2013-10-28

    上傳用戶:zhtzht

  • 怎樣才能算是設(shè)計優(yōu)秀的PCB文件?

    我是專業(yè)做PCB的,在線路板災(zāi)個行業(yè)呆久了,看到了上百家公司設(shè)計的PCB板,各行各業(yè)的,如有空調(diào)的,液晶電視的,DVD的,數(shù)碼相框的,安防的等等,因此我從我所站的角度來說,就覺得有些PCB文件設(shè)計得好,有些PCB文件設(shè)計則不是那么理想,標(biāo)準(zhǔn)就是怎能么樣PCB廠的工程人員看得一目了然,而不產(chǎn)生誤解,導(dǎo)致做錯板子,下面我會從PCB的制作流程來說,說的不好,請各位多多包涵!1 制作要求對于板材 板厚 銅厚 工藝 阻焊/字符顏色等要求清晰。以上要求是制作一個板子的基礎(chǔ),因此R&D工程師必須寫清晰,這個在我所接觸的客戶來看,格力是做得相對好的,每個文件的技術(shù)要求都寫得很清晰,哪怕就是平時我們認(rèn)為最正常的用綠色阻焊油墨白色字符都寫在技術(shù)要求有體現(xiàn),而有些客戶則是能免則免,什么都不寫,就發(fā)給廠家打樣生產(chǎn),特別是有些廠家有些特別的要求都沒有寫出來,導(dǎo)致廠家在收到郵件之后,第一件事情就是要咨詢這方面的要求,或者有些廠家最后做出來的不符要求。2 鉆孔方面的設(shè)計 最直接也是最大的問題,就是最小孔徑的設(shè)計,一般板內(nèi)的最小孔徑都是過孔的孔徑,這個是直接體現(xiàn)在成本上的,有些板的過孔明明可以設(shè)計為0.50MM的孔,即只放0.30MM,這樣成本就直接大幅上升,廠家成本高了,就會提高報價;另外就是過孔太多,有些DVD以及數(shù)碼相框上面的過孔真的是整板都放滿了,動不動就1000多孔,做過太多這方面的板,認(rèn)為正常應(yīng)該在500-600孔,當(dāng)然有人會說過孔多對板子的信號導(dǎo)通方面,以及散熱方面有好處,我認(rèn)為這就要取一個平衡,在控制這些方面的同時還要不會導(dǎo)致成本上升,我在這里可以說個例子:我們公司有個客戶是深圳做DVD的,量很大,在最開始合作的時候也是以上這種情況,后來成本對雙方來說,實在是個大問題,經(jīng)過與 R&D溝通,將過孔的孔徑盡量加大,刪除大銅皮上的部分過孔,像主IC中間的散熱孔用4個3.00MM的孔代替, 這樣一來,鉆孔的費用就降低了,一平方就可以降幾十塊錢的鉆孔費,對于雙方來說達(dá)到了雙贏;另外就是一些槽孔,比如說1.00MM X 1.20MM的超短槽孔,對于廠家來說,真的是非常之難做,第一很難控制公差,第二鉆也來的槽也不是直的,有些彎曲,以前我們也做過部分這樣的板子,結(jié)果幾毛錢人民幣的板,由于槽孔不合格,扣款1美金/塊,我們也與客戶溝通過這方面的問題,后來就直接改用1.20MM的圓孔。

    標(biāo)簽: PCB

    上傳時間: 2013-10-10

    上傳用戶:1039312764

  • PCB被動組件的隱藏特性解析

    PCB 被動組件的隱藏特性解析 傳統(tǒng)上,EMC一直被視為「黑色魔術(shù)(black magic)」。其實,EMC是可以藉由數(shù)學(xué)公式來理解的。不過,縱使有數(shù)學(xué)分析方法可以利用,但那些數(shù)學(xué)方程式對實際的EMC電路設(shè)計而言,仍然太過復(fù)雜了。幸運的是,在大多數(shù)的實務(wù)工作中,工程師并不需要完全理解那些復(fù)雜的數(shù)學(xué)公式和存在于EMC規(guī)范中的學(xué)理依據(jù),只要藉由簡單的數(shù)學(xué)模型,就能夠明白要如何達(dá)到EMC的要求。本文藉由簡單的數(shù)學(xué)公式和電磁理論,來說明在印刷電路板(PCB)上被動組件(passivecomponent)的隱藏行為和特性,這些都是工程師想讓所設(shè)計的電子產(chǎn)品通過EMC標(biāo)準(zhǔn)時,事先所必須具備的基本知識。導(dǎo)線和PCB走線導(dǎo)線(wire)、走線(trace)、固定架……等看似不起眼的組件,卻經(jīng)常成為射頻能量的最佳發(fā)射器(亦即,EMI的來源)。每一種組件都具有電感,這包含硅芯片的焊線(bond wire)、以及電阻、電容、電感的接腳。每根導(dǎo)線或走線都包含有隱藏的寄生電容和電感。這些寄生性組件會影響導(dǎo)線的阻抗大小,而且對頻率很敏感。依據(jù)LC 的值(決定自共振頻率)和PCB走線的長度,在某組件和PCB走線之間,可以產(chǎn)生自共振(self-resonance),因此,形成一根有效率的輻射天線。在低頻時,導(dǎo)線大致上只具有電阻的特性。但在高頻時,導(dǎo)線就具有電感的特性。因為變成高頻后,會造成阻抗大小的變化,進(jìn)而改變導(dǎo)線或PCB 走線與接地之間的EMC 設(shè)計,這時必需使用接地面(ground plane)和接地網(wǎng)格(ground grid)。導(dǎo)線和PCB 走線的最主要差別只在于,導(dǎo)線是圓形的,走線是長方形的。導(dǎo)線或走線的阻抗包含電阻R和感抗XL = 2πfL,在高頻時,此阻抗定義為Z = R + j XL j2πfL,沒有容抗Xc = 1/2πfC存在。頻率高于100 kHz以上時,感抗大于電阻,此時導(dǎo)線或走線不再是低電阻的連接線,而是電感。一般而言,在音頻以上工作的導(dǎo)線或走線應(yīng)該視為電感,不能再看成電阻,而且可以是射頻天線。

    標(biāo)簽: PCB 被動組件

    上傳時間: 2013-10-09

    上傳用戶:時代將軍

主站蜘蛛池模板: 长春市| 九龙县| 东乌珠穆沁旗| 南岸区| 敦化市| 板桥市| 泸西县| 吕梁市| 仲巴县| 九寨沟县| 民丰县| 哈密市| 瑞金市| 大邑县| 津市市| 芜湖市| 来凤县| 新兴县| 望都县| 镇雄县| 安龙县| 密山市| 桦甸市| 郸城县| 江源县| 崇仁县| 绵竹市| 开化县| 宁夏| 马鞍山市| 奉贤区| 历史| 淮北市| 穆棱市| 温宿县| 广灵县| 澎湖县| 新宁县| 育儿| 上林县| 普定县|