介紹了無(wú)線(xiàn)收發(fā)系統(tǒng)的設(shè)計(jì)過(guò)程,該系統(tǒng)以FPGA作為數(shù)字中頻處理部分,發(fā)射機(jī)采用FM調(diào)制對(duì)信號(hào)進(jìn)行處理,接收機(jī)采用數(shù)字下變頻與欠采樣技術(shù),將中頻信號(hào)降采樣后解調(diào),得到原信號(hào)。系統(tǒng)采用分模塊式設(shè)計(jì),對(duì)電路各個(gè)模塊的功能和實(shí)現(xiàn)加以說(shuō)明,設(shè)計(jì)思路靈活,結(jié)構(gòu)清晰。電路在Protel99中設(shè)計(jì)完成,并用VerilogHDL語(yǔ)言對(duì)數(shù)字中頻進(jìn)行編程和程序仿真。系統(tǒng)已經(jīng)做成實(shí)體,可以實(shí)現(xiàn)信號(hào)的無(wú)線(xiàn)發(fā)射與接收,達(dá)到設(shè)計(jì)提出的要求。
標(biāo)簽:
數(shù)字無(wú)線(xiàn)
收發(fā)
系統(tǒng)設(shè)計(jì)
上傳時(shí)間:
2013-10-16
上傳用戶(hù):a1054751988