LTC2756 18位乘法串行輸入電流輸出數模轉換器DAC模塊ALTIUM原理圖+PCB文件,硬件4層板設計,大小為66mmx39mm,ALTIUM設計的工程文件,包括完整的原理圖和PCB文件,可以做為你的設計參考。 原理圖器件列表: Library Component Count : 14 Name Description ---------------------------------------------------------------------------------------------------- AD8397ARDZ Imported Capacitor CAP.,1uF,X74,10V,10%,1206 Header 10X1 2.54 Header, 100mil, 2x1_1Header, 100mil, 2x1, Tin plated, TH Header, 100mil, 3x1 Header, 100mil, 3x1, Tin plated, TH KJDZ-2 快接端子 LT1012 LT1012 LT1360 LT1360 LTC2054_1 LTC2054 LTC2756AIG LTC2756AIG LTC6244 Imported LTC6655 LTC6655 Resistor RES.,1K OHMS,5%,1/16W,0603 SMA-KE CONNECTOR, SHEILDED, END LAUNCH JACK, GOLD PLATED, FOR 0.062 PCB, EDGE MOUNTED
標簽: 數模轉換器
上傳時間: 2021-12-22
上傳用戶:
資料共9G,包括SDK源碼,例程源碼,各種圖像處理,h264壓縮例程源碼,硬件cadence源工程,原理圖,PCB,這份資料你拿去甚至可以直接投產,做項目開發更是不在話下
標簽: 華為 hi3798cv200 開發板
上傳時間: 2021-12-23
上傳用戶:fliang
資料共48G,包括SDK源碼,例程源碼,各種圖像處理,h264壓縮例程源碼,硬件cadence源工程,原理圖,PCB,這份資料你拿去甚至可以直接投產,做項目開發更是不在話下
上傳時間: 2021-12-23
上傳用戶:
USB扁口+MICROUSB接口USB轉串口(CH340G)ALTIUM設計原理圖PCB+3D集成庫文件,2層板設計,大小為20x31mm,Altium Designer 設計的工程文件,包括完整的原理圖及PCB文件,可以用Altium(AD)軟件打開或修改,可作為你產品設計的參考。
上傳時間: 2022-01-02
上傳用戶:
STC89C52RC+74HC573 +ULN2803A設計LED光立方ALTIUM硬件原理圖pcb+3D集成封裝庫文件,2層板設計,大小為200x200mm,Altium Designer 設計的工程文件,包括完整的原理圖及PCB文件,可以用Altium(AD)軟件打開或修改,可作為你產品設計的參考。
標簽: stc89c52rc 74hc573 uln2803a led 光立方
上傳時間: 2022-01-02
上傳用戶:
華大HC32L136額溫槍方案,包含AD設計的原理圖+PCB+BOM+軟件程序及調試注意說明,采用模擬熱電堆傳感器。拿到即可以量產,詳細的電路調試說明及參數調整,2層板設計,大小為77x28mm, 雙面布局布線,AD設計的工程文件,包括完整的原理圖和PCB文件,可以做為你的設計參考。
上傳時間: 2022-01-11
上傳用戶:
昆騰微KT0646無線麥克風發射資料,包括demo軟件代碼+ALTIUM設計硬件原理圖+PCB板+技術手冊文檔,硬件DEMO板為AltiumDesigner 設計的工程文件,包括完整原理圖及PCB文件2層板,大小為29X181mm,KT0646M_Datasheet_V1.3_CN技術手冊。
上傳時間: 2022-01-23
上傳用戶:
瑞芯微RK3399 軟硬件資料包括3款硬件Cadence原理圖PCB文件,硬件設計文檔,LINIUX軟件開發文檔i資料硬件文檔主要介紹RK3399處理器硬件設計的要點及注意事項,旨在幫助RK客戶縮短產品的設計周期、提高產品的設計穩定性及降低故障率。請客戶參考本指南的要求進行硬件設計,同時盡量使用RK發布的相關核心模板。 SDK 是基于 Linux 64bit 系統,內核基于 kernel 4.40,適用于 RK3399 挖掘機以及基于其 上所有 linux 開發產品。 支持 VPU 硬解碼、GPU 3D、QT 等功能。具體功能調試和接口說明,請閱讀工程目錄 docs/目錄下文檔。
上傳時間: 2022-01-29
上傳用戶:
一博科技PCB設計指導書VER1.0. 66頁常見信號介紹 1.1 數字信號 1.1.1 CPU 常稱處理器,系統通過數據總線、地址總線、控制總線實現處理器、控制芯片、存 儲器之間的數據交換。 地址總線:ADD* (如:ADDR1) 數據總線:D* (如:SDDATA0) 控制總線:讀寫信號(如:WE_N),片選信號(如:SDCS0_N),地址行列選擇信 號(如:SDRAS_N),時鐘信號(如:CLK),時鐘使能信號(如:SDCKE)等。 與CPU對應的存儲器是SDRAM,以及速率較高的DDR存儲器: SDRAM:是目前主推的PC100和PC133規范所廣泛使用的內存類型,它的帶寬為64位, 支持3.3V電壓的LVTTL,目前產品的最高速度可達5ns。它與CPU使用相同的時鐘頻 率進行數據交換,它的工作頻率是與CPU的外頻同步的,不存在延遲或等待時間。 SDRAM與時鐘完全同步。 DDR:速率比SDRAM高的內存器,可達到800M,它在時鐘觸發沿的上、下沿都能進行 數據傳輸,所以即使在133MHz的總線頻率下的帶寬也能達到2.128GB/s。它的地址 與其它控制界面與SDRAM相同,支持2.5V/1.8V的SSTL2標準. 阻抗控制在50Ω±10 %. 利用時鐘的邊緣進行數據傳送的,速率是SDRAM的兩倍. 其時鐘是采用差分方 式。 1.1.2 PCI PCI總線:PCI總線是一種高速的、32/64位的多地址/數據線,用于控制器件、外圍 接口、處理器/存儲系統之間進行互聯。PCI 的信號定義包括兩部份(如下圖):必 須的(左半部份)與可選的(右半部份)。其中“# ”代表低電平有效。
標簽: pcb設計
上傳時間: 2022-02-06
上傳用戶:得之我幸78
USB TPYE C接口USB轉串口模塊 CH340G AD設計硬件原理圖+PCB+封裝庫文件,AD09設計的工程文件,已制板可以做為你的設計參考。
上傳時間: 2022-02-10
上傳用戶: