可以用H.264編碼解碼器源碼(c語(yǔ)言)
上傳時(shí)間: 2013-07-08
上傳用戶:wmwai1314
本文介紹使用VB6.0開發(fā)工具實(shí)現(xiàn)PC機(jī)與單片機(jī)的串行通訊的基本原理和方法。并結(jié)合具體實(shí)例給出使用RS-232接口進(jìn)行串行通信的基本程序。隨著計(jì)算機(jī)技術(shù)尤其是單片微型機(jī)技術(shù)的發(fā)展,人們已越來越
標(biāo)簽: PC機(jī)與單片機(jī) 串行通訊
上傳時(shí)間: 2013-04-24
上傳用戶:1222
該論文的工作主要分為兩部分,第一部分是介紹與數(shù)字高清晰度電視(HDTV)碼流發(fā)生器配套的信源解碼板的設(shè)計(jì)與實(shí)現(xiàn).信源解碼板是整個(gè)碼流發(fā)生器的重要組成部分,該論文在介紹相關(guān)標(biāo)準(zhǔn)MPEG-2和AC-3以及整個(gè)碼流發(fā)生器功能的基礎(chǔ)上提出了用ST公司的芯片組實(shí)現(xiàn)HDTV信源解碼板的設(shè)計(jì)方案.論文詳細(xì)分析了各個(gè)功能模塊的具體設(shè)計(jì)方法以及實(shí)現(xiàn)時(shí)應(yīng)注意的問題.目前該課題已經(jīng)成功結(jié)題,各項(xiàng)技術(shù)指標(biāo)完全符合合作單位的要求.該論文的第二部分主要是進(jìn)行基于FPGA的顯示器測(cè)試信號(hào)發(fā)生器的研究與開發(fā).在對(duì)測(cè)試信號(hào)發(fā)生器所需產(chǎn)生的13種測(cè)試圖案和所要適應(yīng)的18種顯示格式的介紹之后,該論文提出了以FLEX10K50為核心控制芯片的顯示器測(cè)試信號(hào)發(fā)生器的設(shè)計(jì)方案.該論文詳細(xì)討論了FPGA設(shè)計(jì)中各個(gè)功能模塊的劃分和設(shè)計(jì)實(shí)現(xiàn)方法,并介紹了對(duì)FLEX10K50進(jìn)行配置的方法.
標(biāo)簽: HDTV FPGA 碼流 發(fā)生器
上傳時(shí)間: 2013-04-24
上傳用戶:yoleeson
qq源碼示例,有空自己看吧,包含一個(gè)服務(wù)器端和客戶端-qq source examples
標(biāo)簽: 源碼
上傳時(shí)間: 2013-04-24
上傳用戶:gtf1207
本文詳述了使用VB和C51實(shí)現(xiàn)PC機(jī)和單片機(jī)串行通信的開發(fā)方法,并簡(jiǎn)要地介紹了VB通訊控件及其使用方法,給出了調(diào)試程序。關(guān)鍵詞:Visual Basic 單片機(jī)串行通信Abstract
標(biāo)簽: 溫控系統(tǒng) PC機(jī)與單片機(jī) 串行
上傳時(shí)間: 2013-05-24
上傳用戶:米卡
嵌入式系統(tǒng)近年持續(xù)迅猛發(fā)展,已經(jīng)成為后PC技術(shù)時(shí)代信息化的中堅(jiān)力量。由于嵌入式系統(tǒng)具有體積小、性能強(qiáng)、功耗低、可靠性高及面向行業(yè)應(yīng)用的突出特點(diǎn),目前已經(jīng)廣泛應(yīng)用于網(wǎng)絡(luò)、消費(fèi)電子、國(guó)防軍事及自動(dòng)化控制等領(lǐng)域。 ARM(Advaneed RIS Cmachines)公司的32位RISC處理器,以其高速度、低功耗、低成本、功能強(qiáng)和特有的16/32位雙指令集等諸多優(yōu)異性能,已成為移動(dòng)通信、手持計(jì)算、多媒體數(shù)字消費(fèi)等嵌入式解決方案中的首選處理器。在眾多的ARM處理器中,Samsung公司的S3C44B0X處理器以其低價(jià)格、低功耗及強(qiáng)大的網(wǎng)絡(luò)支持等優(yōu)點(diǎn)在市場(chǎng)上占有重要份額。 uClinux是從Linux衍生出來的優(yōu)秀嵌入式操作系統(tǒng),專門針對(duì)沒有MMU的處理器設(shè)計(jì),支持眾多嵌入式處理器類型。uClinux繼承了Linux的許多優(yōu)秀性能,有良好的網(wǎng)絡(luò)支持,完善的驅(qū)動(dòng)支持,高度的模塊化,開放的源碼。uClinux已成為許多嵌入式系統(tǒng)研究領(lǐng)域的首選操作系統(tǒng)之一。 本課題以嵌入式手持式電能質(zhì)量分析儀前期實(shí)驗(yàn)開發(fā)板為研究目標(biāo),根據(jù)嵌入式體系結(jié)構(gòu)和嵌入式系統(tǒng)設(shè)計(jì)的原理,構(gòu)建了基于Samsung公司S3C44B0X ARM7 TDMI處理器的硬件開發(fā)平臺(tái),并根據(jù)該硬件平臺(tái)的結(jié)構(gòu)特點(diǎn)移植了uClinux操作系統(tǒng),同時(shí)針對(duì)uClinux實(shí)時(shí)性能不高和嵌入式平臺(tái)硬件資源有限的缺點(diǎn),結(jié)合uClinux多進(jìn)程和共享內(nèi)存機(jī)制設(shè)計(jì)了數(shù)據(jù)采集程序,實(shí)現(xiàn)了對(duì)三路0~2.5V模擬信號(hào)的高性能采集,增強(qiáng)了系統(tǒng)數(shù)據(jù)處理的實(shí)時(shí)性,提高了工作效率,為后續(xù)開發(fā)奠定了基礎(chǔ)。 論文從嵌入式系統(tǒng)應(yīng)用的角度出發(fā),分析了嵌入式體系結(jié)構(gòu)、uClinux運(yùn)行機(jī)制和內(nèi)核特點(diǎn);闡述了Bootloader設(shè)計(jì)及操作系統(tǒng)移植的要點(diǎn);介紹了接口驅(qū)動(dòng)及上層應(yīng)用程序的設(shè)計(jì)方法等問題。
標(biāo)簽: Clinux ARM 嵌入式 應(yīng)用研究
上傳時(shí)間: 2013-07-23
上傳用戶:cjf0304
嵌入式系統(tǒng)是為了專用目的內(nèi)建到產(chǎn)品內(nèi)部,實(shí)現(xiàn)控制、管理、通信等功能的計(jì)算機(jī)電路與軟件的集合體。隨著Internet的發(fā)展和后PC時(shí)代的到來,嵌入式系統(tǒng)的應(yīng)用越來越廣泛。目前嵌入式系統(tǒng)技術(shù)已經(jīng)成為了最熱門的技術(shù)之一,嵌入式產(chǎn)品已經(jīng)在IT產(chǎn)業(yè)中占有很大的比重,同時(shí)大量的嵌入式應(yīng)用也對(duì)嵌入式設(shè)備的性能和功能提出了更高的要求。 隨著國(guó)內(nèi)嵌入式應(yīng)用的發(fā)展,ARM因其高性能、低功耗、低成本而成為移動(dòng)通信、便攜設(shè)備、消費(fèi)與圖像應(yīng)用等嵌入式產(chǎn)品的首選。Linux是使用最廣泛的操作系統(tǒng),它能運(yùn)行在包括ARM在內(nèi)的所有主要處理器架構(gòu)上。清晰的結(jié)構(gòu)與開放的源碼使Linux成為一個(gè)非常具有活力,節(jié)奏明快的操作系統(tǒng)。近年來對(duì)嵌入式Linux的研究正進(jìn)行得如火如荼,并獲得了長(zhǎng)足的進(jìn)步?;贏RM與IJnux的嵌入式技術(shù)已經(jīng)成為當(dāng)前嵌入式領(lǐng)域研究的一個(gè)亮點(diǎn),應(yīng)該被廣泛重視和應(yīng)用。 本設(shè)計(jì)的目的正是建立一個(gè)完整的基于ARM9核心處理器和嵌入式IJnux操作系統(tǒng)的嵌入式開發(fā)平臺(tái),為嵌入式系統(tǒng)開發(fā)提供一個(gè)完整的軟硬件環(huán)境。 論文的背景是教研室的嵌入式圖像處理應(yīng)用項(xiàng)目。作者在項(xiàng)目中承擔(dān)嵌入式系統(tǒng)主板、LCD驅(qū)動(dòng)板、BootLoader軟件、LCD及鍵盤驅(qū)動(dòng)程序設(shè)計(jì)任務(wù)。因此本論文將研究如何構(gòu)建一個(gè)完整的、性能優(yōu)良的ARM嵌入式系統(tǒng)。論文首先介紹了嵌入式系統(tǒng)的基本概念、嵌入式系統(tǒng)的發(fā)展過程,然后進(jìn)行功能分析和總體設(shè)計(jì),分析嵌入式系統(tǒng)設(shè)計(jì)關(guān)鍵性問題,包括系統(tǒng)框架的設(shè)計(jì)、開發(fā)流程和開發(fā)原則以及對(duì)于嵌入式處理器和操作系統(tǒng)的選擇,這對(duì)基于嵌入式平臺(tái)的嵌入式應(yīng)用系統(tǒng)設(shè)計(jì)具有普遍意義。隨后我們將重點(diǎn)論述基于ARM的嵌入式硬件平臺(tái)的設(shè)計(jì)、Linux操作系統(tǒng)內(nèi)核的定制和交叉編譯、BootLoader、Linux驅(qū)動(dòng)程序的開發(fā)過程。最后,總結(jié)了本文的主要研究工作,并結(jié)合當(dāng)今信息產(chǎn)業(yè)的先進(jìn)技術(shù)對(duì)該開發(fā)平臺(tái)做了展望。 論文提出的基于嵌入式平臺(tái)的應(yīng)用系統(tǒng)潛力非常巨大,有待進(jìn)一步的研究和探索。
標(biāo)簽: ARM 嵌入式系統(tǒng)設(shè)計(jì)
上傳時(shí)間: 2013-06-18
上傳用戶:cknck
常用有源晶振封裝尺寸及實(shí)物圖.應(yīng)該能幫助一些人吧!!
上傳時(shí)間: 2013-06-11
上傳用戶:lanwei
直接數(shù)字合成(DDS)技術(shù)采用全數(shù)字的合成方法,所產(chǎn)生的信號(hào)具有頻率分辨率高、頻率切換速度快、頻率切換時(shí)相位連續(xù)、輸出相位噪聲低和可以產(chǎn)生任意波形等諸多優(yōu)點(diǎn)。本文研究的是一種基于DDS/FPGA的多波形信號(hào)源系統(tǒng),其中,DDS技術(shù)是其核心技術(shù)。DDS可以精確地控制合成信號(hào)的三個(gè)參量:幅度、相位以及頻率,因此利用DDS技術(shù)可以合成任意波形。但因其數(shù)字化合成的固有特點(diǎn),使其輸出信號(hào)中存在大量雜散信號(hào)。雜散信號(hào)的主要來源是:相位截?cái)鄮淼碾s散信號(hào);幅度量化帶來的雜散信號(hào);DAC的非線性特性帶來的雜散信號(hào)。這些雜散信號(hào)嚴(yán)重影響了合成信號(hào)的頻譜純度。因此抑制這些雜散信號(hào)是提高合成信號(hào)譜質(zhì)的關(guān)鍵。 本文在研究各種抑制DDS雜散技術(shù)的基礎(chǔ)上,提出了中和加擾技術(shù),這可以在很大程度上減小雜散對(duì)DDS輸出信號(hào)譜質(zhì)的影響。 EP1S808956C6是一款高性能的FPGA芯片,其超強(qiáng)的數(shù)據(jù)處理能力十分適合應(yīng)用于DDS多波形信號(hào)源的開發(fā)。在QuartusⅡ平臺(tái)下運(yùn)用Verilog HDL語(yǔ)言和原理圖設(shè)計(jì)可以很方便地應(yīng)用各種抑制雜散信號(hào)的方法來提高輸出信號(hào)的譜質(zhì)。 結(jié)合高速DDS技術(shù)和FPGA兩者的優(yōu)點(diǎn),本文設(shè)計(jì)了一種基于DDS/FPGA的多波形信號(hào)源,它能完成正弦波、余弦波、三角波、鋸齒波、方波、AM、SSB、FM、2ASK、2FSK、π/4-QDPSK等多種信號(hào)。使得所設(shè)計(jì)的信號(hào)源可以適應(yīng)多種不同的工作環(huán)境,給工作帶了方便。
標(biāo)簽: DDSFPGA 多波形 信號(hào)源
上傳時(shí)間: 2013-07-27
上傳用戶:sc965382896
對(duì)弓網(wǎng)故障的檢測(cè)在列車提速的今天顯得尤其重要,原始故障圖像數(shù)據(jù)量的巨大使實(shí)時(shí)存儲(chǔ)和傳輸故障圖像極其困難。JPEG作為一種低復(fù)雜度、高壓縮比的圖像壓縮標(biāo)準(zhǔn)在多媒體、網(wǎng)絡(luò)傳輸?shù)阮I(lǐng)域得到廣泛的應(yīng)用。和相同圖像質(zhì)量的其它常用文件格式(如GIF,TIFF,PCX)相比,JPEG是目前靜態(tài)圖像中壓縮比最高的。 FPGA以其設(shè)計(jì)靈活、高速的卓越特性,逐漸成為許多應(yīng)用中首先器件,尤其是與Verilog和VHDL等語(yǔ)言的結(jié)合,大大變革了電子系統(tǒng)的設(shè)計(jì)方法,加速了系統(tǒng)的設(shè)計(jì)進(jìn)程。 本文旨在研究并實(shí)現(xiàn)一種實(shí)時(shí)采集并對(duì)特定幀進(jìn)行壓縮傳輸?shù)姆椒?。通過采用可編程邏輯器件FPGA來實(shí)現(xiàn)整個(gè)采集、顯示、壓縮和傳輸,使系統(tǒng)具有可定制、高速度等優(yōu)點(diǎn)。 本文首先介紹了開發(fā)硬件可編程邏輯門陣列FPGA及其開發(fā)語(yǔ)言Veridlog,并介紹了FPGA的設(shè)計(jì)方法及開發(fā)流程;接著介紹了PAL制視頻采集的相關(guān)知識(shí)及設(shè)計(jì),其中主要包括基于I2C總線的模擬視頻解碼控制、視頻的數(shù)字化ITU-R BT.601標(biāo)準(zhǔn)介紹及視頻同步信號(hào)的獲取、基于SDRAM的視頻幀存儲(chǔ)、VGA顯示控制設(shè)計(jì);隨后介紹了JPEG標(biāo)準(zhǔn),并根據(jù)故障檢測(cè)的特點(diǎn),設(shè)計(jì)了針對(duì)灰度圖像壓縮的JPEG編碼器,設(shè)計(jì)中先分別對(duì)組成JPEG編碼器的二維DCT變換模塊、量化模塊、Z字掃描模塊、變換直流系數(shù)的差分脈沖編碼模塊、交流系數(shù)的游程編碼模塊、哈夫曼編碼模塊及打包模塊進(jìn)行了仿真測(cè)試,然后再對(duì)整個(gè)JPEG編碼器進(jìn)行了測(cè)試;最后設(shè)計(jì)了單幀視頻的SRAM緩存,并將緩存的源圖像采用本文設(shè)計(jì)的JPEG編碼器進(jìn)行壓縮,再設(shè)計(jì)一個(gè)僅包含發(fā)送功能的UART 將壓縮后的碼流傳輸?shù)絇C機(jī),在PC機(jī)上通過將接收的碼流以ASCⅡ碼的形式還原為采集圖片。 本文實(shí)現(xiàn)了整個(gè)采集壓縮系統(tǒng),同時(shí)也進(jìn)一步驗(yàn)證了本文設(shè)計(jì)的灰度圖像JPEG編碼器的正確性。相信本文無論是對(duì)弓網(wǎng)故障的圖像檢測(cè),還是對(duì)于JPEG編碼器的芯片設(shè)計(jì)都有一定的參考價(jià)值。
標(biāo)簽: FPGA JPEG 壓縮系統(tǒng)
上傳時(shí)間: 2013-04-24
上傳用戶:cuiqiang
蟲蟲下載站版權(quán)所有 京ICP備2021023401號(hào)-1