本論文針對6kV/400kW三相異步電動機的中壓變頻器試驗裝置,從分析目前中壓變頻器常用的主回路拓撲入手,詳細闡述并分析了本文研究的單元串聯型中壓變頻器控制系統。 本文首先從理論上分析了多單元串聯型中壓變頻器脈寬控制原理。然后,把一種高性能的V/f控制方案引入中壓變頻器控制系統。通過矢量補償定子壓降,進行轉差補償和對電機電流進行限制控制,實現了具有很好的低頻性能并具有防“跳閘”等功能的V/f控制方案。 同時,本文將Siemens公司通用變頻器的時隙、連接紙的概念運用到中壓變頻器控制領域。增加了系統的可變性,自由性和方便性。設計了具有系統組態功能的模塊化軟件,其中著重對控制軟件中的幾個重要功能進行了分析討論。這些重要功能模塊有:控制字和狀態字、順序控制、V/f曲線、給定積分器、基于電壓補償的輸出自動穩壓算法、通訊功能等。 中壓變頻器在實驗室設計為6kV/22kW試驗系統,實際設計為6kV/400kW的變頻系統裝置。本文給出了實驗室調試結果及分析。實驗結果表明,該中壓變頻器能夠安全、穩定地運行。
上傳時間: 2013-04-24
上傳用戶:mingaili888
本文的目的在于設計一個自適應噪音抵消系統,使其能消除含噪語音信號中的背景噪音,達到提高語音信號質量的目的.主要工作分為兩大部分.本文在第一部分介紹了自適應數字濾波器的基本理論思想,具體闡述了自適應噪聲抵消系統基本原理,并對自適應噪聲抵消系統的指標、抵消性能進行了計算分析.自適應濾波器的算法是整個系統的核心,在第一部分中,對兩種最基本的自適應算法,進行了詳細的介紹和分析,并針對兩種算法的優缺點進行了詳細的比較.這一部分中最關鍵的是對設計的噪聲抵消系統進行計算機仿真,驗證系統設計的合理性和算法的正確性.通過對自適應噪聲抵消器的MATLAB仿真及對仿真圖形的分析,驗證了系統設計和自適應算法的可行性.第二部分主要完成自適應噪聲抵消系統的硬件設計和軟件編程.在第一部分計算機仿真分析的基礎上,利用高速信號處理芯片DSP(TMS320LF2407)設計了一個噪聲干擾抵消系統,在高速信號處理芯片(TMS320LF2407)上開發實現了自適應LMS算法.
標簽: DSP
上傳時間: 2013-06-28
上傳用戶:zklh8989
本文以電機控制DSPTMS320LF2407為核心,結合相關外圍電路,運用新型SVPWM控制方法,設計電梯專用變頻器。為了達到電梯專用變頻器大轉矩、高性能的要求,在硬件上提高系統的實時性、抗干擾性和高精度性;在軟件上采用新型SVPWM控制方法,以消除死區的負面影響,另外單神經元PID控制器應用于速度環,對速度的調節作用有明顯改善。通過軟硬件結合的方式,改善電機輸出轉矩,使電梯控制系統的性能得到提高。 系統主電路主要由三部分組成:整流部分、中間濾波部分和逆變部分,分別用6RI75G-160整流橋模塊、電解電容電路和7MBP50RA120IPM模塊實現。并設計有起動時防止沖擊電流的保護電路,以及防止過壓、欠壓的保護電路。其中,對逆變模塊IPM的驅動控制是控制電路的核心,也是系統實現的主要部分??刂齐娐芬訢SP為核心,由IPM驅動隔離控制電路、轉速位置檢測電路、電流檢測電路、電源電路、顯示電路和鍵盤電路組成。對IPM驅動、隔離、控制的效果,直接影響系統的性能,反映了變頻器的性能,所以這部分是改善變頻器性能的關鍵部分。另外,本課題擬定的被控對象是永磁同步電動機(PMSM),要對系統實現SVPWM控制,依賴于轉子位置的準確、實時檢測,只有這樣,才能實現正確的矢量變換,準確的輸出PWM脈沖,使合成矢量的方向與磁場方向保持實時的垂直,達到良好的控制性能,因此,轉子位置檢測是提高變頻器性能的一個重要環節。 系統采用的控制方式是SVPWM控制。本文從SVPWM原理入手,分析了死區時間對SVPWM控制的負面作用,采用了一種新型SVPWM控制方法,它將SVPWM的180度導通型和120度導通型結合起來,從而達到既可以消除死區影響,又可以提高電源利用率的目的。另外,在速度調節環節,采用單神經元PID控制器,通過反復的仿真證明,在調速比不是很大的情況下,其對速度環的調節作用明顯優于傳統PID控制器。 通過實驗證明,系統基本上達到高性能的控制要求,適合于電梯控制系統。
上傳時間: 2013-05-21
上傳用戶:trepb001
河北工業大學碩士學位論文 論文研究在 ARM920T硬件平臺以及Linux軟件平臺上, 通過構建完整的嵌入式Linux系統并移植多媒體播放器MPlayer,完成一款具有轉儲功能的MP4播放器。在這個過程中研究了Linux系統移植、探索了USB驅動程序、學習了文件系統的構建并完成了多媒體播 放器 MPlayer 的移植,最終實現了一款基于嵌入式 Linux 軟件平臺具有轉儲功能的 MP4 播放器,使得 MP4 播放器可以通過 USB 接口對可移動硬盤上的信息進行操作。通過該研究過程構建了嵌入式軟件系統,以實現更好的系統性能,最重要的是可以在實踐基礎上增加對系統移植和驅動開發理論的理解并積累豐富的系統移植經驗,以促進我們去理解軟件開 發項目及其與目標硬件移植和優化的關系。
上傳時間: 2013-07-08
上傳用戶:sclyutian
隨著消費類電子產業的蓬勃發展,越來越多的嵌入式電子產品走進了千家萬戶。電腦的形態也不再局限于以前的PC機,各式各樣的嵌入式系統出現在了眾多的行業和應用中,其中ARM和Linux結合的產品在市場上最受青睞。ARM由于其低功耗、高性能、小體積、低成本受到了越來越廣泛的重視,成為眾多公司產品開發的主流硬件。而Linux則因其開放的源代碼,可裁剪的內核,便利的開發環境,各硬件平臺的通用性,逐漸成為嵌入式開發的主流操作系統。本課題的嵌入式MP3設計就是基于ARM和linux平臺的。 @@ 本課題實現了一個完整的嵌入式系統,選用zq2410開發板為目標平臺,linux作為目標操作系統,在這樣的軟硬件環境下研究實現MP3播放器。 @@ 文章首先綜述了嵌入式系統開發方法,介紹了ARM處理器及其特點,Linux操作系統,嵌入式系統的開發模式以及如何搭建交叉開發環境,然后介紹了所選硬件平臺zq2410目標板的各種資源,在系統軟件開發中,介紹Uboot、Linux的裁剪和移植,根文件系統的制作以及核心驅動程序的開發,應用程序開發中,介紹了MP3的原理,移植Madplay MP3播放器,最后成功對Madplay播放器實現了綜合控制。 @@關鍵詞:嵌入式;ARM; Linux;驅動程序;MP3;
上傳時間: 2013-05-26
上傳用戶:lo25643
隨著世界能源危機的到來,太陽能光伏發電在能源結構中正在發揮著越來越大的作用。而太陽能光伏發電系統的核心部件并網逆變器的性能還需要進一步提高。為了迎合市場上對高品質、高性能、智能化并網逆變器的需求,我們將ARM+DSP架構作為并網逆變器的控制系統。本系統集成了ARM和DSP的各自的強大功能,使并網逆變器的性能和智能化水平得到了顯著提高。本論文是基于山東大學魯能實習基地“光伏并網逆變器項目”,目前已經試制出樣機。本人主要負責并網逆變器控制系統的軟硬件設計工作。本文主要研究內容有: @@ 1.本并網逆變器采用了內高頻環逆變技術。文中詳細分析了這種逆變器的優缺點,進行了充分的系統分析和論證。 @@ 2.采用MATLAB/Simulink軟件對并網逆變器的控制算法進行仿真,包括前級DC-DC變換的控制算法以及后級DC-AC逆變的控制算法。通過仿真驗證了所設計算法的可行性,對DSP程序開發提供了很好的指導意義。 @@ 3.本文將ARM+DSP架構作為逆變器的控制系統,并設計了相應的硬件控制系統。DSP控制板硬件系統包括AD數據采集、硬件電流保護、電源、eCAN總線,SPI總線等硬件電路。ARM板硬件系統包括SPI總線、RS232總線、RS480總線、以太網總線、LCD顯示、實時時鐘、鍵盤等硬件電路。 @@ 4.本文設計和實現了兩種最大功率點跟蹤控制算法:功率擾動觀察法或增量電導法;孤島檢測方法采用被動式和主動式兩種檢測方式,被動式所采用的方法是將過/欠電壓和電壓相位突變檢測相結合的方式,主動式采用正反饋頻率偏移法;為了實現并網逆變器的輸出電流與電網電壓同頻同相,使用了軟件鎖相環控制技術。本文分別給出了以上各種算法的控制程序流程圖。 @@ 5.本文也給出了AD數據采集、eCAN總線、RS232、RS485、以太網、PWM輸出等程序流程圖,以及DSP和ARM之間的SPI總線通信程序流程圖。并且分別給出了ARM管理機控制系統主程序流程圖和DSP控制機控制系統主程序流程圖。 @@ 6.最后對并網逆變器樣機進行實驗結果分析。結果顯示:該樣機基本上實現了本文提出的設計方案所應完成的各項功能,樣機的性能比較理想。 @@關鍵詞:太陽能光伏;并網逆變器;SPWM; DSP; ARM
上傳時間: 2013-07-09
上傳用戶:趙安qw
運算放大器、比較器設計指南,運算放大器、比較器設計指南
上傳時間: 2013-07-19
上傳用戶:a673761058
本文介紹了基于軟PLC(Programmable Logic Controller,可編程控制器)的嵌入式技術起源和背景,綜述了基于軟PLC的嵌入式系統的關鍵技術和優點,最后介紹了其設計和實現的方法。 基于軟PLC的嵌入式系統的研究與實現分為開發系統和運行系統(又稱為虛擬機系統)。本文概述了開發系統,其運行于PC機的操作系統如Windows或者Linux等,為用戶提供一個大眾化的編程環境,它包含編輯器、編譯器、連接器、調試器和通信接口幾個部分。編輯界面友好,可以讓用戶方便的使用LD、ST和FBD三種語言編寫程序,編譯器和連接器將源程序文件編譯和連接成虛擬機系統可執行的目標代碼文件;分析了開發系統,其中詳細描述了編譯模塊的編制過程,實現了將指令表語言轉換為運行系統能夠識別的C/C++指令的功能;詳細地研究了梯形圖轉換為指令表語言,以及由指令表語言向梯形圖語言的算法和數據結構。調試器借助于虛擬機運行系統提供的服務可完成對應用程序的調試糾錯;討論了uCLinux操作系統和編譯調試技術,以及采用ModBus/TCP工業通信協議的通信接口用于開發系統和運行系統之間的通信。 另一方面,本文分析了虛擬機運行系統,它運行于安裝了uCLinux的ARM7平臺上,包括運行內核模塊、系統管理模塊和通信接口模塊。由于uCLinux沒有MMU和本身對實時性沒有什么要求,而針對基于軟PLC的嵌入式系統的研究與實現要求,本文在對其進行了uCLinux小型化研究的同時探討了雙內核實時性方案,解決了uCLinux實時性不足的問題。運行內核模塊調度和執行應用程序并管理時鐘。系統管理模塊管理系統狀態和內存。通信模塊用于開發系統及I/O設備通信。在此基礎上,對基于軟PLC的嵌入式系統的進行了設計與實現,并通過試驗將編譯的目標代碼傳遞到基于軟PLC的嵌入式運行系統中,實現了控制功能,驗證了生成目標代碼的正確性和開發系統的可行性,實現了編輯界面友好,系統開放,性價比較高的軟PLC嵌入式系統,達到了預期的目標,具有一定理論和應用價值。
上傳時間: 2013-04-24
上傳用戶:jiiszha
正弦波逆變器理論基礎知識,劉鳳君老師作品,對初學者和正在進行逆變器設計及改進會有幫助
標簽: 正弦波逆變器
上傳時間: 2013-07-06
上傳用戶:liber
高性能ADC產品的出現,給混合信號測試領域帶來前所未有的挑戰。并行ADC測試方案實現了多個ADC測試過程的并行化和實時化,減少了單個ADC的平均測試時間,從而降低ADC測試成本。 本文實現了基于FPGA的ADC并行測試方法。在閱讀相關文獻的基礎上,總結了常用ADC參數測試方法和測試流程。使用FPGA實現時域參數評估算法和頻域參數評估算法,并對2個ADC在不同樣本數條件下進行并行測試。 通過在FPGA內部實現ADC測試時域算法和頻域算法相結合的方法來搭建測試系統,完成音頻編解碼器WM8731L的控制模式接口、音頻數據接口、ADC測試時域算法和頻域算法的FPGA實現。整個測試系統使用Angilent 33220A任意信號發生器提供模擬激勵信號,共用一個FPGA內部實現的采樣時鐘控制模塊。并行測試系統將WM8731.L片內的兩個獨立ADC的串行輸出數據分流成左右兩通道,并對其進行串并轉換。然后對左右兩個通道分別配置一個FFT算法模塊和時域算法模塊,并行地實現了ADC參數的評估算法。 在樣本數分別為128和4096的實驗條件下,對WM8731L片內2個被測.ADC并行地進行參數評估,被測參數包括增益GAIN、偏移量OFFSET、信噪比SNR、信號與噪聲諧波失真比SINAD、總諧波失真THD等5個常用參數。實驗結果表明,通過在FPGA內配置2個獨立的參數計算模塊,可并行地實現對2個相同ADC的參數評估,減小單個ADC的平均測試時間。 FPGA片內實時評估算法的實現節省了測試樣本傳輸至自動測試機PC端的時間。而且只需將HDL代碼多次復制,就可實現多個被測ADC在同一時刻并行地被評估,配置靈活。基于FPGA的ADC并行測試方法易于實現,具有可行性,但由于噪聲的影響,測試精度有待進一步提高。該方法可用于自動測試機的混合信號選項卡或測試子系統。 關鍵詞:ADC測試;并行;參數評估;FPGA;FFT
上傳時間: 2013-07-11
上傳用戶:tdyoung