本次程序的題目為:進程管理——支持多個進程并發(fā)運行的簡單的進程管理模擬系統(tǒng),對本實驗的分析要求是:⑴系統(tǒng)中的同步機構采用信號量上的P、V操作的機制;⑵控制機構包括阻塞和喚醒操作;⑶時間片中斷處理程序處理模擬的時間片中斷;⑷進程調度程序負責為各進程分配處理機;⑸根據(jù)用戶的需求來創(chuàng)建n個進程(n為即滿足用戶需求,又不超出系統(tǒng)可容的最大進程數(shù)),各進程互斥地訪問使用臨界資源 S1、S2;⑹使用動態(tài)優(yōu)先數(shù)(如:隨阻塞次數(shù)的增加而減小優(yōu)先數(shù),以提高其優(yōu)先權);⑺進程結束后應能夠撤消;⑻進程間能實現(xiàn)“發(fā)送”和“接收”兩個消息緩沖通信操作;⑼系統(tǒng)在運行過程中隨機打印出各進程的狀態(tài)變換過程、系統(tǒng)的調度過程及公共變量的變化情況,在一個進程運行完畢,進入完成狀態(tài)后,可以將該進程撤消,也可以動態(tài)的創(chuàng)建另一個新的進程。
標簽: 進程 程序 模擬系統(tǒng) 運行
上傳時間: 2014-01-01
上傳用戶:ggwz258
本次程序的題目為:進程管理——支持多個進程并發(fā)運行的簡單的進程管理模擬系統(tǒng),對本實驗的分析要求是:⑴系統(tǒng)中的同步機構采用信號量上的P、V操作的機制;⑵控制機構包括阻塞和喚醒操作;⑶時間片中斷處理程序處理模擬的時間片中斷;⑷進程調度程序負責為各進程分配處理機;⑸根據(jù)用戶的需求來創(chuàng)建n個進程(n為即滿足用戶需求,又不超出系統(tǒng)可容的最大進程數(shù)),各進程互斥地訪問使用臨界資源 S1、S2;⑹使用動態(tài)優(yōu)先數(shù)(如:隨阻塞次數(shù)的增加而減小優(yōu)先數(shù),以提高其優(yōu)先權);⑺進程結束后應能夠撤消;⑻進程間能實現(xiàn)“發(fā)送”和“接收”兩個消息緩沖通信操作;⑼系統(tǒng)在運行過程中隨機打印出各進程的狀態(tài)變換過程、系統(tǒng)的調度過程及公共變量的變化情況,在一個進程運行完畢,進入完成狀態(tài)后,可以將該進程撤消,也可以動態(tài)的創(chuàng)建另一個新的進程。
標簽: 進程 程序 模擬系統(tǒng) 運行
上傳時間: 2013-12-03
上傳用戶:kikye
*Cube:最大子長方體問題 問題描述: 一個長,寬,高分別為m,n,p的長方體被分割成個m*n*p個小立方體。每個小立方體內有一個整數(shù)。 求所給長方體的最大子長方體。子長方體的大小由它所含所有整數(shù)之和確定。 */
標簽: Cube
上傳時間: 2013-12-23
上傳用戶:hxy200501
Hopfield 網(wǎng)——擅長于聯(lián)想記憶與解迷路 實現(xiàn)H網(wǎng)聯(lián)想記憶的關鍵,是使被記憶的模式樣本對應網(wǎng)絡能量函數(shù)的極小值。 設有M個N維記憶模式,通過對網(wǎng)絡N個神經(jīng)元之間連接權 wij 和N個輸出閾值θj的設計,使得: 這M個記憶模式所對應的網(wǎng)絡狀態(tài)正好是網(wǎng)絡能量函數(shù)的M個極小值。 比較困難,目前還沒有一個適應任意形式的記憶模式的有效、通用的設計方法。 H網(wǎng)的算法 1)學習模式——決定權重 想要記憶的模式,用-1和1的2值表示 模式:-1,-1,1,-1,1,1,... 一般表示: 則任意兩個神經(jīng)元j、i間的權重: wij=∑ap(i)ap(j),p=1…p; P:模式的總數(shù) ap(s):第p個模式的第s個要素(-1或1) wij:第j個神經(jīng)元與第i個神經(jīng)元間的權重 i = j時,wij=0,即各神經(jīng)元的輸出不直接返回自身。 2)想起模式: 神經(jīng)元輸出值的初始化 想起時,一般是未知的輸入。設xi(0)為未知模式的第i個要素(-1或1) 將xi(0)作為相對應的神經(jīng)元的初始值,其中,0意味t=0。 反復部分:對各神經(jīng)元,計算: xi (t+1) = f (∑wijxj(t)-θi), j=1…n, j≠i n—神經(jīng)元總數(shù) f()--Sgn() θi—神經(jīng)元i發(fā)火閾值 反復進行,直到各個神經(jīng)元的輸出不再變化。
上傳時間: 2015-03-16
上傳用戶:JasonC
課程設計要求設計并用FPGA實現(xiàn)一個數(shù)字頻率計,具體設計要求如下: 測量頻率范圍: 10Hz~100KHz 精度: ΔF / F ≤ ±2 % 系統(tǒng)外部時鐘: 1024Hz 測量波形: 方波 Vp-p = 3~5 V 硬件設備:Altera Flex10K10 五位數(shù)碼管 LED發(fā)光二極管 編程語言:Verilog HDL / VHDL
標簽: FPGA 數(shù)字頻率計
上傳時間: 2013-12-21
上傳用戶:1583060504
這個程序時還沒有powerdesigner,erwin的時候出現(xiàn)的,到現(xiàn)在也實用,需要fmt的一個格式文件來描述表結構,執(zhí)行完畢形成xxx.sql語句,然后isql -Usa -P -Sservname -ixxx.sql即可
標簽: powerdesigner erwin 程序
上傳時間: 2015-03-20
上傳用戶:chenjjer
/* RSA Demo 1.0 版 * 版權所有 (C) 2004 趙春生 * 2004.04.25 * http://timw.yeah.net * http://timw.126.com * 本程序調用Miracl ver 4.82大數(shù)運算庫,詳見其附帶手冊。 * P,Q,N,D,E使用RSATool2生成。 */ 編譯提示: 一:將Project-Settings-Settings For(All Configuration)-C/C++中Category項的 Precompiled Headers設置成:Automatic use of precompiled headers(圖1)。 二:將ms32.lib添加到工程中(圖2)。 三:MIRACL是C庫。 extern "C" { #include "miracl.h" #include "mirdef.h" } #pragma comment( lib, "ms32.lib" )
上傳時間: 2015-03-23
上傳用戶:leehom61
/* RSA Demo 1.0 版 * 版權所有 (C) 2004 趙春生 * 2004.04.25 * http://timw.yeah.net * http://timw.126.com * 本程序調用Miracl ver 4.82大數(shù)運算庫,詳見其附帶手冊。 * P,Q,N,D,E使用RSATool2生成。 */ 編譯提示: 一:將Project-Settings-Settings For(All Configuration)-C/C++中Category項的 Precompiled Headers設置成:Automatic use of precompiled headers(圖1)。 二:將ms32.lib添加到工程中(圖2)。 三:MIRACL是C庫。 extern "C" { #include "miracl.h" #include "mirdef.h" } #pragma comment( lib, "ms32.lib" )
上傳時間: 2013-12-17
上傳用戶:liansi
spn算法加密和解密,substitution(代換),生成S或P逆盒
上傳時間: 2014-12-20
上傳用戶:獨孤求源
先序遍歷非遞歸算法 #define maxsize 100 typedef struct { Bitree Elem[maxsize] int top }SqStack void PreOrderUnrec(Bitree t) { SqStack s StackInit(s) p=t while (p!=null !StackEmpty(s
標簽: maxsize PreOrderUn SqStack typedef
上傳時間: 2014-01-26
上傳用戶:hewenzhi