亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

Micrium-NXP-<b>uCos-ii</b>-LPC

  • uCOSlpc2000系列ARM上的移植.rar

    uCOS-II v2.52 在lpc2000系列ARM上的移植源代碼,配合相應的工程模板使用,在ads1.2中調試通過。

    標簽: uCOSlpc 2000 ARM

    上傳時間: 2013-07-11

    上傳用戶:CHINA526

  • TCP-IP-Manual.rar

    uCOS-II 2.83 TCP/UDP編程參考手冊

    標簽: TCP-IP-Manual

    上傳時間: 2013-04-24

    上傳用戶:lanjisu111

  • ucos2_china_doc.rar

    一本學習UCOS II 的最好書籍,此書詳細的講解了UCOS的原理,是基于UCOS嵌入式開發的必備書籍.-

    標簽: china_doc ucos

    上傳時間: 2013-07-25

    上傳用戶:zuozuo1215

  • IAR_ATMega16_UCOS_II.rar

    UCOS-II在MEGA16上的移植,中斷棧和任務棧分開,使用IAR EWAVR5.3編譯

    標簽: IAR_ATMega UCOS_II 16

    上傳時間: 2013-07-20

    上傳用戶:kkchan200

  • uCOS-II-V260-MSP430F149.rar

    ucosII V2.60 MSP430F149/169

    標簽: uCOS-II-V 260 149 MSP

    上傳時間: 2013-07-01

    上傳用戶:lanwei

  • uCOS-II中文教程

    中文寫得教程,學起來會容易理解.大家來看看啊!

    標簽: uCOS-II 教程

    上傳時間: 2013-08-06

    上傳用戶:中國空軍

  • uCOS-II.rar

    嵌入式軟件 希望對大家能夠有所幫助 好東西一起分享

    標簽: uCOS-II

    上傳時間: 2013-05-18

    上傳用戶:ybysp008

  • 可重構FPGA通訊糾錯進化電路及其實現

    ASIC對產品成本和靈活性有一定的要求.基于MCU方式的ASIC具有較高的靈活性和較低的成本,然而抗干擾性和可靠性相對較低,運算速度也受到限制.常規ASIC的硬件具有速度優勢和較高的可靠性及抗干擾能力,然而不是靈活性較差,就是成本較高.與傳統硬件(CHW)相比,具有一定可配置特性的場可編程門陣列(FPGA)的出現,使建立在可再配置硬件基礎上的進化硬件(EHW)成為智能硬件電路設計的一種新方法.作為進化算法和可編程器件技術相結合的產物,可重構FPGA的研究屬于EHW的研究范疇,是研究EHW的一種具體的實現方法.論文認為面向分類的專用類可重構FPGA(ASR-FPGA)的研究,可使可重構電路粒度劃分的針對性更強、設計更易實現.論文研究的可重構FPGA的BCH通訊糾錯碼進化電路是一類ASR-FPGA電路的具體方法,具有一定的實用價值.論文所做的工作主要包括:(1)BCH編譯碼電路的設計——求取實驗用BCH碼的生成多項式和校驗多項式及其相應的矩陣并構造實驗用BCH碼;(2)建立基于可重構FPGA的基核——構造具有可重構特性的硬件功能單元,以此作為可重構BCH碼電路的設計基礎;(3)構造實現可重構BCH糾錯碼電路的方法——建立可重構糾錯碼硬件電路算法并進行實驗驗證;(4)在可重構糾錯碼電路基礎上,構造進化硬件控制功能塊的結構,完成各進化RLA控制模塊的驗證和實現.課題是將可重構BCH碼的編譯碼電路的實現作為一類ASR-FPGA的研究目標,主要成果是根據可編程邏輯電路的特點,選擇一種可編程樹的電路模型,并將它作為可重構FPGA電路的基核T;通過對循環BCH糾錯碼的構造原理和電路結構的研究,將基核模型擴展為能滿足糾錯碼電路需要的糾錯碼基本功能單元T;以T作為再劃分的基本單元,對FPGA進行"格式化",使T規則排列在FPGA上,通過對T的控制端的不同配置來實現糾錯碼的各個功能單元;在可重構基核的基礎上提出了糾錯碼重構電路的嵌套式GA理論模型,將嵌套式GA的染色體串作為進化硬件描述語言,通過轉換為相應的VHDL語言描述以實現硬件電路;采用RLA模型的有限狀態機FSM方式實現了可重構糾錯碼電路的EHW的各個控制功能塊.在實驗方面,利用Xilinx FPGA開發系統中的VHDL語言和電路圖相結合的設計方法建立了循環糾錯碼基核單元的可重構模型,進行循環糾錯BCH碼的電路和功能仿真,在Xilinx公司的Virtex600E芯片進行了FPGA實現.課題在研究模型上選取的是比較基本的BCH糾錯碼電路,立足于解決基于可重構FPGA核的設計的基本問題.課題的研究成果及其總結的一套ASR-FPGA進化硬件電路的設計方法對實際的進化硬件設計具有一定的實際指導意義,提出的基于專用類基核FPGA電路結構的研究方法為新型進化硬件的器件結構的設計也可提供一種借鑒.

    標簽: FPGA 可重構 通訊 糾錯

    上傳時間: 2013-07-01

    上傳用戶:myworkpost

  • ucosII_2.8源碼

    嵌入式支持系統uCOS-II vv2.8源碼

    標簽: ucosII 2.8 源碼

    上傳時間: 2013-07-20

    上傳用戶:heart_2007

  • uCOS2嵌入式操作系統源碼

    壓縮包內是一份uCOS-II操作系統的源碼。

    標簽: uCOS2 嵌入式操作系統 源碼

    上傳時間: 2013-04-24

    上傳用戶:huangzr5

主站蜘蛛池模板: 卢氏县| 肇州县| 临夏市| 新化县| 丰顺县| 通道| 长丰县| 沁阳市| 青神县| 黑河市| 会泽县| 亳州市| 泽普县| 葵青区| 祁门县| 浦城县| 礼泉县| 宁津县| 绥德县| 通榆县| 高雄县| 且末县| 伊春市| 泸西县| 南开区| 包头市| 青浦区| 崇左市| 南汇区| 宽甸| 翁源县| 邵武市| 道孚县| 嵩明县| 南平市| 龙游县| 康定县| 富锦市| 滦平县| 新化县| 海安县|