亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

Max-log-map

  • XAPP740利用AXI互聯設計高性能視頻系統

    This application note covers the design considerations of a system using the performance features of the LogiCORE™ IP Advanced eXtensible Interface (AXI) Interconnect core. The design focuses on high system throughput through the AXI Interconnect core with F MAX  and area optimizations in certain portions of the design. The design uses five AXI video direct memory access (VDMA) engines to simultaneously move 10 streams (five transmit video streams and five receive video streams), each in 1920 x 1080p format, 60 Hz refresh rate, and up to 32 data bits per pixel. Each VDMA is driven from a video test pattern generator (TPG) with a video timing controller (VTC) block to set up the necessary video timing signals. Data read by each AXI VDMA is sent to a common on-screen display (OSD) core capable of multiplexing or overlaying multiple video streams to a single output video stream. The output of the OSD core drives the DVI video display interface on the board. Performance monitor blocks are added to capture performance data. All 10 video streams moved by the AXI VDMA blocks are buffered through a shared DDR3 SDRAM memory and are controlled by a MicroBlaze™ processor. The reference system is targeted for the Virtex-6 XC6VLX240TFF1156-1 FPGA on the Xilinx® ML605 Rev D evaluation board

    標簽: XAPP 740 AXI 互聯

    上傳時間: 2013-11-23

    上傳用戶:shen_dafa

  • MAX+PLUS II使用入門指南

    FPGA編程,仿真教程

    標簽: PLUS MAX 使用入門

    上傳時間: 2013-10-28

    上傳用戶:稀世之寶039

  • powerPCB中的pcb轉到protel中的pcb的方法

    如果用戶現有的是 Protel99SE  。ProtelDXP,Protel2004 版本: 1 在powerpcb  軟件的中打開 PCB 文件,選擇導出 ASCII 文件(export  ascii  file) ,ascii  file 的版本應該選擇 3.5 及以下的版本。 2  a 在 Protel99SE  。ProtelDXP  ,  選擇 File->Import->在出現的對話框中,選擇文件類型中的PADS Ascil Files (*.ASC)輸入對應文件即可  1.powerpcb-->export ascii file--->import ascii file with protel99 se sp5(u must install padsimportor that is an add-on for 99sesp5 which can downloan from protel company ). 2.powerpcb-->export ascii file-->import ascii file in orcad layout-->import max file(orcad pcb file)with protel 99 or 99se.   

    標簽: pcb powerPCB protel

    上傳時間: 2013-10-16

    上傳用戶:whymatalab

  • 基于CPLD的QDPSK調制解調電路設計

    為了在CDMA系統中更好地應用QDPSK數字調制方式,在分析四相相對移相(QDPSK)信號調制解調原理的基礎上,設計了一種QDPSK調制解調電路,它包括串并轉換、差分編碼、四相載波產生和選相、相干解調、差分譯碼和并串轉換電路。在MAX+PLUSⅡ軟件平臺上,進行了編譯和波形仿真。綜合后下載到復雜可編程邏輯器件EPM7128SLC84-15中,測試結果表明,調制電路能正確選相,解調電路輸出數據與QDPSK調制輸入數據完全一致,達到了預期的設計要求。 Abstract:  In order to realize the better application of digital modulation mode QDPSK in the CDMA system, a sort of QDPSK modulation-demodulation circuit was designed based on the analysis of QDPSK signal modulation-demodulation principles. It included serial/parallel conversion circuit, differential encoding circuit, four-phase carrier wave produced and phase chosen circuit, coherent demodulation circuit, difference decoding circuit and parallel/serial conversion circuit. And it was compiled and simulated on the MAX+PLUSⅡ software platform,and downloaded into the CPLD of EPM7128SLC84-15.The test result shows that the modulation circuit can exactly choose the phase,and the output data of the demodulator circuit is the same as the input data of the QDPSK modulate. The circuit achieves the prospective requirement of the design.

    標簽: QDPSK CPLD 調制解調 電路設計

    上傳時間: 2013-10-28

    上傳用戶:jyycc

  • proe關系式大全

    用了還是沒用上的,大家都來看看啊,呵呵,希望對你會有所幫助   cos()余弦tan()正切sin()正弦sqrt()平方根 asin()反正弦acos()反余弦atan()反正切sinh()雙曲線正弦 cosh()雙曲線余弦tanh()雙曲線正切 注釋:所有三角函數都使用單位度。   log()以10為底的對數ln()自然對數 exp()e的冪abs()絕對值   ceil()不小于其值的最小整數 floor()不超過其值的最大整數 可以給函數ceil和floor加一個可選的自變量,用它指定要圓整的小數位數。帶有圓整參數的這些函數的語法是: ceil(parameter_name或number,number_of_dec_places) floor(parameter_name或number,number_of_dec_places) 其中number_of_dec_places是可選值: 1、可以被表示為一個數或一個使用者自定義參數。如果該參數值是一個實數,則被截尾成為一個整數。 2、它的最大值是8。如果超過8,則不會舍入要舍入的數(第一個自變量),并使用其初值。 3、如果不指定它,則功能同前期版本一樣。   使用不指定小數部分位數的ceil和floor函數,其舉例如下: ceil(10.2)值為11 floor(10.2)值為11   使用指定小數部分位數的ceil和floor函數,其舉例如下: ceil(10.255,2)等于10.26 ceil(10.255,0)等于11[與ceil(10.255)相同] floor(10.255,1)等于10.2 floor(10.255,2)等于10.26

    標簽: proe

    上傳時間: 2013-10-20

    上傳用戶:sevenbestfei

  • FPGA連接DDR2的問題討論

    我采用XC4VSX35或XC4VLX25 FPGA來連接DDR2 SODIMM和元件。SODIMM內存條選用MT16HTS51264HY-667(4GB),分立器件選用8片MT47H512M8。設計目標:當客戶使用內存條時,8片分立器件不焊接;當使用直接貼片分立內存顆粒時,SODIMM內存條不安裝。請問專家:1、在設計中,先用Xilinx MIG工具生成DDR2的Core后,管腳約束文件是否還可更改?若能更改,則必須要滿足什么條件下更改?生成的約束文件中,ADDR,data之間是否能調換? 2、對DDR2數據、地址和控制線路的匹配要注意些什么?通過兩只100歐的電阻分別連接到1.8V和GND進行匹配 和 通過一只49.9歐的電阻連接到0.9V進行匹配,哪種匹配方式更好? 3、V4中,PCB LayOut時,DDR2線路阻抗單端為50歐,差分為100歐?Hyperlynx仿真時,那些參數必須要達到那些指標DDR2-667才能正常工作? 4、 若使用DDR2-667的SODIMM內存條,能否降速使用?比如降速到DDR2-400或更低頻率使用? 5、板卡上有SODIMM的插座,又有8片內存顆粒,則物理上兩部分是連在一起的,若實際使用時,只安裝內存條或只安裝8片內存顆粒,是否會造成信號完成性的影響?若有影響,如何控制? 6、SODIMM內存條(max:4GB)能否和8片分立器件(max:4GB)組合同時使用,構成一個(max:8GB)的DDR2單元?若能,則布線阻抗和FPGA的DCI如何控制?地址和控制線的TOP圖應該怎樣? 7、DDR2和FPGA(VREF pin)的參考電壓0.9V的實際工作電流有多大?工作時候,DDR2芯片是否很燙,一般如何考慮散熱? 8、由于多層板疊層的問題,可能頂層和中間層的銅箔不一樣后,中間的夾層后度不一樣時,也可能造成阻抗的不同。請教DDR2-667的SODIMM在8層板上的推進疊層?

    標簽: FPGA DDR2 連接 問題討論

    上傳時間: 2013-10-21

    上傳用戶:jjq719719

  • GAL使用教程

    9.1  通用可編程邏輯器件GAL 9.2  ABEL-HDL硬件描述語言 9.3  開發軟件ISP Synario操作簡介 9.4 可編程邏輯器件CPLD/FPGA 9.5  MAX+PLUSII開發軟件 邏輯器件,即可用來實現特定邏輯功能的電子器件。最基本的邏輯關系有“與”、“或”、“非”等。門電路等都是邏輯器件,如74LS08(2輸入四與門)實現“與”邏輯,74LS32(2輸入四或門)實現“或”邏輯,這是實現簡單邏輯功能,還有很多電路實現復雜邏輯功能,如微處理器等,這類是定制器件。

    標簽: GAL 使用教程

    上傳時間: 2013-10-26

    上傳用戶:jiangshandz

  • 電動汽車用電機控制器設計方法與實踐

    電機驅動系統特性• 電機大小取決于輸出力矩(而不是功率)以及散熱能力• 就一給定電機而言,在不考慮散熱限制的前提下:– 電機的低速下最大力矩輸出取決于逆變器的電流能力– 高速下輸出力矩能力受制于逆變器的電壓– 最大輸出功率由逆變器的KVA決定• 評估一個電機驅動系統的指標:– 最大輸出力矩與轉速的曲線(外特性):– 恒功率調速范圍– 效率分布圖(Efficiency map)而非某一點最高效率– 電機輸出功率kW與逆變器KVA之比– 力矩密度(Nm/(A-T)/m3)

    標簽: 電動汽車 實踐 電機控制器 設計方法

    上傳時間: 2013-10-24

    上傳用戶:taa123456

  • 3DMax 2010官方簡體中文版下載安裝及注冊激活方法

      1、安裝3DMAX2010   2、輸入序列號: 666-69696969或者667-98989898或者400-45454545   3、輸入產品密鑰:Max用128B1,Design用495B1   4、完成安裝后重啟軟件   5、選擇“激活”

    標簽: 3DMax 2010 簡體中文

    上傳時間: 2014-03-20

    上傳用戶:glxcl

  • 國外游戲開發者雜志2003年第二期配套代碼

    國外游戲開發者雜志2003年第二期配套代碼,包含了Jon Blow的交互工具的版本更新,使用了一個Kohonen Self-Organizing Feature Map來區分系統的行為

    標簽: 2003 開發者 代碼

    上傳時間: 2014-01-19

    上傳用戶:拔絲土豆

主站蜘蛛池模板: 黎川县| 介休市| 田东县| 高安市| 扎赉特旗| 广水市| 河曲县| 武宣县| 长海县| 马边| 凤山市| 靖远县| 辉县市| 曲水县| 商城县| 徐闻县| 乡宁县| 安乡县| 噶尔县| 五莲县| 布拖县| 长海县| 札达县| 永丰县| 昌乐县| 新干县| 财经| 英山县| 榕江县| 奇台县| 张家川| 林周县| 开封县| 湖南省| 泽库县| 化州市| 普安县| 康保县| 无锡市| 敖汉旗| 德安县|