亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

MENTOR

  • HDL的可綜合設(shè)計簡介

    本文簡單探討了verilog HDL設(shè)計中的可綜合性問題,適合HDL初學(xué)者閱讀     用組合邏輯實現(xiàn)的電路和用時序邏輯實現(xiàn)的   電路要分配到不同的進(jìn)程中。   不要使用枚舉類型的屬性。   Integer應(yīng)加范圍限制。    通常的可綜合代碼應(yīng)該是同步設(shè)計。   避免門級描述,除非在關(guān)鍵路徑中。

    標(biāo)簽: HDL 綜合設(shè)計

    上傳時間: 2013-10-21

    上傳用戶:smallfish

  • Design Safe Verilog State Machine(Synplicity)

      One of the strengths of Synplify is the Finite State Machine compiler. This is a powerfulfeature that not only has the ability to automatically detect state machines in the sourcecode, and implement them with either sequential, gray, or one-hot encoding. But alsoperform a reachability analysis to determine all the states that could possibly bereached, and optimize away all states and transition logic that can not be reached.Thus, producing a highly optimal final implementation of the state machine.

    標(biāo)簽: Synplicity Machine Verilog Design

    上傳時間: 2013-10-23

    上傳用戶:司令部正軍級

  • 可編輯程邏輯及IC開發(fā)領(lǐng)域的EDA工具介紹

    EDA (Electronic Design Automation)即“電子設(shè)計自動化”,是指以計算機(jī)為工作平臺,以EDA軟件為開發(fā)環(huán)境,以硬件描述語言為設(shè)計語言,以可編程器件PLD為實驗載體(包括CPLD、FPGA、EPLD等),以集成電路芯片為目標(biāo)器件的電子產(chǎn)品自動化設(shè)計過程?!肮び破涫?,必先利其器”,因此,EDA工具在電子系統(tǒng)設(shè)計中所占的份量越來越高。下面就介紹一些目前較為流行的EDA工具軟件。 PLD 及IC設(shè)計開發(fā)領(lǐng)域的EDA工具,一般至少要包含仿真器(Simulator)、綜合器(Synthesizer)和配置器(Place and Routing, P&R)等幾個特殊的軟件包中的一個或多個,因此這一領(lǐng)域的EDA工具就不包括Protel、PSpice、Ewb等原理圖和PCB板設(shè)計及電路仿真軟件。目前流行的EDA工具軟件有兩種分類方法:一種是按公司類別進(jìn)行分類,另一種是按功能進(jìn)行劃分。 若按公司類別分,大體可分兩類:一類是EDA 專業(yè)軟件公司,業(yè)內(nèi)最著名的三家公司是Cadence、Synopsys和MENTOR Graphics;另一類是PLD器件廠商為了銷售其產(chǎn)品而開發(fā)的EDA工具,較著名的公司有Altera、Xilinx、lattice等。前者獨立于半導(dǎo)體器件廠商,具有良好的標(biāo)準(zhǔn)化和兼容性,適合于學(xué)術(shù)研究單位使用,但系統(tǒng)復(fù)雜、難于掌握且價格昂貴;后者能針對自己器件的工藝特點作出優(yōu)化設(shè)計,提高資源利用率,降低功耗,改善性能,比較適合產(chǎn)品開發(fā)單位使用。 若按功能分,大體可以分為以下三類。 (1) 集成的PLD/FPGA開發(fā)環(huán)境 由半導(dǎo)體公司提供,基本上可以完成從設(shè)計輸入(原理圖或HDL)→仿真→綜合→布線→下載到器件等囊括所有PLD開發(fā)流程的所有工作。如Altera公司的MaxplusⅡ、QuartusⅡ,Xilinx公司的ISE,Lattice公司的 ispDesignExpert等。其優(yōu)勢是功能全集成化,可以加快動態(tài)調(diào)試,縮短開發(fā)周期;缺點是在綜合和仿真環(huán)節(jié)與專業(yè)的軟件相比,都不是非常優(yōu)秀的。 (2) 綜合類 這類軟件的功能是對設(shè)計輸入進(jìn)行邏輯分析、綜合和優(yōu)化,將硬件描述語句(通常是系統(tǒng)級的行為描述語句)翻譯成最基本的與或非門的連接關(guān)系(網(wǎng)表),導(dǎo)出給PLD/FPGA廠家的軟件進(jìn)行布局和布線。為了優(yōu)化結(jié)果,在進(jìn)行較復(fù)雜的設(shè)計時,基本上都使用這些專業(yè)的邏輯綜合軟件,而不采用廠家提供的集成PLD/FPGA開發(fā)工具。如Synplicity公司的Synplify、Synopsys公司的FPGAexpress、FPGA Compiler Ⅱ等。 (3) 仿真類 這類軟件的功能是對設(shè)計進(jìn)行模擬仿真,包括布局布線(P&R)前的“功能仿真”(也叫“前仿真”)和P&R后的包含了門延時、線延時等的“時序仿真”(也叫“后仿真”)。復(fù)雜一些的設(shè)計,一般需要使用這些專業(yè)的仿真軟件。因為同樣的設(shè)計輸入,專業(yè)軟件的仿真速度比集成環(huán)境的速度快得多。此類軟件最著名的要算Model Technology公司的Modelsim,Cadence公司的NC-Verilog/NC-VHDL/NC-SIM等。 以上介紹了一些具代表性的EDA 工具軟件。它們在性能上各有所長,有的綜合優(yōu)化能力突出,有的仿真模擬功能強(qiáng),好在多數(shù)工具能相互兼容,具有互操作性。比如Altera公司的 QuartusII集成開發(fā)工具,就支持多種第三方的EDA軟件,用戶可以在QuartusII軟件中通過設(shè)置直接調(diào)用Modelsim和 Synplify進(jìn)行仿真和綜合。 如果設(shè)計的硬件系統(tǒng)不是很大,對綜合和仿真的要求不是很高,那么可以在一個集成的開發(fā)環(huán)境中完成整個設(shè)計流程。如果要進(jìn)行復(fù)雜系統(tǒng)的設(shè)計,則常規(guī)的方法是多種EDA工具協(xié)調(diào)工作,集各家之所長來完成設(shè)計流程。

    標(biāo)簽: EDA 編輯 邏輯

    上傳時間: 2013-11-19

    上傳用戶:wxqman

  • 電源完整性分析應(yīng)對高端PCB系統(tǒng)設(shè)計挑戰(zhàn)

    印刷電路板(PCB)設(shè)計解決方案市場和技術(shù)領(lǐng)軍企業(yè)MENTOR Graphics(MENTOR Graphics)宣布推出HyperLynx® PI(電源完整性)產(chǎn)品,滿足業(yè)內(nèi)高端設(shè)計者對于高性能電子產(chǎn)品的需求。HyperLynx PI產(chǎn)品不僅提供簡單易學(xué)、操作便捷,又精確的分析,讓團(tuán)隊成員能夠設(shè)計可行的電源供應(yīng)系統(tǒng);同時縮短設(shè)計周期,減少原型生成、重復(fù)制造,也相應(yīng)降低產(chǎn)品成本。隨著當(dāng)今各種高性能/高密度/高腳數(shù)集成電路的出現(xiàn),傳輸系統(tǒng)的設(shè)計越來越需要工程師與布局設(shè)計人員的緊密合作,以確保能夠透過眾多PCB電源與接地結(jié)構(gòu),為IC提供純凈、充足的電力。配合先前推出的HyperLynx信號完整性(SI)分析和確認(rèn)產(chǎn)品組件,MENTOR Graphics目前為用戶提供的高性能電子產(chǎn)品設(shè)計堪稱業(yè)內(nèi)最全面最具實用性的解決方案?!拔覀儞碛蟹浅8叨说挠脩簦艿礁咝阅芗呻娐范嘀仉妷旱燃壓碗娫匆蟮尿?qū)使,需要在一個單一的PCB中設(shè)計30余套電力供應(yīng)結(jié)構(gòu)?!?b>MENTOR Graphics副總裁兼系統(tǒng)設(shè)計事業(yè)部總經(jīng)理Henry Potts表示?!吧鲜鼋Y(jié)構(gòu)的設(shè)計需要快速而準(zhǔn) 確的直流壓降(DC Power Drop)和電源雜訊(Power Noise)分析。擁有了精確的分析信息,電源與接地層結(jié)構(gòu)和解藕電容數(shù)(de-coupling capacitor number)以及位置都可以決定,得以避免過于保守的設(shè)計和高昂的產(chǎn)品成本?!?/p>

    標(biāo)簽: PCB 電源完整性 高端

    上傳時間: 2013-11-18

    上傳用戶:362279997

  • HyperLynx仿真軟件在主板設(shè)計中的應(yīng)用

    信號完整性問題是高速PCB 設(shè)計者必需面對的問題。阻抗匹配、合理端接、正確拓?fù)浣Y(jié)構(gòu)解決信號完整性問題的關(guān)鍵。傳輸線上信號的傳輸速度是有限的,信號線的布線長度產(chǎn)生的信號傳輸延時會對信號的時序關(guān)系產(chǎn)生影響,所以PCB 上的高速信號的長度以及延時要仔細(xì)計算和分析。運用信號完整性分析工具進(jìn)行布線前后的仿真對于保證信號完整性和縮短設(shè)計周期是非常必要的。在PCB 板子已焊接加工完畢后才發(fā)現(xiàn)信號質(zhì)量問題和時序問題,是經(jīng)費和產(chǎn)品研制時間的浪費。1.1 板上高速信號分析我們設(shè)計的是基于PowerPC 的主板,主要由處理器MPC755、北橋MPC107、北橋PowerSpanII、VME 橋CA91C142B 等一些電路組成,上面的高速信號如圖2-1 所示。板上高速信號主要包括:時鐘信號、60X 總線信號、L2 Cache 接口信號、Memory 接口信號、PCI 總線0 信號、PCI 總線1 信號、VME 總線信號。這些信號的布線需要特別注意。由于高速信號較多,布線前后對信號進(jìn)行了仿真分析,仿真工具采用MENTOR 公司的Hyperlynx7.1 仿真軟件,它可以進(jìn)行布線前仿真和布線后仿真。

    標(biāo)簽: HyperLynx 仿真軟件 主板設(shè)計 中的應(yīng)用

    上傳時間: 2013-11-04

    上傳用戶:herog3

  • PCB Translator_CAMCAD轉(zhuǎn)換器

    資料說明介紹 PCB Translator_CAMCAD轉(zhuǎn)換器3.95版本,里面含CAMCAD_3.9.5a_crack文件,可以對軟件進(jìn)行破解 (需要安裝PCB Translator后才能進(jìn)行破解) 針對PCB設(shè)計文件的RSI轉(zhuǎn)換器能夠轉(zhuǎn)換PCB設(shè)計和生產(chǎn)所需要的所有信息。它們包括:庫,布置位置,插入屬性信息,網(wǎng)表,走線,文字和銅箔,以及其它相關(guān)的項目。不需要執(zhí)行"導(dǎo)入Gerber"和"交叉參考"就可以完成所有這些工作。事實上,根本不需要定義參考,因為軟件可以從原始文件格式中提取出CAD數(shù)據(jù),并把它直接輸出到新的文件格式中。只需要注意CAD系統(tǒng)本身的限制就可以了。 CAMCAD PCB 轉(zhuǎn)換器 CAMCAD PCB 轉(zhuǎn)換器是一個功能完善的PCB CAD 轉(zhuǎn)換器,圖形用戶界面也很淺顯易懂。CAMCAD PCB 轉(zhuǎn)換器支持大多數(shù)流行的CAD格式,比如Cadence Allegro, Orcad, MENTOR and Accel EDA,也支持工業(yè)標(biāo)準(zhǔn)格式,比如GenCAM, GenCAD, and IPC-D-356.CAMCAD PCB 轉(zhuǎn)換器允許導(dǎo)入CAD文件到CAMCAD圖形用戶環(huán)境中,校驗數(shù)據(jù),修改數(shù)據(jù),然后可以把數(shù)據(jù)導(dǎo)出為任意格式的文件。這些特性意味著用戶可以完全控制所有的事情,比如層的轉(zhuǎn)換,也能解決CAD格式之間不兼容的問題。 一個案例,如果要轉(zhuǎn)換Cadence Allegro文件到PADS,所有必須的設(shè)計信息都會包含在新的文件中。不過,Cadence Allegro允許板子上的銅箔重疊,PADS卻不允許。Allegro 文件可以正常導(dǎo)入到CAMCAD。如果要立即把這個文件導(dǎo)出到PADS,程序會有錯誤提示。這時,可以使用CAMCAD的數(shù)據(jù)處理特性來改變有問題的銅箔,解決問題后再導(dǎo)出到PADS。 下面的矩陣表格,列出了CAMCAD PCB 轉(zhuǎn)換器所支持的當(dāng)前PCB的轉(zhuǎn)換組合。Import Modules 一列中列出了可以被導(dǎo)入(讀取)的所有ECAD文件格式。Export Modules一行中列出了可以被導(dǎo)出(寫)的文件格式。在這個矩陣中的任意輸入和輸出模塊組合轉(zhuǎn)換都是可行的。當(dāng)然,沒有任何ECAD到ECAD的轉(zhuǎn)換器是絕對完美的。由于ECAD layout系統(tǒng)有自己獨特的特性,而這些可能不能直接轉(zhuǎn)換到另一個有自己獨特特性的ECAD系統(tǒng)中。 CAMCAD PCB 轉(zhuǎn)換器支持的組合   建議配置:Windows 2000 或者 XP Professional,800 MHZ 處理器,512MB RAM 17"顯示器,1024×768分辨率 Copyright 2004 Router Solutions Incorporated RSI Reserves the right to make changes to its specifications and products without prior notice. CAMCAD is a registered trademark of Router Solutions Incorporated. All rights reserved. RSI recognizes other brand and product names as trademarks or registered trademarks of their respective holders.  

    標(biāo)簽: Translator_CAMCAD PCB 轉(zhuǎn)換器

    上傳時間: 2014-07-31

    上傳用戶:Shaikh

  • PCB Translator_CAMCAD轉(zhuǎn)換器

    資料說明介紹 PCB Translator_CAMCAD轉(zhuǎn)換器3.95版本,里面含CAMCAD_3.9.5a_crack文件,可以對軟件進(jìn)行破解 (需要安裝PCB Translator后才能進(jìn)行破解) 針對PCB設(shè)計文件的RSI轉(zhuǎn)換器能夠轉(zhuǎn)換PCB設(shè)計和生產(chǎn)所需要的所有信息。它們包括:庫,布置位置,插入屬性信息,網(wǎng)表,走線,文字和銅箔,以及其它相關(guān)的項目。不需要執(zhí)行"導(dǎo)入Gerber"和"交叉參考"就可以完成所有這些工作。事實上,根本不需要定義參考,因為軟件可以從原始文件格式中提取出CAD數(shù)據(jù),并把它直接輸出到新的文件格式中。只需要注意CAD系統(tǒng)本身的限制就可以了。 CAMCAD PCB 轉(zhuǎn)換器 CAMCAD PCB 轉(zhuǎn)換器是一個功能完善的PCB CAD 轉(zhuǎn)換器,圖形用戶界面也很淺顯易懂。CAMCAD PCB 轉(zhuǎn)換器支持大多數(shù)流行的CAD格式,比如Cadence Allegro, Orcad, MENTOR and Accel EDA,也支持工業(yè)標(biāo)準(zhǔn)格式,比如GenCAM, GenCAD, and IPC-D-356.CAMCAD PCB 轉(zhuǎn)換器允許導(dǎo)入CAD文件到CAMCAD圖形用戶環(huán)境中,校驗數(shù)據(jù),修改數(shù)據(jù),然后可以把數(shù)據(jù)導(dǎo)出為任意格式的文件。這些特性意味著用戶可以完全控制所有的事情,比如層的轉(zhuǎn)換,也能解決CAD格式之間不兼容的問題。 一個案例,如果要轉(zhuǎn)換Cadence Allegro文件到PADS,所有必須的設(shè)計信息都會包含在新的文件中。不過,Cadence Allegro允許板子上的銅箔重疊,PADS卻不允許。Allegro 文件可以正常導(dǎo)入到CAMCAD。如果要立即把這個文件導(dǎo)出到PADS,程序會有錯誤提示。這時,可以使用CAMCAD的數(shù)據(jù)處理特性來改變有問題的銅箔,解決問題后再導(dǎo)出到PADS。 下面的矩陣表格,列出了CAMCAD PCB 轉(zhuǎn)換器所支持的當(dāng)前PCB的轉(zhuǎn)換組合。Import Modules 一列中列出了可以被導(dǎo)入(讀取)的所有ECAD文件格式。Export Modules一行中列出了可以被導(dǎo)出(寫)的文件格式。在這個矩陣中的任意輸入和輸出模塊組合轉(zhuǎn)換都是可行的。當(dāng)然,沒有任何ECAD到ECAD的轉(zhuǎn)換器是絕對完美的。由于ECAD layout系統(tǒng)有自己獨特的特性,而這些可能不能直接轉(zhuǎn)換到另一個有自己獨特特性的ECAD系統(tǒng)中。 CAMCAD PCB 轉(zhuǎn)換器支持的組合   建議配置:Windows 2000 或者 XP Professional,800 MHZ 處理器,512MB RAM 17"顯示器,1024×768分辨率 Copyright 2004 Router Solutions Incorporated RSI Reserves the right to make changes to its specifications and products without prior notice. CAMCAD is a registered trademark of Router Solutions Incorporated. All rights reserved. RSI recognizes other brand and product names as trademarks or registered trademarks of their respective holders.  

    標(biāo)簽: Translator_CAMCAD PCB 轉(zhuǎn)換器

    上傳時間: 2014-12-31

    上傳用戶:wvbxj

  • 可編輯程邏輯及IC開發(fā)領(lǐng)域的EDA工具介紹

    EDA (Electronic Design Automation)即“電子設(shè)計自動化”,是指以計算機(jī)為工作平臺,以EDA軟件為開發(fā)環(huán)境,以硬件描述語言為設(shè)計語言,以可編程器件PLD為實驗載體(包括CPLD、FPGA、EPLD等),以集成電路芯片為目標(biāo)器件的電子產(chǎn)品自動化設(shè)計過程?!肮び破涫?,必先利其器”,因此,EDA工具在電子系統(tǒng)設(shè)計中所占的份量越來越高。下面就介紹一些目前較為流行的EDA工具軟件。 PLD 及IC設(shè)計開發(fā)領(lǐng)域的EDA工具,一般至少要包含仿真器(Simulator)、綜合器(Synthesizer)和配置器(Place and Routing, P&R)等幾個特殊的軟件包中的一個或多個,因此這一領(lǐng)域的EDA工具就不包括Protel、PSpice、Ewb等原理圖和PCB板設(shè)計及電路仿真軟件。目前流行的EDA工具軟件有兩種分類方法:一種是按公司類別進(jìn)行分類,另一種是按功能進(jìn)行劃分。 若按公司類別分,大體可分兩類:一類是EDA 專業(yè)軟件公司,業(yè)內(nèi)最著名的三家公司是Cadence、Synopsys和MENTOR Graphics;另一類是PLD器件廠商為了銷售其產(chǎn)品而開發(fā)的EDA工具,較著名的公司有Altera、Xilinx、lattice等。前者獨立于半導(dǎo)體器件廠商,具有良好的標(biāo)準(zhǔn)化和兼容性,適合于學(xué)術(shù)研究單位使用,但系統(tǒng)復(fù)雜、難于掌握且價格昂貴;后者能針對自己器件的工藝特點作出優(yōu)化設(shè)計,提高資源利用率,降低功耗,改善性能,比較適合產(chǎn)品開發(fā)單位使用。 若按功能分,大體可以分為以下三類。 (1) 集成的PLD/FPGA開發(fā)環(huán)境 由半導(dǎo)體公司提供,基本上可以完成從設(shè)計輸入(原理圖或HDL)→仿真→綜合→布線→下載到器件等囊括所有PLD開發(fā)流程的所有工作。如Altera公司的MaxplusⅡ、QuartusⅡ,Xilinx公司的ISE,Lattice公司的 ispDesignExpert等。其優(yōu)勢是功能全集成化,可以加快動態(tài)調(diào)試,縮短開發(fā)周期;缺點是在綜合和仿真環(huán)節(jié)與專業(yè)的軟件相比,都不是非常優(yōu)秀的。 (2) 綜合類 這類軟件的功能是對設(shè)計輸入進(jìn)行邏輯分析、綜合和優(yōu)化,將硬件描述語句(通常是系統(tǒng)級的行為描述語句)翻譯成最基本的與或非門的連接關(guān)系(網(wǎng)表),導(dǎo)出給PLD/FPGA廠家的軟件進(jìn)行布局和布線。為了優(yōu)化結(jié)果,在進(jìn)行較復(fù)雜的設(shè)計時,基本上都使用這些專業(yè)的邏輯綜合軟件,而不采用廠家提供的集成PLD/FPGA開發(fā)工具。如Synplicity公司的Synplify、Synopsys公司的FPGAexpress、FPGA Compiler Ⅱ等。 (3) 仿真類 這類軟件的功能是對設(shè)計進(jìn)行模擬仿真,包括布局布線(P&R)前的“功能仿真”(也叫“前仿真”)和P&R后的包含了門延時、線延時等的“時序仿真”(也叫“后仿真”)。復(fù)雜一些的設(shè)計,一般需要使用這些專業(yè)的仿真軟件。因為同樣的設(shè)計輸入,專業(yè)軟件的仿真速度比集成環(huán)境的速度快得多。此類軟件最著名的要算Model Technology公司的Modelsim,Cadence公司的NC-Verilog/NC-VHDL/NC-SIM等。 以上介紹了一些具代表性的EDA 工具軟件。它們在性能上各有所長,有的綜合優(yōu)化能力突出,有的仿真模擬功能強(qiáng),好在多數(shù)工具能相互兼容,具有互操作性。比如Altera公司的 QuartusII集成開發(fā)工具,就支持多種第三方的EDA軟件,用戶可以在QuartusII軟件中通過設(shè)置直接調(diào)用Modelsim和 Synplify進(jìn)行仿真和綜合。 如果設(shè)計的硬件系統(tǒng)不是很大,對綜合和仿真的要求不是很高,那么可以在一個集成的開發(fā)環(huán)境中完成整個設(shè)計流程。如果要進(jìn)行復(fù)雜系統(tǒng)的設(shè)計,則常規(guī)的方法是多種EDA工具協(xié)調(diào)工作,集各家之所長來完成設(shè)計流程。

    標(biāo)簽: EDA 編輯 邏輯

    上傳時間: 2013-10-11

    上傳用戶:1079836864

  • Creating Safe State Machines(MENTOR)

      Finite state machines are widely used in digital circuit designs. Generally, when designing a state machine using an HDL, the synthesis tools will optimize away all states that cannot be reached and generate a highly optimized circuit. Sometimes, however, the optimization is not acceptable. For example, if the circuit powers up in an invalid state, or the circuit is in an extreme working environment and a glitch sends it into an undesired state, the circuit may never get back to its normal operating condition.

    標(biāo)簽: Creating Machines MENTOR State

    上傳時間: 2013-11-02

    上傳用戶:xauthu

  • 在allegro中出gerber文件和CAM350中導(dǎo)入

    適用范圍:  Cadence Allegro 15.2  MENTOR CAM350 8.7

    標(biāo)簽: allegro gerber CAM 350

    上傳時間: 2013-10-30

    上傳用戶:1051290259

主站蜘蛛池模板: 长沙县| 三台县| 哈巴河县| 米泉市| 漳浦县| 衡阳县| 平邑县| 江西省| 宁南县| 安乡县| 察哈| 桓台县| 石柱| 平潭县| 明溪县| 遂溪县| 石泉县| 凤庆县| 勃利县| 溧水县| 房产| 都安| 天门市| 平顺县| 盘锦市| 铅山县| 大荔县| 项城市| 澜沧| 海安县| 红安县| 堆龙德庆县| 花莲市| 和龙市| 稻城县| 缙云县| 汝阳县| 永福县| 洞头县| 油尖旺区| 宣化县|