三相相序缺相檢測電路TC783A TC783A為三相相序和缺相檢測電路,可用作檢測三相正弦波電壓的相序和缺相狀態,同時有保護功能,具有單電源,功耗小,功能強,輸入阻抗高,采樣方便,外接元件少等優點。使用在控制板上,對三相電壓進行指示;也可在電機上使用,對電機的正反轉進行控制和缺相進行保護。一.TC783A電路具備以下特點:單電源工作,電源電壓9-15V。對輸入正弦波電壓設計為施密特檢測,有效去除干擾。動態檢測三相的存在,分別對三相輸出指示。正反序輸出指示。有過壓保護的設計,外電壓和內基準比較,有鎖定和不鎖定兩種輸出。二、電路框圖與工作原理三相電壓信號A、B、C經分壓電阻網絡分別進入電路1、2、3腳,通過對正弦波進行施密特檢測了解信號的存在并送入缺相檢測電路檢測后輸出指示,電路13腳為內部脈沖發生電路的外接電容約為0.1-0.15u。三相正弦輸入正常時,對應A、B、C輸入1、2、3腳的輸出端12、11、10腳輸出為低電平;當某一相沒有輸入信號時,對應的輸出腳上將有高電平。根據缺相檢測的結果,在不缺相的情況下相序指示電路將輸出相序,在三相電壓信號A、B、C進入電路1、2、3腳的狀態下,9腳輸出高電平指示正序;而在三相電壓信號A、C、B進入電路1、2、3腳的狀態下,8腳輸出高電平指示反序。在缺相狀態下,9腳8腳皆輸出低電平。電路另外還設計了保護電路,可對過流、過壓信號進行檢測和輸出。5腳為采樣輸入端,輸入信號與電路內的6V基準比較,并在電路6腳輸出。如果采樣高于6V,輸出高電平。4腳對輸出方式將有兩種控制選擇:4腳接低電平,輸出為不鎖定輸出,即輸入高輸出高,輸入低輸出低;4腳接高電平,輸出為鎖定輸出,這時輸入高輸出高,而輸入低后輸出仍高,需要4腳接地復位才能輸出低。用戶進行選擇。
上傳時間: 2022-06-25
上傳用戶:
矢量控制(FOC)基本原理一、基本概念1.1模型等效原則交流電機三相對稱的靜止繞組A、B、C,通以三相平衡的正弦電流時,所產生的合成磁動勢是旋轉磁動勢F,它在空間呈正弦分布,以同步轉速o1(即電流的角頻率)順著A-B-C的相序旋轉。這樣的物理模型如圖1-1a所示。然而,旋轉磁動勢并不一定非要三相不可,單相除外,二相、三相、四相……等任意對稱的多相繞組,通以平衡的多相電流,都能產生旋轉磁動勢,當然以兩相最為簡單。圖1-1b中繪出了兩相靜止繞組a和β,它們在空間互差90°,通以時間上互差90°的兩相平衡交流電流,也產生旋轉磁動勢F。再看圖1-1c中的兩個互相垂直的繞組M和T,通以直流電流in和i,產生合成磁動勢F,如果讓包含兩個繞組在內的整個鐵心以同步轉速旋轉,則磁動勢F自然也隨之旋轉起來,成為旋轉磁動勢。把這個旋轉磁動勢的大小和轉速也控制成與圖1-1a一樣,那么這三套繞組就等效了。
上傳時間: 2022-06-30
上傳用戶:zhaiyawei
好吧,電路很簡單,可是元件值如何選?射頻器件差一點就差很多,是不是一定要用專用的射頻元件?做為常溫測試來說,普通器件就可以滿足,當然,如果要考慮溫度、諧波、靈敏度等,電感還是選用高Q的,電容選擇COG材質的。看看PA元件如何選,AN435里寫得很清楚。不想看原理的可以直接參考其值:按以上參考值出17-19dBm是可以的,但是要滿打滿的出到20dBm,或者大于20dBm則需要根據板子微調部分元件,在你不知道如果調試時,可以小范圍調整一下CM以及天線開關后面的低通濾波器,如果還是不行,那就調電感吧。不想深究的可以跳過本節了,下面是AN435里對于PA匹配的原理性說明,感興趣的可以繼續往下面看,其實Sl4432的硬件手冊里說得是很全的,多看手冊可以學到很多。Sl4432內部的PA并非傳統的A,B,C類放大器,也不是D類,而是E類放大器,其實就是一個開關而已。下圖是AN435里一個開關類射頻放大器的結構圖。這個放大器理解起來很容易,比傳統ABC類放大器容易多了。其中Lchoke為上拉電感,與三極管C極的電阻是一樣的作用,在S0開關時,會給Cshunt充電,經過CO和LO組成的帶通濾器器,濾除開關過程中產生的雜波及諧波,再經過Lx就可以得到一個正弦波。這類放大器只是提供一個方波,再通過LC選頻。
上傳時間: 2022-07-03
上傳用戶:bluedrops
網上的資源,但是么有word形式。想免費分享,但必須有1積分。 FOC主要是通過對電機電流的控制實現對電機轉矩(電流)、速度、位置的控制。通常是電流作為最內環,速度是中間環,位置作為最外環。本程序是DSP2812控制永磁同步電機高精度控制代碼,根據Uref實際所在的扇區,確定Tx和Ty實際所對應的電壓矢量,就可以計算出T1,T2,T3的值;然后再根據Uref所在的扇區畫出類似圖十三的三相PWM波形,就可以確定T1,T2,T3分別對應到三相A,B,C的哪一個通道,再賦值給對應通道的捕獲比較寄存器,就完成了SVPWM算法。適合從事電機控制方面工作的研發人員作為參考學習使用。
上傳時間: 2022-07-04
上傳用戶:
1.2 源代碼表示不考慮主題,列舉 15 000行源代碼本身就是一件難事。下面是所有源代碼都使用的文本格式:1.2.1 將擁塞窗口設置為13 8 7 - 3 8 8 這是文件t c p _ s u b r . c中的函數t c p _ q u e n c h。這些源文件名引用4 . 4 B S D - L i t e發布的文件。4 . 4 B S D在1 . 1 3節中討論。每個非空白行都有編號。正文所描述的代碼的起始和結束位置的行號記于行開始處,如本段所示。有時在段前有一個簡短的描述性題頭,對所描述的代碼提供一個概述。這些源代碼同4 . 4 B S D - L i t e發行版一樣,偶爾也包含一些錯誤,在遇到時我們會提出來并加以討論,偶爾還包括一些原作者的編者評論。這些代碼已通過了 G N U縮進程序的運行,使它們從版面上看起來具有一致性。制表符的位置被設置成 4個欄的界線使得這些行在一個頁面中顯示得很合適。在定義常量時,有些 # i f d e f語句和它們的對應語句 # e n d i f被刪去(如:G A T E W A Y和M R O U T I N G,因為我們假設系統被作為一個路由器或多播路由器 )。所有r e g i s t e r說明符被刪去。有些地方加了一些注釋,并且一些注釋中的印刷錯誤被修改了,但代碼的其他部分被保留下來。這些函數大小不一,從幾行 (如前面的t c p _ q u e n c h)到最大11 0 0行(t c p _ i n p u t)。超過大約4 0行的函數一般被分成段,一段一段地顯示。雖然盡量使代碼和相應的描述文字放在同一頁或對開的兩頁上,但為了節約版面,不可能完全做到。本書中有很多對其他函數的交叉引用。為了避免給每個引用都添加一個圖號和頁碼,書封底內頁中有一個本書中描述的所有函數和宏的字母交叉引用表和描述的起始頁碼。因為本書的源代碼來自公開的 4 . 4 B S D _ L i t e版,因此很容易獲得它的一個拷貝:附錄 B詳細說明了各種方法。當你閱讀文章時,有時它會幫助你搜索一個在線拷貝 [例如U n i x程序grep ( 1 )]。描述一個源代碼模塊的各章通常以所討論的源文件的列表開始,接著是全局變量、代碼維護的相關統計以及一個實際系統的一些例子統計,最后是與所描述協議相關的 S N M P變量。全局變量的定義通常跨越各種源文件和頭文件,因此我們將它們集中到的一個表中以便于參考。這樣顯示所有的統計,簡化了后面當統計更新時對代碼的討論。卷 1的第2 5章提供了S N M P的所有細節。我們在本文中關心的是由內核中的 T C P / I P例程維護的、支持在系統上運行的S N M P代理的信息。TCP IP詳解 卷1協議 :http://dl.21ic.com/download/tcpip-288223.html TCP IP詳解 卷2實現 :http://dl.21ic.com/download/tcpip-288224.html TCPIP詳解卷三:TCP事務協議,HTTP,NNTP和UNIX域協議 :http://dl.21ic.com/download/tcpip-288225.html
上傳時間: 2022-07-27
上傳用戶:
VIP專區-嵌入式/單片機編程源碼精選合集系列(13)資源包含以下內容:1. CPMinterrupt 860中斷管理.2. 菲利普LPC900系列寫Flash源碼.3. 前段時間做了一個AT91M55800的芯片測試.4. tms320c5402 bootloader.5. tms320c54x realtime os.6. tms320 c5416 boot code.7. MGLS-240128TA液晶點陣顯示驅動程序.8. 嵌入式WINDOWSCE的書.9. 嵌入式TCP/IP包.10. sl811hs的host源程序.11. 嵌入式產品中的osip的源代碼..12. msp430的FLASH自編程子程序.13. IGNITE開發板說明書.14. 嵌入式實時系統中的優先級反轉問題.15. 僅供參考.16. 僅供參考.17. LCD driver 程序.18. 一個能跨頁面讀寫的I2C源碼.19. 一個2051控制兩個步進電機的源碼.20. 1330液晶源碼(可直接調用漢字).21. pcf8583 常用時鐘芯片的使用.22. 1815 LCD drive IC 類驅動測試程序.23. 內存檢測程序源代碼.24. 嵌入式系統詞匯表.25. demonstrate how to use the bulk endpoint pairing feature of the EZ-USB chip.26. A Simple isochronous transfer. Reads 8051 ports A,B and C, and continuously sends a five byte packet.27. 44b0x bootloader.28. 鍵盤只有一個鍵 b.29. tornado安裝說明及KEY.30. 6711a板程序的傅立葉變換.31. 6711開發的源程序.32. 6711開發程序例子.33. 6711開發板源程序.34. 6711開發板源程序.35. 智能樓宇自動控制系統.36. YAFFS的升級版本YAFFS2.37. 嵌入開發筆記 用ps閱讀器打開.38. 嵌入式系統的重要概念.39. 嵌入式系統的調試方法.40. 一個在mck2407板上控制無刷電機恒速運行的程序.
上傳時間: 2013-07-21
上傳用戶:eeworm
ASIC對產品成本和靈活性有一定的要求.基于MCU方式的ASIC具有較高的靈活性和較低的成本,然而抗干擾性和可靠性相對較低,運算速度也受到限制.常規ASIC的硬件具有速度優勢和較高的可靠性及抗干擾能力,然而不是靈活性較差,就是成本較高.與傳統硬件(CHW)相比,具有一定可配置特性的場可編程門陣列(FPGA)的出現,使建立在可再配置硬件基礎上的進化硬件(EHW)成為智能硬件電路設計的一種新方法.作為進化算法和可編程器件技術相結合的產物,可重構FPGA的研究屬于EHW的研究范疇,是研究EHW的一種具體的實現方法.論文認為面向分類的專用類可重構FPGA(ASR-FPGA)的研究,可使可重構電路粒度劃分的針對性更強、設計更易實現.論文研究的可重構FPGA的BCH通訊糾錯碼進化電路是一類ASR-FPGA電路的具體方法,具有一定的實用價值.論文所做的工作主要包括:(1)BCH編譯碼電路的設計——求取實驗用BCH碼的生成多項式和校驗多項式及其相應的矩陣并構造實驗用BCH碼;(2)建立基于可重構FPGA的基核——構造具有可重構特性的硬件功能單元,以此作為可重構BCH碼電路的設計基礎;(3)構造實現可重構BCH糾錯碼電路的方法——建立可重構糾錯碼硬件電路算法并進行實驗驗證;(4)在可重構糾錯碼電路基礎上,構造進化硬件控制功能塊的結構,完成各進化RLA控制模塊的驗證和實現.課題是將可重構BCH碼的編譯碼電路的實現作為一類ASR-FPGA的研究目標,主要成果是根據可編程邏輯電路的特點,選擇一種可編程樹的電路模型,并將它作為可重構FPGA電路的基核T;通過對循環BCH糾錯碼的構造原理和電路結構的研究,將基核模型擴展為能滿足糾錯碼電路需要的糾錯碼基本功能單元T;以T作為再劃分的基本單元,對FPGA進行"格式化",使T規則排列在FPGA上,通過對T的控制端的不同配置來實現糾錯碼的各個功能單元;在可重構基核的基礎上提出了糾錯碼重構電路的嵌套式GA理論模型,將嵌套式GA的染色體串作為進化硬件描述語言,通過轉換為相應的VHDL語言描述以實現硬件電路;采用RLA模型的有限狀態機FSM方式實現了可重構糾錯碼電路的EHW的各個控制功能塊.在實驗方面,利用Xilinx FPGA開發系統中的VHDL語言和電路圖相結合的設計方法建立了循環糾錯碼基核單元的可重構模型,進行循環糾錯BCH碼的電路和功能仿真,在Xilinx公司的Virtex600E芯片進行了FPGA實現.課題在研究模型上選取的是比較基本的BCH糾錯碼電路,立足于解決基于可重構FPGA核的設計的基本問題.課題的研究成果及其總結的一套ASR-FPGA進化硬件電路的設計方法對實際的進化硬件設計具有一定的實際指導意義,提出的基于專用類基核FPGA電路結構的研究方法為新型進化硬件的器件結構的設計也可提供一種借鑒.
上傳時間: 2013-07-01
上傳用戶:myworkpost
特點: 精確度0.1%滿刻度 可作各式數學演算式功能如:A+B/A-B/AxB/A/B/A&B(Hi or Lo)/|A|/ 16 BIT類比輸出功能 輸入與輸出絕緣耐壓2仟伏特/1分鐘(input/output/power) 寬范圍交直流兩用電源設計 尺寸小,穩定性高
上傳時間: 2014-12-23
上傳用戶:ydd3625
特點(FEATURES) 精確度0.1%滿刻度 (Accuracy 0.1%F.S.) 可作各式數學演算式功能如:A+B/A-B/AxB/A/B/A&B(Hi or Lo)/|A| (Math functioA+B/A-B/AxB/A/B/A&B(Hi&Lo)/|A|/etc.....) 16 BIT 類比輸出功能(16 bit DAC isolating analog output function) 輸入/輸出1/輸出2絕緣耐壓2仟伏特/1分鐘(Dielectric strength 2KVac/1min. (input/output1/output2/power)) 寬范圍交直流兩用電源設計(Wide input range for auxiliary power) 尺寸小,穩定性高(Dimension small and High stability)
上傳時間: 2013-11-24
上傳用戶:541657925
a_bit equ 20h ;個位數存放處 b_bit equ 21h ;十位數存放處 temp equ 22h ;計數器寄存器 star: mov temp,#0 ;初始化計數器 stlop: acall display inc temp mov a,temp cjne a,#100,next ;=100重來 mov temp,#0 next: ljmp stlop ;顯示子程序 display: mov a,temp ;將temp中的十六進制數轉換成10進制 mov b,#10 ;10進制/10=10進制 div ab mov b_bit,a ;十位在a mov a_bit,b ;個位在b mov dptr,#numtab ;指定查表啟始地址 mov r0,#4 dpl1: mov r1,#250 ;顯示1000次 dplop: mov a,a_bit ;取個位數 MOVC A,@A+DPTR ;查個位數的7段代碼 mov p0,a ;送出個位的7段代碼
上傳時間: 2013-11-06
上傳用戶:lx9076