亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

LVTTL

  • 低速率語音聲碼器的研究與實現

    數字語音通信是當前信息產業中發展最快、普及面最廣的業務。語音信號壓縮編碼是數字語音信號處理的一個方面,它和通信領域聯系最為密切。在現有的語音編碼中,美國聯邦標準混合激勵線性預測(MELP—Mixed Excited Linear Prediction)算法在2.4kb/s的碼率下取得了較好的語音質量,具有廣闊的應用前景。 FPGA作為一種快速、高效的硬件平臺在數字信號處理和通信領域具有著獨特的優勢。現代大容量、高速度的FPGA一般都內嵌有可配置的高速RAM、PLL、LVDS、LVTTL以及硬件乘法累加器等DSP模塊。用FPGA來實現數字信號處理可以很好地解決并行性和速度問題,而且其靈活的可配置特性,使得FPGA構成的DSP系統非常易于修改、測試及硬件升級。 本論文闡述了一種基于FPGA的混合激勵線性預測聲碼器的研究與設計。首先介紹了語音編碼研究的發展狀況以及低速率語音編碼研究的意義,接著在對MELP算法進行深入分析的基礎上,提出了利用DSP Builder在Matlab中建模的思路及實現過程,最后本文把重點放在MELP聲碼器的編解碼器設計上,利用DSP Builder、QuartusⅡ分別設計了其中的濾波器、分幀加窗處理、線性預測分析等關鍵模塊。 在Simulink環境下運用SignalCompiler對編解碼系統進行功能仿真,為了便于仿真,系統中沒有設計的模塊在Simulink中用數學模型代替,仿真結果表明,合成語音信號與原始信號很好的擬合,系統編解碼后語音質量基本良好。

    標簽: 低速 語音 聲碼器

    上傳時間: 2013-06-02

    上傳用戶:lili1990

  • 線性及邏輯器件選擇指南

    緒論 3線性及邏輯器件新產品優先性計算領域4PCI Express®多路復用技術USB、局域網、視頻多路復用技術I2C I/O擴展及LED驅動器RS-232串行接口靜電放電(ESD)保護服務器/存儲10GTL/GTL+至LVTTL轉換PCI Express信號開關多路復用I2C及SMBus接口RS-232接口靜電放電保護消費醫療16電源管理信號調節I2C總線輸入/輸出擴展電平轉換靜電放電保護 手持設備22電平轉換音頻信號路由I2C基帶輸入/輸出擴展可配置小邏輯器件靜電放電保護鍵區控制娛樂燈光顯示USB接口工業自動化31接口——RS-232、USB、RS-485/422繼電器及電機控制保持及控制:I2C I/O擴展信號調節便攜式工業(掌上電腦/掃描儀) 36多路復用USB外設卡接口接口—RS-232、USB、RS-485/422I2C控制靜電放電保護 對于任意外部接口連接器的端口來說,靜電放電的沖擊一直是對器件可靠性的威脅。許多低電壓核心芯片或系統級的特定用途集成電路(ASIC)提供了器件級的人體模型(HBM)靜電放電保護,但無法應付系統級的靜電放電。一個卓越的靜電放電解決方案應該是一個節省空間且經濟高效的解決方案,可保護系統的相互連接免受外部靜電放電的沖擊。

    標簽: 線性 邏輯器件 選擇指南

    上傳時間: 2013-10-18

    上傳用戶:mikesering

  • GM8284C LVDS轉LVTTL LVDS信號接收

    標簽: LVDS 8284C LVTTL 8284

    上傳時間: 2013-10-21

    上傳用戶:784533221

  • 一博科技PCB設計指導書VER1.0. 66頁

    一博科技PCB設計指導書VER1.0. 66頁常見信號介紹  1.1 數字信號  1.1.1 CPU 常稱處理器,系統通過數據總線、地址總線、控制總線實現處理器、控制芯片、存 儲器之間的數據交換。  地址總線:ADD* (如:ADDR1)  數據總線:D* (如:SDDATA0)  控制總線:讀寫信號(如:WE_N),片選信號(如:SDCS0_N),地址行列選擇信 號(如:SDRAS_N),時鐘信號(如:CLK),時鐘使能信號(如:SDCKE)等。  與CPU對應的存儲器是SDRAM,以及速率較高的DDR存儲器:  SDRAM:是目前主推的PC100和PC133規范所廣泛使用的內存類型,它的帶寬為64位, 支持3.3V電壓的LVTTL,目前產品的最高速度可達5ns。它與CPU使用相同的時鐘頻 率進行數據交換,它的工作頻率是與CPU的外頻同步的,不存在延遲或等待時間。 SDRAM與時鐘完全同步。  DDR:速率比SDRAM高的內存器,可達到800M,它在時鐘觸發沿的上、下沿都能進行 數據傳輸,所以即使在133MHz的總線頻率下的帶寬也能達到2.128GB/s。它的地址 與其它控制界面與SDRAM相同,支持2.5V/1.8V的SSTL2標準. 阻抗控制在50Ω±10 %. 利用時鐘的邊緣進行數據傳送的,速率是SDRAM的兩倍. 其時鐘是采用差分方 式。  1.1.2 PCI  PCI總線:PCI總線是一種高速的、32/64位的多地址/數據線,用于控制器件、外圍 接口、處理器/存儲系統之間進行互聯。PCI 的信號定義包括兩部份(如下圖):必 須的(左半部份)與可選的(右半部份)。其中“# ”代表低電平有效。

    標簽: pcb設計

    上傳時間: 2022-02-06

    上傳用戶:得之我幸78

主站蜘蛛池模板: 吉木乃县| 丹江口市| 嵊泗县| 郧西县| 依安县| 武山县| 剑川县| 陈巴尔虎旗| 土默特左旗| 礼泉县| 乌兰浩特市| 太和县| 彰武县| 岳普湖县| 开江县| 贡觉县| 沙洋县| 恭城| 峨山| 海伦市| 临江市| 靖远县| 二连浩特市| 剑河县| 宜章县| 建宁县| 巴里| 星子县| 和林格尔县| 册亨县| 庆元县| 衡阳市| 孝义市| 嘉禾县| 横山县| 河曲县| 神木县| 丰宁| 芷江| 潼关县| 河源市|