網上的資源,但是么有word形式。想免費分享,但必須有1積分。 FOC主要是通過對電機電流的控制實現對電機轉矩(電流)、速度、位置的控制。通常是電流作為最內環,速度是中間環,位置作為最外環。本程序是DSP2812控制永磁同步電機高精度控制代碼,根據Uref實際所在的扇區,確定Tx和Ty實際所對應的電壓矢量,就可以計算出T1,T2,T3的值;然后再根據Uref所在的扇區畫出類似圖十三的三相PWM波形,就可以確定T1,T2,T3分別對應到三相A,B,C的哪一個通道,再賦值給對應通道的捕獲比較寄存器,就完成了SVPWM算法。適合從事電機控制方面工作的研發人員作為參考學習使用。
上傳時間: 2022-07-04
上傳用戶:
1.2 源代碼表示不考慮主題,列舉 15 000行源代碼本身就是一件難事。下面是所有源代碼都使用的文本格式:1.2.1 將擁塞窗口設置為13 8 7 - 3 8 8 這是文件t c p _ s u b r . c中的函數t c p _ q u e n c h。這些源文件名引用4 . 4 B S D - L i t e發布的文件。4 . 4 B S D在1 . 1 3節中討論。每個非空白行都有編號。正文所描述的代碼的起始和結束位置的行號記于行開始處,如本段所示。有時在段前有一個簡短的描述性題頭,對所描述的代碼提供一個概述。這些源代碼同4 . 4 B S D - L i t e發行版一樣,偶爾也包含一些錯誤,在遇到時我們會提出來并加以討論,偶爾還包括一些原作者的編者評論。這些代碼已通過了 G N U縮進程序的運行,使它們從版面上看起來具有一致性。制表符的位置被設置成 4個欄的界線使得這些行在一個頁面中顯示得很合適。在定義常量時,有些 # i f d e f語句和它們的對應語句 # e n d i f被刪去(如:G A T E W A Y和M R O U T I N G,因為我們假設系統被作為一個路由器或多播路由器 )。所有r e g i s t e r說明符被刪去。有些地方加了一些注釋,并且一些注釋中的印刷錯誤被修改了,但代碼的其他部分被保留下來。這些函數大小不一,從幾行 (如前面的t c p _ q u e n c h)到最大11 0 0行(t c p _ i n p u t)。超過大約4 0行的函數一般被分成段,一段一段地顯示。雖然盡量使代碼和相應的描述文字放在同一頁或對開的兩頁上,但為了節約版面,不可能完全做到。本書中有很多對其他函數的交叉引用。為了避免給每個引用都添加一個圖號和頁碼,書封底內頁中有一個本書中描述的所有函數和宏的字母交叉引用表和描述的起始頁碼。因為本書的源代碼來自公開的 4 . 4 B S D _ L i t e版,因此很容易獲得它的一個拷貝:附錄 B詳細說明了各種方法。當你閱讀文章時,有時它會幫助你搜索一個在線拷貝 [例如U n i x程序grep ( 1 )]。描述一個源代碼模塊的各章通常以所討論的源文件的列表開始,接著是全局變量、代碼維護的相關統計以及一個實際系統的一些例子統計,最后是與所描述協議相關的 S N M P變量。全局變量的定義通常跨越各種源文件和頭文件,因此我們將它們集中到的一個表中以便于參考。這樣顯示所有的統計,簡化了后面當統計更新時對代碼的討論。卷 1的第2 5章提供了S N M P的所有細節。我們在本文中關心的是由內核中的 T C P / I P例程維護的、支持在系統上運行的S N M P代理的信息。TCP IP詳解 卷1協議 :http://dl.21ic.com/download/tcpip-288223.html TCP IP詳解 卷2實現 :http://dl.21ic.com/download/tcpip-288224.html TCPIP詳解卷三:TCP事務協議,HTTP,NNTP和UNIX域協議 :http://dl.21ic.com/download/tcpip-288225.html
上傳時間: 2022-07-27
上傳用戶:
VIP專區-嵌入式/單片機編程源碼精選合集系列(13)資源包含以下內容:1. CPMinterrupt 860中斷管理.2. 菲利普LPC900系列寫Flash源碼.3. 前段時間做了一個AT91M55800的芯片測試.4. tms320c5402 bootloader.5. tms320c54x realtime os.6. tms320 c5416 boot code.7. MGLS-240128TA液晶點陣顯示驅動程序.8. 嵌入式WINDOWSCE的書.9. 嵌入式TCP/IP包.10. sl811hs的host源程序.11. 嵌入式產品中的osip的源代碼..12. msp430的FLASH自編程子程序.13. IGNITE開發板說明書.14. 嵌入式實時系統中的優先級反轉問題.15. 僅供參考.16. 僅供參考.17. LCD driver 程序.18. 一個能跨頁面讀寫的I2C源碼.19. 一個2051控制兩個步進電機的源碼.20. 1330液晶源碼(可直接調用漢字).21. pcf8583 常用時鐘芯片的使用.22. 1815 LCD drive IC 類驅動測試程序.23. 內存檢測程序源代碼.24. 嵌入式系統詞匯表.25. demonstrate how to use the bulk endpoint pairing feature of the EZ-USB chip.26. A Simple isochronous transfer. Reads 8051 ports A,B and C, and continuously sends a five byte packet.27. 44b0x bootloader.28. 鍵盤只有一個鍵 b.29. tornado安裝說明及KEY.30. 6711a板程序的傅立葉變換.31. 6711開發的源程序.32. 6711開發程序例子.33. 6711開發板源程序.34. 6711開發板源程序.35. 智能樓宇自動控制系統.36. YAFFS的升級版本YAFFS2.37. 嵌入開發筆記 用ps閱讀器打開.38. 嵌入式系統的重要概念.39. 嵌入式系統的調試方法.40. 一個在mck2407板上控制無刷電機恒速運行的程序.
上傳時間: 2013-07-21
上傳用戶:eeworm
VIP專區-嵌入式/單片機編程源碼精選合集系列(84)資源包含以下內容:1. 基于fpga和sopc的用VHDL語言編寫的EDA的PS/2鼠標與VGA控制模塊.2. 基于fpga和sopc的用VHDL語言編寫的EDA的VGA彩條信號顯示控制器.3. 基于fpga和sopc的用VHDL語言編寫的EDA的VGA圖像顯示控制器.4. 基于fpga和sopc的用VHDL語言編寫的EDA的PS/2和VGA控制顯示控制器.5. 基于fpga和sopc的用VHDL語言編寫的EDA的USB控制模塊程序.6. 基于fpga和sopc的用VHDL語言編寫的EDA的32位Nios CPU嵌入式系統軟硬件設計.7. 基于fpga和sopc的用VHDL語言編寫的EDA的32位Nios CPU嵌入式系統及其DMA設計俄羅斯方塊游戲機.8. 北京革新公司的2410的看門狗測試程序.9. 基于PHILIPS ARM7的I2C驅動程序.10. rf cc2420開發的PROTEL原理圖 處理器mega128 公司內部資料.11. MP4 AVI CODE AND TFT LCD CODE.12. 鼠標驅動范例.13. 采用CPLD來培植ALTERA公司的CYCLONE系列FPGA.14. DVB系統的SDI數據數據傳輸接口.15. VHDL數字鐘 數字電子鐘 此數字電子鐘具有的功能包括: 1. 計時.16. 這十篇論文主要講述了VXWORKS對外設的控制和通訊.17. 這是語音芯片ISD4004的操作代碼.18. 這是芯片PMC6388的硬件初始化程序.19. 優先級算法以及調度算法中其他的算法。想要下載的朋友可以看看.20. 基于DAM6416開發板的PCI下載程序.21. 基于DAM6416的通過PCI的主機和視頻口的通信程序.22. 基于DAM6416的通過PCI的視頻口和主機的通信程序.23. 自己編制的加法器的verilog程序 希望對大家有所幫助.24. 在win(2000/2003)下面制作CRAMFS映像文件 專門用于嵌入式Linux開發 由于網絡上沒有類似的軟件 索性自己寫了一個 經過測試OK 全部源代碼.25. 51按鍵典型程序 51按鍵典型程序.26. 液晶顯示控制模塊T6963的完整C函數,包括圖形文本方式顯示.27. arm開發板資料CPLD源代碼armcore9.28. G729編碼和解碼的Matlab源程序 調用方法: 1.需要編碼時.29. 我編的遺傳算法matlab程序.30. MPS430ZIGBB PPT文檔 相關介紹 對了解有一定作用.31. 該程序用來測試89C51與IDE硬盤的接口.32. 一個使用PROTEL99設計的一款程控濾波器.33. 2410開發板底板原理圖.34. 大學當中跟別人做的一個東西.35. C8051F350的抗干擾數據采集程序.36. 完整的在Windows下 PCI CAN卡的驅動程序及測試程序.37. 功能:雙字節十六進制小數轉換成雙字節BCD碼小數 入口條件:待轉換的雙字節十六進制小數在R2、R3中。 出口信息:轉換后的雙字節BCD碼小數仍在R2、R3中。 影響資源:PSW、A、B、R2.38. 浮點數代數值比較(不影響待比較操作數) 入口條件:待比較操作數分別在[R0]和[R1]中。 出口信息:若CY=1.39. 功能:浮點取整函數 入口條件:操作數在[R0]中。 出口信息:結果仍在[R0]中。 影響資源:PSW、A、R2、R3、R4、位PFA 堆棧需求: 6字節.40. 功能:浮點倒數函數 入口條件:操作數在[R0]中。 出口信息:OV=0時.
標簽: 顯微
上傳時間: 2013-04-15
上傳用戶:eeworm
VIP專區-嵌入式/單片機編程源碼精選合集系列(121)資源包含以下內容:1. U盤對考的例子程序 U盤對考的例子程序.2. The book is organized around 55 specific guidelines, each of which describes a way to write better C.3. CC2430DB電路圖.4. tms320c6000 將用戶程序寫入到flash.5. 是法國NUM數控系統1006的PLC控制軟件。.6. 一本關于C8051F原理和應用的書.7. 19264說明與顯示程序,對學習19264初學者很有用.8. 一個經典的東東.9. SD卡的SD模式的讀寫驅動.10. LPC2142 LCD12232的顯示動畫例程.11. 一段菜單與界面的程序 效果很好 有圖片展示.12. 本驅動程序是24064液晶(肇慶金鵬產品 型號Ocmj4×15D)上使用 控制器為8822 MCU為89S52 效果很好。可以用于8822控制器上的液晶.13. blackfin533開發FFTC語言實現.14. GUI設計.15. 梁祝樂曲演奏電路設計.16. USB網卡dm9601芯片的驅動程序.17. 實現51與計算機的通信測試 通過1602LCD顯示通信的數據.18. 本科教育的實體實例.19. S3C44B0學習板原理圖.20. 液晶顯示模塊概述 一、液晶顯示模塊概述 RT19264D漢字圖形點陣液晶顯示模塊.21. 嵌入式硬件設計實用手冊.22. 射頻識別利用nrf 2401芯片實現收發功能.23. 基于DE2實驗板.24. bc7281b芯片在avr單片機上的應用.25. I2C eprom 讀寫程序設計.26. ds1302的中文資料.27. FPGA的英文資料,介紹的比較詳細EPF10系列的.28. 基于數碼管的四位動態同步顯示.29. ATMEL169PV,開發詳細資料,其中包含源程序代碼.30. 高頻波形.31. TL431應用.TL431,A、B集成電路是三端可編程并聯穩壓二極管。.32. uart pci 等verilog hdl 代碼.33. HD300 Mp3播放器電路圖 CPU部分.34. 通過VERILOG HDL語言使用CPLD連接PS2鍵盤..35. dspic61010A串口通訊程序.36. PIC單片機的C語言編程.37. protel 設計電路的相關資料,暫時只有一部分,等我再傳.38. 采用異步方式傳送數據.39. 一種好的統計參數估計方法.其中的原代碼為國外學者編寫.40. 這個源代碼是關于利用MODEM實現單片機與PC通信的程序.
標簽: 光電檢測技術
上傳時間: 2013-07-05
上傳用戶:eeworm
運動控制技術是機電一體化的核心部分,提高運動控制技術水平對于提高我國的機電一體化技術具有至關重要的作用。運動控制技術的發展是制造自動化前進的旋律,是推動新的產業革命的關鍵技術。對于數控系統來說,最重要的是控制各個電機軸的運動,這是運動控制器接收并依照數控裝置的指令來控制各個電機軸運動從而實現數控加工的,數據加工中的定位控制精度、速度調節的性能等重要指標都與運動控制器直接相關。目前對數控系統的研究都集中在插入PC的NC控制器的研究上,而其核心部分就是對步進、伺服電機進行控制的運動控制卡的研究。對PC-NC來說,運動控制卡的性能很大程度上決定了整個數控系統的性能,而微電子和數字信號處理技術的發展及其應用,使運動控制卡的性能得到了不斷改進,集成度和可靠性大大提高。 本課題通過對運動控制技術的深入研究,并針對國內運動控制技術的研究起步較晚的現狀,結合當前運動控制領域的具體需要,緊跟當前運動控制技術研究的發展趨勢,吸收了數控技術和相關運動控制技術的最新成果,提出了基于PCI和FPGA的方案,研制了一款比較新穎的、功能強大的、具有很大柔性的四軸多功能運動控制卡。 本課題的具體研究主要有以下幾方面: 首先,通過對運動控制卡及運動控制系統等行業現狀的全面調研,和對運動控制技術的深入學習,在比較了幾種常用的運動控制方案的基礎上,提出了基于FPGA的運動控制設計方案,并規劃了板卡的總體設計。 其次,根據總體設計,規劃了板卡的結構,詳細劃分并實現了FPGA各部分的功能;利用光電隔離原理設計了數字輸入/輸出電路。 再次,利用FPGA的資源實現了PCI從設備接口,達到跟控制卡通信的目的,針對運動控制中的一些具體問題,如運動平穩性、實時控制以及多軸聯動等,在FPGA上設計了四軸運動控制電路,定義了各個寄存器的具體功能,設計了功能齊全的加/減速控制電路、變頻分配電路、倍頻分頻電路和三個功能各異的計數器電路等,自動降速點運動、A/B相編碼器倍頻計數電路等特殊功能。最后,進行了本運動控制卡的測試,從測試和應用結果來看,該卡達到預期的要求。
上傳時間: 2013-07-27
上傳用戶:zgu489
ASIC對產品成本和靈活性有一定的要求.基于MCU方式的ASIC具有較高的靈活性和較低的成本,然而抗干擾性和可靠性相對較低,運算速度也受到限制.常規ASIC的硬件具有速度優勢和較高的可靠性及抗干擾能力,然而不是靈活性較差,就是成本較高.與傳統硬件(CHW)相比,具有一定可配置特性的場可編程門陣列(FPGA)的出現,使建立在可再配置硬件基礎上的進化硬件(EHW)成為智能硬件電路設計的一種新方法.作為進化算法和可編程器件技術相結合的產物,可重構FPGA的研究屬于EHW的研究范疇,是研究EHW的一種具體的實現方法.論文認為面向分類的專用類可重構FPGA(ASR-FPGA)的研究,可使可重構電路粒度劃分的針對性更強、設計更易實現.論文研究的可重構FPGA的BCH通訊糾錯碼進化電路是一類ASR-FPGA電路的具體方法,具有一定的實用價值.論文所做的工作主要包括:(1)BCH編譯碼電路的設計——求取實驗用BCH碼的生成多項式和校驗多項式及其相應的矩陣并構造實驗用BCH碼;(2)建立基于可重構FPGA的基核——構造具有可重構特性的硬件功能單元,以此作為可重構BCH碼電路的設計基礎;(3)構造實現可重構BCH糾錯碼電路的方法——建立可重構糾錯碼硬件電路算法并進行實驗驗證;(4)在可重構糾錯碼電路基礎上,構造進化硬件控制功能塊的結構,完成各進化RLA控制模塊的驗證和實現.課題是將可重構BCH碼的編譯碼電路的實現作為一類ASR-FPGA的研究目標,主要成果是根據可編程邏輯電路的特點,選擇一種可編程樹的電路模型,并將它作為可重構FPGA電路的基核T;通過對循環BCH糾錯碼的構造原理和電路結構的研究,將基核模型擴展為能滿足糾錯碼電路需要的糾錯碼基本功能單元T;以T作為再劃分的基本單元,對FPGA進行"格式化",使T規則排列在FPGA上,通過對T的控制端的不同配置來實現糾錯碼的各個功能單元;在可重構基核的基礎上提出了糾錯碼重構電路的嵌套式GA理論模型,將嵌套式GA的染色體串作為進化硬件描述語言,通過轉換為相應的VHDL語言描述以實現硬件電路;采用RLA模型的有限狀態機FSM方式實現了可重構糾錯碼電路的EHW的各個控制功能塊.在實驗方面,利用Xilinx FPGA開發系統中的VHDL語言和電路圖相結合的設計方法建立了循環糾錯碼基核單元的可重構模型,進行循環糾錯BCH碼的電路和功能仿真,在Xilinx公司的Virtex600E芯片進行了FPGA實現.課題在研究模型上選取的是比較基本的BCH糾錯碼電路,立足于解決基于可重構FPGA核的設計的基本問題.課題的研究成果及其總結的一套ASR-FPGA進化硬件電路的設計方法對實際的進化硬件設計具有一定的實際指導意義,提出的基于專用類基核FPGA電路結構的研究方法為新型進化硬件的器件結構的設計也可提供一種借鑒.
上傳時間: 2013-07-01
上傳用戶:myworkpost
實現4種常見波形正弦、三角、鋸齒、方波(A、B)的頻率、幅度可控輸出(方波A的占空比也是可控的),可以存儲任意波形特征數據并能重現該波形,還可完成各種波形的線形疊加輸出。
上傳時間: 2013-04-24
上傳用戶:vendy
特點: 精確度0.1%滿刻度 可作各式數學演算式功能如:A+B/A-B/AxB/A/B/A&B(Hi or Lo)/|A|/ 16 BIT類比輸出功能 輸入與輸出絕緣耐壓2仟伏特/1分鐘(input/output/power) 寬范圍交直流兩用電源設計 尺寸小,穩定性高
上傳時間: 2014-12-23
上傳用戶:ydd3625
在高速數字電路飛速發展的今天,信號的頻率不斷提高, 信號完整性設計在P C B設計中顯得日益重要。其中由于傳輸線效應所引起的信號反射問題是信號完整性的一個重要方面。本文研究分析了高速PCB 設計中的反射問題的產生原因,并利用HyperLynx 軟件進行了仿真,最后提出了相應的解決方法。
上傳時間: 2013-10-16
上傳用戶:2728460838