pxa270的datasheet 很詳細(xì)的inter pxa27x系列的8M datasheet
標(biāo)簽: datasheet pxa inter 270
上傳時(shí)間: 2017-01-24
上傳用戶(hù):xfbs821
《Serv-U FTP的建立和維護(hù)手冊(cè)》講解了利用Serv-U建立及維護(hù)FTP站點(diǎn)的方法及對(duì)故障的排出等。
上傳時(shí)間: 2017-03-03
上傳用戶(hù):woshiayin
THE fundamental implementation of inter- nationalization. The examples are based on a Windows Forms application using Visual Studio 2005 and the .NET Framework 2.0
標(biāo)簽: nationalization implementation fundamental examples
上傳時(shí)間: 2013-12-18
上傳用戶(hù):ggwz258
inter process communication tutorial
標(biāo)簽: communication tutorial process inter
上傳時(shí)間: 2017-03-26
上傳用戶(hù):playboys0
inter Nor Flash 驅(qū)動(dòng),在Zoran39135和Zoran39140平臺(tái)上編譯通過(guò),很容易移植到別的平臺(tái)上去
標(biāo)簽: inter Flash Nor 驅(qū)動(dòng)
上傳時(shí)間: 2017-05-08
上傳用戶(hù):fanboynet
good explaination of inter prediction used in x264 encoder
標(biāo)簽: explaination prediction encoder inter
上傳時(shí)間: 2017-06-07
上傳用戶(hù):ccclll
I2C program (Inter IC bus)
標(biāo)簽: program Inter I2C bus
上傳時(shí)間: 2017-07-19
上傳用戶(hù):gtf1207
嵌入式系統(tǒng)上 常用 Philips developed Inter-IC bus I2C 之介紹
標(biāo)簽: developed Inter-IC Philips I2C
上傳時(shí)間: 2013-12-27
上傳用戶(hù):songyue1991
說(shuō)明:支持標(biāo)準(zhǔn)MD5、SHA1、Inno密碼、QQ密碼、Serv-U密碼。 支持多線(xiàn)程。 支持進(jìn)度保存、讀取。 源碼說(shuō)明:源碼中僅使用了Raize系列三方控件包。 本打算寫(xiě)成P2P模式,越多人用,解一個(gè)密碼越快。可惜空閑時(shí)間有限。
標(biāo)簽: Serv-U Raize Inno SHA1
上傳時(shí)間: 2013-12-24
上傳用戶(hù):love1314
I2C(Inter Integrated Circuits)是Philips公司開(kāi)發(fā)的用于芯片之間連接的串行總線(xiàn),以其嚴(yán)格的規(guī)范、卓越的性能、簡(jiǎn)便的操作和眾多帶I2C接口的外圍器件而得到廣泛的應(yīng)用并受到普遍的歡迎。 現(xiàn)場(chǎng)可編程門(mén)陣列(FPGA)設(shè)計(jì)靈活、速度快,在數(shù)字專(zhuān)用集成電路的設(shè)計(jì)中得到了廣泛的應(yīng)用。本論文主要討論了如何利用Verilog/FPGA來(lái)實(shí)現(xiàn)一個(gè)隨機(jī)讀/寫(xiě)的I2C接口電路,實(shí)現(xiàn)與外圍I2C接口器件E2PROM進(jìn)行數(shù)據(jù)通信,實(shí)現(xiàn)讀、寫(xiě)等功能,傳輸速率實(shí)現(xiàn)為100KBps。在Modelsim6.0仿真軟件環(huán)境中進(jìn)行仿真,在Xilinx公司的ISE9.li開(kāi)發(fā)平臺(tái)上進(jìn)行了下載,搭建外圍電路,用Agilem邏輯分析儀進(jìn)行數(shù)據(jù)采集,分析測(cè)試結(jié)果。 首先,介紹了微電子設(shè)計(jì)的發(fā)展概況以及設(shè)計(jì)流程,重點(diǎn)介紹了HDL/FPGA的設(shè)計(jì)流程。其次,對(duì)I2C串行總線(xiàn)進(jìn)行了介紹,重點(diǎn)說(shuō)明了總線(xiàn)上的數(shù)據(jù)傳輸格式并對(duì)所使用的AT24C02 E2PROM存儲(chǔ)器的讀/寫(xiě)時(shí)序作了介紹。第三,基于Verilog _HDL設(shè)計(jì)了隨機(jī)讀/寫(xiě)的I2C接口電路、測(cè)試模塊和顯示電路;接口電路由同步有限狀態(tài)機(jī)(FSM)來(lái)實(shí)現(xiàn);測(cè)試模塊首先將數(shù)據(jù)寫(xiě)入到AT24C02的指定地址,接著將寫(xiě)入的數(shù)據(jù)讀出,并將兩個(gè)數(shù)據(jù)顯示在外圍LED數(shù)碼管和發(fā)光二極管上,從而直觀地比較寫(xiě)入和輸出的數(shù)據(jù)的正確性。FPGA下載芯片為Xilinx SPARTAN Ⅲ XC3S200。第四,用Agilent邏輯分析儀進(jìn)行傳輸數(shù)據(jù)的采集,分析數(shù)據(jù)傳輸?shù)臅r(shí)序,從而驗(yàn)證電路設(shè)計(jì)的正確性。最后,論文對(duì)所取得的研究成果進(jìn)行了總結(jié),并展望了下一步的工作。
上傳時(shí)間: 2013-06-27
上傳用戶(hù):liuchee
蟲(chóng)蟲(chóng)下載站版權(quán)所有 京ICP備2021023401號(hào)-1