HIP:Host Identity Protocol,主機識別協(xié)議,這個HIPL則是linux下的HIP源碼。HIp為網(wǎng)絡提供更好的安全,更高的隱私需求,也更好的支持了多播,移動性
標簽: Identity Protocol Host HIP
上傳時間: 2013-12-31
上傳用戶:a6697238
網(wǎng)絡中的服務質(zhì)量一直都是一個很棘手的問題,本文是今年的著名大學的碩士論文,主要討論了多播方面的服務質(zhì)量問題
標簽: 網(wǎng)絡 服務質(zhì)量
上傳時間: 2016-11-07
上傳用戶:asddsd
本書全面深入地講述了套接口API網(wǎng)絡編程的既成事實標準,對X/open傳輸接口API也作了廣泛的介紹。 本書從對套接口API的綜合討論開始,論述了基本編程內(nèi)容后,即轉入高級套接口編程的相關主題,包括IPv4與IPv6的互操作性; UNIX域協(xié)議、非阻塞I/O、路由套接口、廣播、多播、線程、原始套接口、數(shù)據(jù)鏈路訪向等, 對于客戶一服務程序的各種設計方法也作了完整的探討。在敘述X/Open傳輸接口API時, 還對記這種設備驅(qū)動機制作了深入分析。在附錄中又給出了IPv6、ICMPV6、虛擬網(wǎng)絡等新內(nèi)容。 本書內(nèi)容詳盡且具權威性,幾乎每章都提供精選的習題, 是計算機和網(wǎng)絡專業(yè)高年級本科生和研究生的首選教材。本書也可作為網(wǎng)絡研究和開發(fā)人員的自學教材和參考書。
標簽: API 套接 網(wǎng)絡編程 標準
上傳時間: 2014-12-07
上傳用戶:sk5201314
Linux系統(tǒng)下,基于NS2的多播算法模擬,.tcl文件,需要添加的類ns2-2.33中已帶
標簽: Linux
上傳時間: 2014-01-25
上傳用戶:zq70996813
Linux下的voip通信終端軟件,common目綠為多媒體開發(fā)包,主要提供內(nèi)存mbus,md5,hmac,網(wǎng)絡接口方面的函數(shù).rat為主要的函數(shù)集.
標簽: common Linux voip mbus
上傳時間: 2015-04-28
上傳用戶:songnanhua
實現(xiàn)一套網(wǎng)路TCP/IP的嵌入式系統(tǒng)測試程式...希望可以在多平臺下運行
標簽: TCP IP 嵌入式 系統(tǒng)
上傳時間: 2016-09-23
上傳用戶:xsnjzljj
slickeditv10.0linuxcrackz.w.t.zip SlickEdit v10.0 for linux 注冊機 在國內(nèi)網(wǎng)站上找了N天都沒找到,在國外一家網(wǎng)站找到。雖然不是源代碼,但是SlickEdit是Linux下最好用的30多種編程IDE。這個是注冊機安裝文件在百度裡找吧
標簽: 10.0 linuxcrackz slickeditv SlickEdit
上傳時間: 2013-12-10
上傳用戶:大融融rr
tcp ip 作者: W.Richard Stevens 國際知名的Unix和網(wǎng)絡專家,《TCP/IP 詳解》(三卷本)作者 W.Richard Stevens(1951-1999),是國際知名的Unix和網(wǎng)絡專家;受人尊敬的計算機圖書作家;同時他還是廣受歡迎的教師和顧問。Stevens先生1951年生于贊比亞,他的家庭曾多次搬遷,最終定居于南非。早年,他就讀于美國弗吉尼亞州的費什本軍事學校,后獲得密歇根大學學士、亞利桑那大學系統(tǒng)工程碩士和博士學位。他曾就職于基特峰國家天文臺,從事計算機編程;還曾在康涅狄格州紐黑文市的健康系統(tǒng)國際公司任主管計算機服務的副總裁。 1.1
標簽: Richard Stevens Unix tcp
上傳時間: 2014-01-21
上傳用戶:685
C++神經(jīng)網(wǎng)絡,c++,BP網(wǎng)絡模型,適用于多對一
標簽:
上傳時間: 2017-04-09
上傳用戶:iswlkje
當前,隨著電子技術的飛速發(fā)展,智能化系統(tǒng)中需要傳輸?shù)臄?shù)據(jù)量日益增大,要求數(shù)據(jù)傳送的速度也越來越快,傳統(tǒng)的數(shù)據(jù)傳輸方式已無法滿足目前的要求。在此前提下,采用高速數(shù)據(jù)傳輸技術成為必然,DMA(直接存儲器訪問)技術就是較理想的解決方案之一,能夠滿足信息處理實時性和準確性的要求。 本文以EDA工具、硬件描述語言和可編程邏輯器件(FPGA)為技術支撐,設計DMA控制器的總體結構。在通道檢測模塊中,解決了信號抗干擾和請求信號撤銷問題,并提出并行通道檢測算法;在優(yōu)先級管理模塊中提出了動態(tài)優(yōu)先級端口響應機制;在傳輸模塊中采用狀態(tài)機的設計思想設計多個通道的數(shù)據(jù)傳輸。通過各模塊問題的解決及新方法的采用,最終設計出基于FPGA的多通道DMA控制器的IP軟核。實驗仿真結果表明,本控制器傳輸速度較快,主頻達100MHz以上,且工作穩(wěn)定。
標簽: FPGA DMA 多通道
上傳時間: 2013-05-16
上傳用戶:希醬大魔王
蟲蟲下載站版權所有 京ICP備2021023401號-1