VIP專區(qū)-嵌入式/單片機(jī)編程源碼精選合集系列(155)資源包含以下內(nèi)容:1. 陽(yáng)初底版原理圖 pdf格式的,僅供參考. e.2. 汽車電氣線路圖讀圖基礎(chǔ).3. 西門子編程教程:詳述SIMATIC S7-300 PLC系統(tǒng)特性及硬件構(gòu)成 3.1 S7-300 PLC系統(tǒng)結(jié)構(gòu).4. 改進(jìn)的膠印機(jī)控制程序.5. 液晶顯示程序--HT1621點(diǎn)亮全部位元.6. PLC實(shí)驗(yàn)設(shè)計(jì)交通燈完整程序及過(guò)程分析,是浙大一門課程的大作業(yè).7. vb與plc通信 vb 使用mscomm1 控件與三菱plc通信程序.8. 自行車?yán)锍瘫黼娮酉到y(tǒng)設(shè)計(jì)---基于PLC 完整論文.9. ST TDA7540B 源代碼 I2C 控制.10. 本例的源描述超過(guò)了演示版限制的300行, 如果您需要對(duì)其進(jìn)行編譯與模擬,請(qǐng)與北京理工大學(xué) ASIC研究所聯(lián)系,獲取Talent系統(tǒng)的完全版本. 聯(lián)系方法: 電.11. 本例的源描述超過(guò)了演示版限制的300行, 如果您需要對(duì)其進(jìn)行編譯與模擬,請(qǐng)與北京理工大學(xué) ASIC研究所聯(lián)系,獲取Talent系統(tǒng)的完全版本. 聯(lián)系方法:.12. 第78例到第89例是一個(gè)芯片完整描述的各個(gè)部分,但是 它們的源描述所使用的包的源描述超過(guò)了演示版限制的300行, 目前不能進(jìn)行編譯與模擬, 如果您需要對(duì)其進(jìn)行編譯與模擬,請(qǐng)與北.13. 44b0開(kāi)發(fā)板試驗(yàn)代碼ucos實(shí)驗(yàn)MP3.14. led,key,i2c,uart,adc,rtc,wdt測(cè)SHI 文件代碼.15. 1.16. 基于AT89S52的可調(diào)數(shù)字時(shí)鐘.17. 溫度控制的電路原理圖.18. 紅外遙控邏輯分析器。原代碼+電路圖 - RAR 壓縮文件.19. 一步 基于ADS1.2進(jìn)行開(kāi)發(fā)設(shè)計(jì).20. GPRS模組資料包含DEMO.21. 臺(tái)達(dá)PLC內(nèi)部寄存器地址與modbus地址映射表.22. 臺(tái)達(dá)plC內(nèi)部寄存器與modbus地址映射表.23. IO口蜂鳴器輸出頻率的采集.24. 諾基亞3310液晶使用程序,包括了硬件電路和完整的程序!.25. AVR-8515單片機(jī)開(kāi)發(fā)的DS1302+162A+18b20+M8515做的溫度時(shí)鐘顯示程序!.26. ash script guide in which the detailed introduction is given.27. 485通訊源程序.28. M25P80的操作.29. RS485通訊程序.30. ATMEL XMEGA crypto program-task2..31. ATMEL XMEGA crypto program-task3..32. ATMEL XMEGA crypto program-task4..33. ATMEL XMEGA ADC Compare Function program..34. vb與三菱PLC的通信例子 對(duì)初學(xué)者很有用的.35. 2410支持以太網(wǎng)加載的bootload代碼.36. 能將256色bmp位圖轉(zhuǎn)換為C語(yǔ)言數(shù)組格式的工具.37. 基于ARM和Linux的嵌入式系統(tǒng)研究與應(yīng)用.38. FAT32中英文標(biāo)準(zhǔn)及源代碼,文檔包括英文原版和本人翻譯的.39. LCD1602 顯示秒表 LCD1602應(yīng)用實(shí)例.40. 加密鍵盤原理圖設(shè)計(jì).
上傳時(shí)間: 2013-06-28
上傳用戶:eeworm
VIP專區(qū)-嵌入式/單片機(jī)編程源碼精選合集系列(156)資源包含以下內(nèi)容:1. 《嵌入式應(yīng)用程序開(kāi)發(fā)綜合試驗(yàn)9例》含有9個(gè)嵌入式應(yīng)用實(shí)踐源程序。.2. NiosII NiosII!! SOPC CRC32 SOPC SOPC 自定義外設(shè).3. 一個(gè)電話本的程序.4. 嵌入式minigui 中自定義控件的應(yīng)用實(shí)例。不下后悔!.5. minigui 時(shí)間控件的使用方法.6. 嵌入式linux 設(shè)備驅(qū)動(dòng)程序.7. uart-I2C, working on PIC18F2420.8. 基于mips cpu,在u-boot系統(tǒng)下磁盤驅(qū)動(dòng)程序。.9. 可以應(yīng)用到IAR EWARM-EV V5.20破解 使用方法: 1:首先用iarid.exe產(chǎn)生ID 2:使用iarkg.exe產(chǎn)生lic文件.10. 嵌入式開(kāi)發(fā)前景和趨勢(shì).11. 嵌入式視頻有下載器下載方法及一些基本的調(diào)試技巧。.12. 同濟(jì)大學(xué)嵌入式學(xué)習(xí)文檔.13. 轉(zhuǎn)載其他網(wǎng)站的資料與大家分享.14. LED點(diǎn)陣顯示屏掃描程序.15. altera公司開(kāi)發(fā)銷售的DE2開(kāi)發(fā)平臺(tái)原理圖.16. 基于飛斯卡爾MC9S08QG8的基本程序開(kāi)發(fā)代碼.17. 本程序中用到DS1302以及液晶等模塊.18. 一個(gè)垃圾壓縮車的PLC程序。采用X端口作為模擬量轉(zhuǎn)換后的數(shù)據(jù)量輸入口。這種方法不需要買模擬量模塊.19. 這是一個(gè)信號(hào)發(fā)生器得程序.20. 這個(gè)程序可以用作寄存器的使用.21. FAT32文件應(yīng)用.22. 電源管理代碼 基于linux2.6.10!apm方式的電源管理!很好的資料!做arm平臺(tái)使用.23. I2C zongxian 總線 親自編譯.24. 用Verilog 實(shí)現(xiàn)將比特流數(shù)據(jù)轉(zhuǎn)化為SPI協(xié)議數(shù)據(jù)的適配器.25. 最新F2系列的部分外圍模塊中文PDF,來(lái)自USER GUIDE的翻譯.26. 單詞計(jì)算器,可以統(tǒng)計(jì)你輸入的單詞的字母數(shù)有多少個(gè)等多個(gè)程序.27. FIBER AND wire product designed guider..28. xilin,ise_9.01的使用.29. ISE、Keil_C.30. 一本不錯(cuò)的數(shù)字圖像處理書(岡薩雷斯中文版)總共有三個(gè)壓縮文件需要放在一起解壓縮.31. miniARM嵌入式web主程序,需要在運(yùn)行miniarm.32. 單片機(jī)操作ocmj12232c-1屏的源代碼.33. ISP1582 原理圖.34. x-wrt is the GUI config tool for openwrt,which is a open project about wireless Router.35. 首先介紹了合成孔徑雷達(dá)(SAR)的特點(diǎn).36. tms320vc5509a usb boot.37. 基于Altera fpga 的軟核 nios2的串口調(diào)試代碼.38. cip51 i2c.39. 此源碼為ocm12864系列字符液晶顯示模塊KEIL uVision3 for ARM.40. 此源碼為KEIL uVision3 for ARM 的ocm12864系列字符液晶顯示模塊。.
上傳時(shí)間: 2013-06-27
上傳用戶:eeworm
51單片機(jī)定時(shí)器時(shí)間計(jì)算工具,即是計(jì)算定時(shí)器溢出時(shí)間TH0,TL0也是研究51單片機(jī)定時(shí)器的軟件模形。軟件中分析了定時(shí)器的工作流程和寄存器功能。可以助你更深刻的了解51單片機(jī)定時(shí)器。
標(biāo)簽: EDA 數(shù)字系統(tǒng)
上傳時(shí)間: 2013-07-27
上傳用戶:eeworm
為了提高特定應(yīng)用環(huán)境下的運(yùn)行速度,DSP增加了許多特殊的指令和功能單 元,體系結(jié)構(gòu)越來(lái)越不規(guī)則。傳統(tǒng)的代碼生成算法是一種分治算法,沒(méi)有考慮指 令和寄存器之間的約束關(guān)系,難以應(yīng)用在DSP編譯器中。必須為DSP編譯器發(fā) 展出新的代碼生成算法,以適應(yīng)新的需求和挑戰(zhàn)。本文主要研究了DSP編譯器 的若干關(guān)鍵技術(shù),DSP編譯器的目標(biāo)機(jī)器平臺(tái)是浙江大學(xué)自主研發(fā)的媒體DSP —SPOCK。
標(biāo)簽: DSP 編譯器 關(guān)鍵技術(shù)
上傳時(shí)間: 2013-06-02
上傳用戶:黑漆漆
本文論述了基于ST7FMC的電動(dòng)摩托車控制系統(tǒng)的研究。 近年來(lái),由于燃油交通工具尾氣排放對(duì)城市空氣造成的嚴(yán)重污染,以及人們生活水平、環(huán)保意識(shí)的逐漸提高,綠色交通工具己成為時(shí)代發(fā)展的重要課題。考慮到我國(guó)目前的國(guó)情,發(fā)展電動(dòng)車具有重要的環(huán)保意義。 隨著電機(jī)技術(shù)及功率器件性能的不斷提高,電動(dòng)車的控制器發(fā)展迅速。但是目前市場(chǎng)上大多數(shù)的電動(dòng)車產(chǎn)品均采用低集成度元件控制裝置,功能過(guò)于簡(jiǎn)單,不能充分發(fā)揮系統(tǒng)潛力及處理一些特殊的控制問(wèn)題。 提出了基于意法半導(dǎo)體芯片ST7FMC的永磁無(wú)刷直流電動(dòng)機(jī)的控制系統(tǒng)設(shè)計(jì)方案,進(jìn)行了低成本、高智能的無(wú)刷直流電機(jī)控制系統(tǒng)設(shè)計(jì),能滿足更多應(yīng)用場(chǎng)合的需要。主要從以下幾個(gè)方面進(jìn)行了分析與研究: 首先,建立無(wú)刷直流電機(jī)的數(shù)學(xué)模型,并分析其電機(jī)運(yùn)行特性。 其次,根據(jù)ST專用單片機(jī)的特點(diǎn)詳細(xì)設(shè)計(jì)了系統(tǒng)的控制策略:將調(diào)速系統(tǒng)設(shè)計(jì)為電流、速度雙閉環(huán)的PI算法控制,以保證調(diào)速性能和電流控制精度;采用ST芯片固有的寄存器進(jìn)行速度的檢測(cè),比較精確;將相電流檢測(cè)設(shè)計(jì)成母線電流PWM On中點(diǎn)檢測(cè);采用了高性能的驅(qū)動(dòng)集成電路IR2136來(lái)驅(qū)動(dòng)MOSFET組成的全橋逆變電路;驅(qū)動(dòng)方式采用新型的凸形波驅(qū)動(dòng)控制方法。 最后,組裝了試驗(yàn)樣車,通過(guò)實(shí)驗(yàn)室觀測(cè)及實(shí)地運(yùn)行,驗(yàn)證了系統(tǒng)運(yùn)行的可靠性。 由此得出結(jié)論:本課題設(shè)計(jì)的基于ST7FMC的電動(dòng)摩托車控制系統(tǒng)具有運(yùn)行性能良好、可靠性高的特點(diǎn),為后續(xù)的研究工作提供了一定的基礎(chǔ)。
標(biāo)簽: ST7FMC 電動(dòng)摩托車 控制系統(tǒng)
上傳時(shí)間: 2013-05-17
上傳用戶:電子世界
本文闡述了微處理器芯片S3C2410的內(nèi)核、處理器模式、寄存器組、存儲(chǔ)系統(tǒng)、尋址方式以及中斷模式。研究了處理器的啟動(dòng)下載代碼bootloader,并將裁減后的bootloader映像文件下載到ARM平臺(tái)的Flash中;對(duì)嵌入式linux操作系統(tǒng)!文件系統(tǒng)和基于圖形庫(kù)的應(yīng)用軟件的開(kāi)發(fā)也做了初步的研究。
標(biāo)簽: ARM 嵌入式系統(tǒng) 移植
上傳時(shí)間: 2013-06-17
上傳用戶:wl9454
一本很好的匯編語(yǔ)言教程,跟大家一起分享 課程介紹 第1章 預(yù)備知識(shí) 1.1 匯編語(yǔ)言的由來(lái)及其特點(diǎn) 1 機(jī)器語(yǔ)言 2 匯編語(yǔ)言 3 匯編程序 4 匯編語(yǔ)言的主要特點(diǎn) 5 匯編語(yǔ)言的使用領(lǐng)域 1.2 數(shù)據(jù)的表示和類型 1 數(shù)值數(shù)據(jù)的表示 2 非數(shù)值數(shù)據(jù)的表示 3 基本的數(shù)據(jù)類型 1.3 習(xí)題 第2章 CPU資源和存儲(chǔ)器 2.1 寄存器組 1 寄存器組 2 通用寄存器的作用 3 專用寄存器的作用 2.2 存儲(chǔ)器的管理模式 1 16位微機(jī)的內(nèi)存管理模式 2 32位微機(jī)的內(nèi)存管理模式 2.3 習(xí)題 第3章 操作數(shù)的尋址方式 3.1 立即尋址方式 3.2 寄存器尋址方式 3.3 直接尋址方式 3.4 寄存器間接尋址方式 3.5 寄存器相對(duì)尋址方式 3.6 基址加變址尋址方式 3.7 相對(duì)基址加變址尋址方式 3.8 32位地址的尋址方式 3.9 操作數(shù)尋址方式的小結(jié) 3.10 習(xí)題 第4章 標(biāo)識(shí)符和表達(dá)式 4.1 標(biāo)識(shí)符 4.2 簡(jiǎn)單內(nèi)存變量的定義 1 內(nèi)存變量定義的一般形式 2 字節(jié)變量 3 字變量 4 雙字變量 5 六字節(jié)變量 6 八字節(jié)變量 7 十字節(jié)變量 4.3 調(diào)整偏移量偽指令 1 偶對(duì)齊偽指令 2 對(duì)齊偽指令 3 調(diào)整偏移量偽指令 4 偏移量計(jì)數(shù)器的值 4.4 復(fù)合內(nèi)存變量的定義 1 重復(fù)說(shuō)明符 2 結(jié)構(gòu)類型的定義 3 聯(lián)合類型的定義 4 記錄類型的定義 5 數(shù)據(jù)類型的自定義 4.5 標(biāo)號(hào) 4.6 內(nèi)存變量和標(biāo)號(hào)的屬性 1 段屬性操作符 2 偏移量屬性操作符 3 類型屬性操作符 4 長(zhǎng)度屬性操作符 5 容量屬性操作符 6 強(qiáng)制屬性操作符 7 存儲(chǔ)單元?jiǎng)e名操作符 4.7 表達(dá)式 1 進(jìn)制偽指令 2 數(shù)值表達(dá)式 3 地址表達(dá)式 4.8 符號(hào)定義語(yǔ)句 1 等價(jià)語(yǔ)句 2 等號(hào)語(yǔ)句 3 符號(hào)名定義語(yǔ)句 4.9 習(xí)題 第5章 微機(jī)CPU的指令系統(tǒng) 5.1 匯編語(yǔ)言指令格式 1 指令格式 2 了解指令的幾個(gè)方面 5.2 指令系統(tǒng) 1 數(shù)據(jù)傳送指令 2 標(biāo)志位操作指令 3 算術(shù)運(yùn)算指令 4 邏輯運(yùn)算指令 5 移位操作指令 6 位操作指令 7 比較運(yùn)算指令 8 循環(huán)指令 9 轉(zhuǎn)移指令 10 條件設(shè)置字節(jié)指令 11 字符串操作指令 12 ASCII-BCD碼調(diào)整指令 13 處理器指令 5.3 習(xí)題 第6章 程序的基本結(jié)構(gòu) 6.1 程序的基本組成 1 段的定義 2 段寄存器的說(shuō)明語(yǔ)句 3 堆棧段的說(shuō)明 4 源程序的結(jié)構(gòu) 6.2 程序的基本結(jié)構(gòu) 1 順序結(jié)構(gòu) 2 分支結(jié)構(gòu) 3 循環(huán)結(jié)構(gòu) 6.3 段的基本屬性 1 對(duì)齊類型 2 組合類型 3 類別 4 段組 6.4 簡(jiǎn)化的段定義 1 存儲(chǔ)模型說(shuō)明偽指令 2 簡(jiǎn)化段定義偽指令 3 簡(jiǎn)化段段名的引用 6.5 源程序的輔助說(shuō)明偽指令 1 模塊名定義偽指令 2 頁(yè)面定義偽指令 3 標(biāo)題定義偽指令 4 子標(biāo)題定義偽指令 6.6 習(xí)題 第7章 子程序和庫(kù) 7.1 子程序的定義 7.2 子程序的調(diào)用和返回指令 1 調(diào)用指令 2 返回指令 7.3 子程序的參數(shù)傳遞 1 寄存器傳遞參數(shù) 2 存儲(chǔ)單元傳遞參數(shù) 3 堆棧傳遞參數(shù) 7.4 寄存器的保護(hù)與恢復(fù) 7.5 子程序的完全定義 1 子程序完全定義格式 2 子程序的位距 3 子程序的語(yǔ)言類型 4 子程序的可見(jiàn)性 5 子程序的起始和結(jié)束操作 6 寄存器的保護(hù)和恢復(fù) 7 子程序的參數(shù)傳遞 8 子程序的原型說(shuō)明 9 子程序的調(diào)用偽指令 10 局部變量的定義 7.6 子程序庫(kù) 1 建立庫(kù)文件命令 2 建立庫(kù)文件舉例 3 庫(kù)文件的應(yīng)用 4 庫(kù)文件的好處 7.7 習(xí)題 第8章 輸入輸出和中斷 8.1 輸入輸出的基本概念 1 I/O端口地址 2 I/O指令 8.2 中斷 1 中斷的基本概念 2 中斷指令 3 中斷返回指令 4 中斷和子程序 8.3 中斷的分類 1 鍵盤輸入的中斷功能 2 屏幕顯示的中斷功能 3 打印輸出的中斷功能 4 串行通信口的中斷功能 5 鼠標(biāo)的中斷功能 6 目錄和文件的中斷功能 7 內(nèi)存管理的中斷功能 8 讀取和設(shè)置中斷向量 8.4 習(xí)題 第9章 宏 9.1 宏的定義和引用 1 宏的定義 2 宏的引用 3 宏的參數(shù)傳遞方式 4 宏的嵌套定義 5 宏與子程序的區(qū)別 9.2 宏參數(shù)的特殊運(yùn)算符 1 連接運(yùn)算符 2 字符串整體傳遞運(yùn)算符 3 字符轉(zhuǎn)義運(yùn)算符 4 計(jì)算表達(dá)式運(yùn)算符 9.3 與宏有關(guān)的偽指令 1 局部標(biāo)號(hào)偽指令 2 取消宏定義偽指令 3 中止宏擴(kuò)展偽指令 9.4 重復(fù)匯編偽指令 1 偽指令REPT 2 偽指令I(lǐng)RP 3 偽指令I(lǐng)RPC 9.5 條件匯編偽指令 1 條件匯編偽指令的功能 2 條件匯編偽指令的舉例 9.6 宏的擴(kuò)充 1 宏定義形式 2 重復(fù)偽指令REPEAT 3 循環(huán)偽指令WHILE 4 循環(huán)偽指令FOR 5 循環(huán)偽指令FORC 6 轉(zhuǎn)移偽指令GOTO 7 宏擴(kuò)充的舉例 8 系統(tǒng)定義的宏 9.7 習(xí)題 第10章 應(yīng)用程序的設(shè)計(jì) 10.1 字符串的處理程序 10.2 數(shù)據(jù)的分類統(tǒng)計(jì)程序 10.3 數(shù)據(jù)轉(zhuǎn)換程序 10.4 文件操作程序 10.5 動(dòng)態(tài)數(shù)據(jù)的編程 10.6 COM文件的編程 10.7 駐留程序 10.8 程序段前綴及其應(yīng)用 1 程序段前綴的字段含義 2 程序段前綴的應(yīng)用 10.9 習(xí)題 第11章 數(shù)值運(yùn)算協(xié)處理器 11.1 協(xié)處理器的數(shù)據(jù)格式 1 有符號(hào)整數(shù) 2 BCD碼數(shù)據(jù) 3 浮點(diǎn)數(shù) 11.2 協(xié)處理器的結(jié)構(gòu) 11.3 協(xié)處理器的指令系統(tǒng) 1 操作符的命名規(guī)則 2 數(shù)據(jù)傳送指令 3 數(shù)學(xué)運(yùn)算指令 4 比較運(yùn)算指令 5 超越函數(shù)運(yùn)算指令 6 常數(shù)操作指令 7 協(xié)處理器控制指令 11.4 協(xié)處理器的編程舉例 11.5 習(xí)題 第12章 匯編語(yǔ)言和C語(yǔ)言 12.1 匯編語(yǔ)言的嵌入 12.2 C語(yǔ)言程序的匯編輸出 12.3 一個(gè)具體的例子 12.4 習(xí)題 附錄
上傳時(shí)間: 2013-07-05
上傳用戶:hw1688888
固態(tài)硬盤是一種以FLASH為存儲(chǔ)介質(zhì)的新型硬盤。由于它不像傳統(tǒng)硬盤一樣以高速旋轉(zhuǎn)的磁盤為存儲(chǔ)介質(zhì),不需要浪費(fèi)大量的尋道時(shí)間,因此它有著傳統(tǒng)硬盤不可比擬的順序和隨機(jī)存儲(chǔ)速度。同時(shí)由于固態(tài)硬盤不存在機(jī)械存儲(chǔ)結(jié)構(gòu),因此還具有高抗震性、無(wú)工作噪音、可適應(yīng)惡劣工作環(huán)境等優(yōu)點(diǎn)。隨著計(jì)算機(jī)技術(shù)的高速發(fā)展,固態(tài)硬盤技術(shù)已經(jīng)成為未來(lái)存儲(chǔ)介質(zhì)技術(shù)發(fā)展的必然趨勢(shì)。 本文以設(shè)計(jì)固態(tài)硬盤控制芯片IDE接口部分為項(xiàng)目背景,通過(guò)可編程邏輯器件FPGA,基于ATA協(xié)議并使用硬件編程語(yǔ)言verilog,設(shè)計(jì)了一個(gè)位于設(shè)備端的IDE控制器。該IDE控制器的主要作用在于解析主機(jī)所發(fā)送的IDE指令并控制硬盤設(shè)備進(jìn)行相應(yīng)的狀態(tài)遷移和指令操作,從而完成硬盤設(shè)備端與主機(jī)端之間基本的狀態(tài)通信以及數(shù)據(jù)通信。論文主要完成了幾個(gè)方面的內(nèi)容。第一:論文從固態(tài)硬盤的基本結(jié)構(gòu)出發(fā),分析了固態(tài)硬盤IDE控制器的功能性需求以及寄存器傳輸、PIO傳輸和UDMA傳輸三種ATA協(xié)議主要傳輸模式所必須遵循的時(shí)序要求,并概括了IDE控制器設(shè)計(jì)的要點(diǎn)和難點(diǎn);第二:論文設(shè)計(jì)了IDE控制器的總體功能框架,將IDE控制器從功能上分為寄存器部分、頂層控制模塊、異步FIFO模塊、PIO控制模塊、UDMA控制模塊以及CRC校驗(yàn)?zāi)K六大子功能模塊,并分析了各個(gè)子功能模塊的基本工作原理和具體功能設(shè)計(jì);第三:論文以設(shè)計(jì)狀態(tài)機(jī)流程和主要控制信號(hào)的方式實(shí)現(xiàn)了各個(gè)具體子功能模塊并列舉了部分關(guān)鍵代碼,同時(shí)給出了主要子功能模塊的時(shí)序仿真圖;最后,論文給出了基于PIO傳輸模式和基于UDMA傳輸模式的具體指令操作流程實(shí)現(xiàn),并通過(guò)SAS邏輯分析儀和QuartusⅡ?qū)DE控制器進(jìn)行了功能測(cè)試和分析,驗(yàn)證了本論文設(shè)計(jì)的正確性。
上傳時(shí)間: 2013-07-31
上傳用戶:liangrb
本文完成了對(duì)MIPS-CPU的指令集確定,流水線與架構(gòu)設(shè)計(jì),代碼編寫,并且在x86計(jì)算機(jī)上搭建了稱為gccmips_elf的仿真系統(tǒng),完成了對(duì)MIPS-CPU硬件系統(tǒng)的模擬仿真,最終完成FPGA芯片的下載與實(shí)現(xiàn)。 @@ 本文完成了包含34條指令的MIPS-CPU指令集的制定,完成了整個(gè)MIPS-CPU的架構(gòu)設(shè)計(jì)與5級(jí)流水線級(jí)數(shù)的確定。制定了整個(gè)CPU的主控制模塊的狀態(tài)轉(zhuǎn)移圖;根據(jù)MIPS-CPU的指令集的模式,完成了對(duì)不同模式下的指令的分析,給出了相應(yīng)的取指,譯碼,產(chǎn)生新的程序存儲(chǔ)器尋址地址,執(zhí)行,數(shù)據(jù)存儲(chǔ)器與寄存器文件回寫的控制信號(hào),完成取指令模塊,譯碼模塊,執(zhí)行模塊,數(shù)據(jù)回寫等模塊代碼的編寫,從而完成了流水線模塊的代碼設(shè)計(jì)。 @@ 重點(diǎn)分析了由于流水線設(shè)計(jì)而引入的競(jìng)爭(zhēng)與冒險(xiǎn),分析了在不同流水線階段可能存在的競(jìng)爭(zhēng)與冒險(xiǎn),對(duì)引起競(jìng)爭(zhēng)與冒險(xiǎn)的原因進(jìn)行了確定,并通過(guò)增加一些電路邏輯來(lái)避免競(jìng)爭(zhēng)與冒險(xiǎn)的發(fā)生,完成了競(jìng)爭(zhēng)與冒險(xiǎn)檢測(cè)電路模塊以及數(shù)據(jù)回寫前饋電路模塊的代碼編寫,從而解決了競(jìng)爭(zhēng)與冒險(xiǎn)的問(wèn)題,使設(shè)計(jì)的5級(jí)流水線得以暢順實(shí)現(xiàn)。 @@ 完成了MIPS-CPU的仿真系統(tǒng)平臺(tái)的搭建,該仿真器用來(lái)對(duì)應(yīng)用程序進(jìn)行編譯,鏈接與執(zhí)行,生成相應(yīng)匯編語(yǔ)言程序以及向量文件(16進(jìn)制機(jī)器碼);并且同時(shí)產(chǎn)生相關(guān)的Modelsim仿真,及Quartus II下載驗(yàn)證的文件。本設(shè)計(jì)利用該仿真系統(tǒng)來(lái)評(píng)估設(shè)計(jì)的MIPS-CPU的硬件系統(tǒng),模擬仿真結(jié)果證明本文設(shè)計(jì)的MIPS-CPU可以實(shí)現(xiàn)正常功能。本論文課題的研究成功對(duì)今后從事專用RISC-CPU設(shè)計(jì)的同行提供了有益的參考。 @@ 最終將設(shè)計(jì)的MIPS-CPU下載到ALTERA公司的FPGA-EP1C6Q240芯片,并且借助ALTERA公司提供的Quartus II軟件進(jìn)行了編譯與驗(yàn)證,對(duì)設(shè)計(jì)的MIPS-CPU的資源使用,關(guān)鍵路徑上的時(shí)序,布線情況進(jìn)行了分析,最終完成各個(gè)指標(biāo)的檢查,并且借助Quartus II軟件內(nèi)嵌的Signal Tap軟件進(jìn)行軟硬件聯(lián)合調(diào)試,結(jié)果表明設(shè)計(jì)的MIPS-CPU功能正常,滿足約束,指標(biāo)正確。 @@關(guān)鍵詞 MIPS;流水線;競(jìng)爭(zhēng)與冒險(xiǎn);仿真器;FPGA
上傳時(shí)間: 2013-07-31
上傳用戶:gjzeus
3D加速引擎是3D圖形加速系統(tǒng)的重要組成部分,以往在軟件平臺(tái)上對(duì)3D引擎的研究,實(shí)現(xiàn)了復(fù)雜的渲染模型和渲染算法,但這些復(fù)雜算法與模型在FPGA上綜合實(shí)現(xiàn)具有一定難度,針對(duì)FPGA的3D加速引擎設(shè)計(jì)及其平臺(tái)實(shí)現(xiàn)需要進(jìn)一步研究。 本文在研究3D加速引擎結(jié)構(gòu)的基礎(chǔ)上,實(shí)現(xiàn)了基于FPGA的圖像處理平臺(tái),使用模塊化的思想,利用IP核技術(shù)分析設(shè)計(jì)實(shí)現(xiàn)了3D加速管道及其他模塊,并進(jìn)行了仿真、驗(yàn)證、實(shí)現(xiàn)。 圖像處理平臺(tái)選用Virtex-Ⅳ FPGA為核心器件,并搭載了Hynix HY5DU573222F-25、AT91FR40162S、XCF32P VO48及其他組件。 為滿足3D加速引擎的實(shí)現(xiàn)與驗(yàn)證,設(shè)計(jì)搭建的圖像處理平臺(tái)還實(shí)現(xiàn)了DDR-SDRAM控制器模塊、VGA輸出模塊、總線控制器模塊、命令解釋模塊、指令寄存器模塊及控制寄存器模塊。 3D加速引擎設(shè)計(jì)包含3D加速渲染管道、視角變換管道、基元讀取、頂點(diǎn)FIFO、基元FIFO、寫內(nèi)存等模塊。針對(duì)FPGA的特性,簡(jiǎn)化、設(shè)計(jì)、實(shí)現(xiàn)了光照管道、紋理管道、著色管道和Alpha融合管道。 最后使用Modelsim進(jìn)行了仿真測(cè)試和圖像處理平臺(tái)上的驗(yàn)證,其結(jié)果表明3D加速引擎設(shè)計(jì)的大部分功能得到實(shí)現(xiàn),結(jié)果令人滿意。
上傳時(shí)間: 2013-07-30
上傳用戶:lepoke
蟲(chóng)蟲(chóng)下載站版權(quán)所有 京ICP備2021023401號(hào)-1