本文以電子不停車收費系統(tǒng)課題為背景,設計并實現(xiàn)了基于FPGA的π/4-DOPSK全數(shù)字中頻發(fā)射機和接收機。π/4-DQPSK廣泛應用于移動通信和衛(wèi)星通信中,具有頻帶利用率高、頻譜特性好、抗衰落性能強的特點。 近年來現(xiàn)場可編程門陣列(FPGA)器件在芯片邏輯規(guī)模和處理速度等方面性能的迅速提高,用硬件編程實現(xiàn)無線功能的軟件無線電技術在理論和實用化上都趨于成熟和完善,因此可以把數(shù)字調制,數(shù)字上/下變頻,數(shù)字解調在同一塊FPGA上實現(xiàn),即實現(xiàn)了中頻發(fā)射機和接收機一體化的片上可編程系統(tǒng)(SOPC,System On Programmabie Chip)。 本文首先根據(jù)指標要求對數(shù)字收發(fā)機方案進行設計,確定了適合不停車收費系統(tǒng)的全數(shù)字發(fā)射機和接收機的結構,接著根據(jù)π/4-DQPSK發(fā)射機和接收機的理論,設計并實現(xiàn)了基于FPGA的成形濾波器SRRC、半帶濾波器HB和定時算法并給出性能分析,最后給出硬件測試平臺上結果和測試結果分析。
標簽:
DQPSK
FPGA
全數(shù)字
中頻
上傳時間:
2013-07-18
上傳用戶:saharawalker