LM3S系列單片機JTAG口解鎖應用筆記 介紹LM3S系列單片機的JTAG口被設置為GPIO后,恢復JTAG功能的方法。
上傳時間: 2013-10-19
上傳用戶:四只眼
SIMATIC H系統介紹 在現代工業的各個領域,要求擁有一種能夠滿足經濟、環保、節能的高度自動化系統,同時,具有冗余及故障安全功能的可編程控制器是針對最高等級的控制需求。 H(高可靠性)系統,通過將發生中斷的單元自動切換到備用單元的方法實現系統的不中斷工作,H系統通過部件的冗余實現系統的高可靠性。 F(故障安全)系統,通過將發生中斷的系統切換到安全狀態(通常為停車)來避免造成對生命、環境和原材料的破壞。 FH或HF(故障安全和高可靠性)系統,通過將發生故障的通道關閉,保證系統無擾動運行。 S7-400H是西門子提供的最新冗余PLC.由于他是SIMATIC S7家族的一員,這意味S7-400H擁有所有SIMATIC S7具有的先進性。
標簽: SIMATIC
上傳時間: 2013-10-14
上傳用戶:18862121743
《現代微機原理與接口技術》實驗指導書 TPC-H實驗臺C語言版 1.實驗臺結構1)I / O 地址譯碼電路如上圖1所示地址空間280H~2BFH共分8條譯碼輸出線:Y0~Y7 其地址分別是280H~287H、288H~28FH、290H~297H、298H~29FH、2A0H~2A7H、2A8H~2AFH、2B0H~2B7H、2B8H~2BFH,8根譯碼輸出線在實驗臺I/O地址處分別由自鎖緊插孔引出供實驗選用(見圖2)。 2) 總線插孔采用“自鎖緊”插座在標有“總線”區引出數據總線D7~D0;地址總線A9~A0,讀、寫信號IOR、IOW;中斷請求信號IRQ ;DMA請求信號DRQ1;DMA響應信號DACK1 及AEN信號,供學生搭試各種接口實驗電路使用。3) 時鐘電路如圖-3所示可以輸出1MHZ 2MHZ兩種信號供A/D轉換器定時器/計數器串行接口實驗使用。圖34) 邏輯電平開關電路如圖-4所示實驗臺右下方設有8個開關K7~K0,開關撥到“1”位置時開關斷開,輸出高電平。向下打到“0”位置時開關接通,輸出低電平。電路中串接了保護電阻使接口電路不直接同+5V 、GND相連,可有效地防止因誤操作誤編程損壞集成電路現象。圖 4 圖 55) L E D 顯示電路如圖-5所示實驗臺上設有8個發光二極管及相關驅動電路(輸入端L7~L0),當輸入信號為“1” 時發光,為“0”時滅6) 七段數碼管顯示電路如圖-6所示實驗臺上設有兩個共陰極七段數碼管及驅動電路,段碼為同相驅動器,位碼為反相驅動器。從段碼與位碼的驅動器輸入端(段碼輸入端a、b、c、d、e、f、g、dp,位碼輸入端s1、 s2)輸入不同的代碼即可顯示不同數字或符號。
上傳時間: 2013-11-22
上傳用戶:sssnaxie
10pin jtag接口定義 表1 Rainbow Blaster 的10PIN 母頭接口定義引AS 模式 PS 模式 JTAG 模式腳 信號名 描述 信號名 描述 信號名 描述1 DCLK 時鐘信號 DCLK 時鐘信號 TCK 時鐘信號2 GND 信號地 GND 信號地 GND 信號地3 CONF_DONE 配置完畢 CONF_DONE 配置完畢 TDO 數據來自于器件4 VCC(TRGT) 目標電源 VCC(TRGT) 目標電源 VCC(TRGT) 目標電源5 nCONFIG 配置控制 nCONFIG 配置控制 TMS JTAG 狀態機控制6 nCE Cyclone 芯片使能/ /7 DATAOUT AS 數據輸出 nSTATUS 配置狀態 /8 nCS 串行配置器件芯片使能/ /9 ASDI AS 數據輸入 DATA0 數據到器件 TDI 數據到器件10 GND 信號地 GND 信號地 GND 信號地
上傳時間: 2014-04-02
上傳用戶:lina2343
什么是JTAG 到底什么是JTAG呢? JTAG(Joint Test Action Group)聯合測試行動小組)是一種國際標準測試協議(IEEE 1149.1兼容),主要用于芯片內部測試。現在多數的高級器件都支持JTAG協議,如DSP、FPGA器件等。標準的JTAG接口是4線:TMS、 TCK、TDI、TDO,分別為模式選擇、時鐘、數據輸入和數據輸出線。 JTAG最初是用來對芯片進行測試的,基本原理是在器件內部定義一個TAP(Test Access Port�測試訪問口)通過專用的JTAG測試工具對進行內部節點進行測試。JTAG測試允許多個器件通過JTAG接口串聯在一起,形成一個JTAG鏈,能實現對各個器件分別測試。現在,JTAG接口還常用于實現ISP(In-System rogrammable�在線編程),對FLASH等器件進行編程。 JTAG編程方式是在線編程,傳統生產流程中先對芯片進行預編程現再裝到板上因此而改變,簡化的流程為先固定器件到電路板上,再用JTAG編程,從而大大加快工程進度。JTAG接口可對PSD芯片內部的所有部件進行編程 JTAG的一些說明 通常所說的JTAG大致分兩類,一類用于測試芯片的電氣特性,檢測芯片是否有問題;一類用于Debug;一般支持JTAG的CPU內都包含了這兩個模塊。 一個含有JTAG Debug接口模塊的CPU,只要時鐘正常,就可以通過JTAG接口訪問CPU的內部寄存器和掛在CPU總線上的設備,如FLASH,RAM,SOC(比如4510B,44Box,AT91M系列)內置模塊的寄存器,象UART,Timers,GPIO等等的寄存器。 上面說的只是JTAG接口所具備的能力,要使用這些功能,還需要軟件的配合,具體實現的功能則由具體的軟件決定。 例如下載程序到RAM功能。了解SOC的都知道,要使用外接的RAM,需要參照SOC DataSheet的寄存器說明,設置RAM的基地址,總線寬度,訪問速度等等。有的SOC則還需要Remap,才能正常工作。運行Firmware時,這些設置由Firmware的初始化程序完成。但如果使用JTAG接口,相關的寄存器可能還處在上電值,甚至時錯誤值,RAM不能正常工作,所以下載必然要失敗。要正常使用,先要想辦法設置RAM。在ADW中,可以在Console窗口通過Let 命令設置,在AXD中可以在Console窗口通過Set命令設置。
上傳時間: 2013-10-23
上傳用戶:aeiouetla
提出了一種在TI公司高性能數字信號處理器TMS320DM3730上進行H.264編碼器(即x264編碼器)移植與優化的方法,詳細描述了在CCS4.2開發平臺上進行x264編碼器移植工作的基本原理和需要注意的問題。為了提高編碼速度,針對DM3730處理器的結構特點,對x264編碼器進行了優化,主要方法包括編譯器優化、內存優化、C語言代碼優化及匯編代碼優化。對x264編碼器進行的CIF格式編碼測試結果表明,在均值信噪比略微降低的前提下,編碼速度得到了顯著提高,因此獲得了更優的編碼效率。
上傳時間: 2013-10-30
上傳用戶:evil
This application note contains a reference design consisting of HDL IP and Xilinx AdvancedConfiguration Environment (ACE) software utilities that give designers great flexibility increating in-system programming (ISP) solutions. In-system programming support allowsdesigners to revise existing designs, package the new bitstream programming files with theprovided software utilities, and update the remote system through the JTAG interface using theEmbedded JTAG ACE Player.
上傳時間: 2013-11-14
上傳用戶:JIMMYCB001
MPEG(Moving Picture Experts Group)和VCEG(Video Coding Experts Group)已經聯合開發了一個比早期研發的MPEG 和H.263 性能更好的視頻壓縮編碼標準,這就是被命名為AVC(Advanced Video Coding),也被稱為ITU-T H.264 建議和MPEG-4 的第10 部分的標準,簡稱為H.264/AVC 或H.264。這個國際標準已經與2003 年3 月正式被ITU-T 所通過并在國際上正式頒布。為適應高清視頻壓縮的需求,2004 年又增加了FRExt 部分;為適應不同碼率及質量的需求,2006 年又增加了可伸縮編碼 SVC。
上傳時間: 2013-11-19
上傳用戶:dancnc
基于ARM11的嵌入式視頻處理終端設計 在研究了基于ARMl 1體系結構的Samsung$3C6410處理器的基 礎上,給出了多格式視頻編解碼的使用方法和Windows CE下中斷流 驅動的設計方法,為Windows CE操作系統下的圖像采集和視頻處理 的復雜控制提供了軟件實現的方法;并以該處理器為核心,加上外部 存儲器和USB攝像頭等接口電路,完成了一個嵌入式視頻處理終端 核心板的硬件原理圖設計和PCB圖的設計,并對視頻處理終端的印 制電路板的電磁兼容進行了研究。 首先對嵌入式系統和視頻處理進行了簡單的介紹,指出了采用 $3C6410處理器設計的視頻處理終端具有的優勢。其次,對$3C6410 多格式視頻編解碼的使用進行了仔細分析,為多格式視頻編解碼軟件 的編寫提供了思路。給出了Windows CE下中斷流驅動程序的設計方 法,為主處理器和BIT處理器在Windows CE下中斷流驅動的設計提 供了一種較為通用的參考模型。第三,在熟悉了S3C64lO處理器的 體系結構基礎上設計出了下列電路原理圖:電源及復位電路,時鐘電 路,DDR SDRAM和FLASH存儲器電路,USB接口電路,串口電路, JTAG接口電路,LCD和TSP接口電路。整個嵌入式視頻處理終端是 一個可以獨立工作的可擴展系統,該系統主要用于圖像采集和視頻編 解碼功能。另外,分別從濾波和接地等電磁兼容性設計手段出發,對 這些方法進行了理論分析,提出了提高視頻處理終端電磁兼容的措 施。最后,通過編寫簡單的應用程序,視頻處理終端對圖像進行H.264 編碼,可以通過無線網卡進行傳輸編碼后的圖像。測試結果表明,視 頻處理終端能夠實現視頻圖像的拍攝、壓縮、無線視頻傳送和視頻監 控等功能。
上傳時間: 2013-11-22
上傳用戶:誰偷了我的麥兜
JTAG原理與芯片在線調試
上傳時間: 2013-10-30
上傳用戶:menggesimida