implemention of FPGA and DSP linking port, using Asynchronous mode
標簽: implemention Asynchronous linking using
上傳時間: 2013-12-16
上傳用戶:ve3344
介紹了一種基于大規模FPGA及高性能DSP芯片的機載雷達信號處理嵌入式系統的設計方案及設計實現。 采用標準的VME總線及基于FPGA內嵌MGT的高速串行互連技術,具有實時性強、集成度高以及軟硬件可編程易于系統 擴展及重構的特點。
標簽: FPGA DSP VME MGT
上傳時間: 2016-05-11
上傳用戶:youmo81
介紹了被動雷達探測系統測向方法,提出了被動測向系統信號處理器的設計方法. 采用DSP(數字 信號處理器) + FPGA(現場可編程門陣列) 結構,使得系統的處理速度大大提高,而且集成度高、可靠性好、使 用靈活,具有很強的應用價值和參考價值.
標簽: FPGA DSP 被動
上傳時間: 2013-12-23
上傳用戶:as275944189
以兩片由TI 公司生產的數字信號處理器TMS320C6203B 為核心,用可編程邏輯陣列CPLD 進行邏輯控 制,采用現場可編程門陣列FPGA 作圖像的預處理和進行雙數字信號處理器(DSP) 之間的通訊,實現了實時相關的圖像 處理。此系統實時性好,可直接利用數字圖像的灰度特征,在低信噪比的情況下目標跟蹤點漂移小,目標跟蹤能夠較好 地適應不同灰度分布的背景。
標簽: C6203 6203B 320C 6203
上傳用戶:kytqcool
本源碼經過上機調試,是CT算法在TI的CCS下編程 可以在DSP硬件和軟件仿真條件下運行,同時對CT算法在ARM,MIPS,PC,FPGA等上實現都有借鑒意義.搞CT等重建算法的人值得一看
標簽: MIPS FPGA CCS ARM
上傳時間: 2013-12-19
上傳用戶:894898248
用fpga實現dsp 的fft算法 其中有幾個文檔文件和用vhdl寫的1024點的fft代碼
標簽: fft fpga 1024 vhdl
上傳時間: 2014-01-18
上傳用戶:三人用菜
FPGA實現DSP的Verilog 示例
標簽: Verilog FPGA DSP
上傳時間: 2013-12-08
上傳用戶:1427796291
16位定點FFT-DSP的FPGA實現,相關代碼和實用說明
標簽: FFT-DSP FPGA 定點
上傳時間: 2014-01-24
上傳用戶:天誠24
分析了MATLAB/Simulink 中DSP Builder 模塊庫在FPGA 設計中優點, 然后結合FSK 信號的產生原理,給出了如何利用DSP Builder 模塊庫建立FSK 信號發生器模 型,以及對FSK 信號發生器模型進行算法級仿真和生成VHDL 語言的方法,并在modelsim 中對FSK 信號發生器進行RTL 級仿真,最后介紹了在FPGA 芯片中實現FSK 信號發生器的設 計方法。
標簽: Simulink Builder MATLAB FPGA
上傳時間: 2013-11-29
上傳用戶:熊少鋒
數字上變頻DUC是與數字下變頻ddc相對應的工作.目前實現方式主要有:專用芯片,通用DSP和FPGA實現三種.本程序即給出了XILINX公司的Digital Up Converter核心程序(IP CORE)以及響應的使用說明,對于從事雷達,無線通信的工程人員和研究者有很大用處.
標簽: Converter Digital XILINX FPGA
上傳時間: 2016-07-24
上傳用戶:jing911003
蟲蟲下載站版權所有 京ICP備2021023401號-1