亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲(chóng)蟲(chóng)首頁(yè)| 資源下載| 資源專輯| 精品軟件
登錄| 注冊(cè)

FPGA-<b>CPLd</b>

  • 本教程定位于FPGA/CPLD的快速入門。以ALTERA公司的芯片和相應(yīng)的開(kāi)發(fā)軟件為目標(biāo)載體進(jìn)行闡述

    本教程定位于FPGA/CPLD的快速入門。以ALTERA公司的芯片和相應(yīng)的開(kāi)發(fā)軟件為目標(biāo)載體進(jìn)行闡述,本教程闡述了ALTERA主要系列芯片PLD芯片的結(jié)構(gòu)和特點(diǎn)以及相應(yīng)的開(kāi)發(fā)軟件MAX和Plusa和Quartus的使用

    標(biāo)簽: ALTERA FPGA CPLD 教程

    上傳時(shí)間: 2013-09-05

    上傳用戶:llwap

  • CPLD/FPGA數(shù)字系統(tǒng)設(shè)計(jì)電子書(shū)

    CPLD/FPGA是目前誚用最為廣泛的兩種可編程專用集成電路(ASIC),特別適合于產(chǎn)品的樣品開(kāi)發(fā)與小批量生產(chǎn)。本書(shū)從現(xiàn)代電子系統(tǒng)設(shè)計(jì)的角度出發(fā),以全球著名的可編程邏輯器件供應(yīng)商Xilinx公司的產(chǎn)品為背景,系統(tǒng)全面地介紹該公司的CPLD/FPGA產(chǎn)品的結(jié)構(gòu)原理、性能特點(diǎn)、設(shè)計(jì)方法以及相應(yīng)的EDA工具軟件,重點(diǎn)介紹CPLD/FPGA在數(shù)字系統(tǒng)設(shè)計(jì)、數(shù)字通信與數(shù)字信號(hào)處理等領(lǐng)域中的應(yīng)用。\r\n 本書(shū)內(nèi)容新穎、技術(shù)先進(jìn)、由淺入深,既有關(guān)于大規(guī)模可編輯邏輯器件的系統(tǒng)論述,又有豐富的設(shè)計(jì)應(yīng)用實(shí)例。對(duì)于從事各類

    標(biāo)簽: CPLD FPGA 數(shù)字系統(tǒng)設(shè)計(jì) 電子書(shū)

    上傳時(shí)間: 2013-09-06

    上傳用戶:Maple

  • 基于單片機(jī)的數(shù)字化B超鍵盤(pán)設(shè)計(jì)

    針對(duì)目前使用的RS232接口數(shù)字化B超鍵盤(pán)存在PC主機(jī)啟動(dòng)時(shí)不能設(shè)置BIOS,提出一種PS2鍵盤(pán)的設(shè)計(jì)方法。基于W78E052D單片機(jī),采用8通道串行A/D轉(zhuǎn)換器設(shè)計(jì)了8個(gè)TGC電位器信息采集電路,電位器位置信息以鍵盤(pán)掃描碼序列形式發(fā)送,正交編碼器信號(hào)通過(guò)XC9536XL轉(zhuǎn)換為單片機(jī)可接收的中斷信號(hào),軟件接收到中斷信息后等效處理成按鍵。結(jié)果表明,在滿足開(kāi)機(jī)可設(shè)置BIOS同時(shí),又可實(shí)現(xiàn)超聲特有功能,不需要專門設(shè)計(jì)驅(qū)動(dòng)程序,接口簡(jiǎn)單,成本低。 Abstract:  Aiming at the problem of the digital ultrasonic diagnostic imaging system keyboard with RS232 interface currently used couldn?蒺t set the BIOS when the PC boot, this paper proposed a design method of PS2 keyboards. Based on W78E052D microcontroller,designed eight TGC potentiometers information acquisition circuit with 8-channel serial A/D converter, potentiometer position information sent out with keyboard scan code sequentially.The control circuit based on XC9536 CPLD is used for converting the mechanical actions of the encoders into the signals that can be identified by the MCU, software received interrupt information and equivalently treatmented as key. The results show that the BIOS can be set to meet the boot, ultrasound specific functionality can be achieved at the same time, it does not require specially designed driver,the interface is simple and low cost.    

    標(biāo)簽: 單片機(jī) B超 數(shù)字化 鍵盤(pán)設(shè)計(jì)

    上傳時(shí)間: 2013-10-10

    上傳用戶:asdfasdfd

  • [CPLD-FPGA]《深入淺出玩轉(zhuǎn)FPGA視頻學(xué)習(xí)課程》35講全[wmv]

    [CPLD-FPGA]《深入淺出玩轉(zhuǎn)FPGA視頻學(xué)習(xí)課程》35講全[wmv] 附件比較大所以整理了視頻迅雷種子。

    標(biāo)簽: CPLD-FPGA FPGA wmv 視頻

    上傳時(shí)間: 2013-10-31

    上傳用戶:silenthink

  • 手把手教你學(xué)CPLD/FPGA與單片機(jī)聯(lián)合設(shè)計(jì)(前3章)

      手把手教你學(xué)CPLD/FPGA與單片機(jī)聯(lián)合設(shè)計(jì)(前3章)   作者:周興華;出版社: 北京航空航天大學(xué)出版社   內(nèi)容簡(jiǎn)介:本書(shū)以實(shí)踐(實(shí)驗(yàn))為主線,以生動(dòng)短小的實(shí)例為靈魂,穿插介紹了Verilog HDL語(yǔ)言的語(yǔ)法及Altera公司的EPM7128S(或Atmel公司的ATFl508A5)設(shè)計(jì)開(kāi)發(fā)編程。理論與實(shí)踐緊密結(jié)合,由淺入深、循序漸進(jìn)地引導(dǎo)讀者進(jìn)行學(xué)習(xí)、實(shí)驗(yàn),這樣讀者學(xué)得進(jìn)、記得牢,不會(huì)產(chǎn)生畏難情緒,無(wú)形之中就掌握了 CPLD/FPGA的聯(lián)合設(shè)計(jì)。

    標(biāo)簽: CPLD FPGA 手把手 單片機(jī)

    上傳時(shí)間: 2013-10-20

    上傳用戶:xjz632

  • altera FPGA/CPLD高級(jí)篇(VHDL源代碼)

          altera FPGA/CPLD高級(jí)篇(VHDL源代碼)

    標(biāo)簽: altera FPGA CPLD VHDL

    上傳時(shí)間: 2014-12-28

    上傳用戶:15527161163

  • 基于Quartus II FPGA/CPLD數(shù)字系統(tǒng)設(shè)計(jì)實(shí)例(VHDL源代碼文件)

      本資料是關(guān)于基于Quartus II FPGA/CPLD數(shù)字系統(tǒng)設(shè)計(jì)實(shí)例(VHDL源代碼文件),需要的可以自己下載。

    標(biāo)簽: Quartus FPGA CPLD VHDL

    上傳時(shí)間: 2013-10-13

    上傳用戶:caiiicc

  • FPGA-CPLD芯片設(shè)置方法

    FPGA-CPLD芯片設(shè)置方法

    標(biāo)簽: FPGA-CPLD 芯片設(shè)置

    上傳時(shí)間: 2013-10-28

    上傳用戶:whymatalab2

  • 基于FPGA的超聲波信號(hào)處理設(shè)計(jì)與實(shí)現(xiàn)

    為了滿足超聲波探傷檢測(cè)的實(shí)時(shí)性需求,通過(guò)研究超聲波探傷的工作原理,提出了基于FPGA芯片的實(shí)時(shí)信號(hào)處理系統(tǒng)實(shí)現(xiàn)方案及硬件結(jié)構(gòu)設(shè)計(jì),并根據(jù)FPGA邏輯結(jié)構(gòu)模型實(shí)現(xiàn)了軟件系統(tǒng)的模塊化設(shè)計(jì)。根據(jù)實(shí)驗(yàn)測(cè)試及統(tǒng)計(jì)數(shù)據(jù)得出,基于FPGA芯片的信號(hào)處理系統(tǒng)提高了探傷檢測(cè)的準(zhǔn)確性與穩(wěn)定性,滿足了探傷過(guò)程中B超顯示的實(shí)時(shí)性要求。

    標(biāo)簽: FPGA 超聲波 信號(hào)處理

    上傳時(shí)間: 2013-10-11

    上傳用戶:909000580

  • Altera FPGA CPLD設(shè)計(jì) 基礎(chǔ)篇 高清書(shū)簽版

    Altera FPGA CPLD設(shè)計(jì) 基礎(chǔ)篇 高清書(shū)簽版

    標(biāo)簽: Altera FPGA CPLD

    上傳時(shí)間: 2013-05-30

    上傳用戶:eeworm

主站蜘蛛池模板: 临泽县| 内江市| 商城县| 广元市| 华宁县| 罗山县| 利津县| 隆昌县| 铜陵市| 奇台县| 南部县| 三亚市| 疏勒县| 阿克陶县| 罗甸县| 卓尼县| 尖扎县| 阿瓦提县| 广汉市| 伊宁市| 博爱县| 灌云县| 克什克腾旗| 南平市| 新郑市| 牙克石市| 大庆市| 平南县| 张家港市| 察哈| 高平市| 闸北区| 惠东县| 仁寿县| 方山县| 赤峰市| 开平市| 梁平县| 德兴市| 南安市| 凌海市|