· 摘要: 在視頻壓縮系統中,視頻解碼器輸出的BT.656數據流不便于TMS320C6416等通用DSP直接進行處理.本文介紹了一種基于FPGA+DSP構架的視頻采集方案,通過對FPGA的靈活配置,對輸入的BT.656格式視頻信號進行預處理和緩沖.系統采用TI的TMS320C6416作為核心DSP,實現了高可靠性的視頻壓縮.
標簽: FPGA 視頻壓縮 模塊設計
上傳時間: 2013-07-15
上傳用戶:zhenyushaw
隨著圖像采集系統的廣泛應用,人們對CCD探測系統的要求日益提高。傳統的CCD探測系統由于結構復雜,造價較高,己不能滿足日益廣泛的應用需要。本文設計了一套基于單片FPGA的小型化與經濟化的CCD探測系統,能夠滿足空間光強的測量并實現光信號的識別和處理。 本文研究了CCD探測系統的基本結構。設計了基于單片FPGA的CCD探測系統的硬件電路原理圖,完成了硬件電路板制作與調試。系統FPGA選用Altera公司的低成本FPGA芯片EP2C20Q240,電路板采用雙層板設計,實現了CCD探測系統的小型化與經濟化的目標。利用FPGA器件實現了CCD驅動時序脈沖的設計、實現了單采樣與相關雙采樣的控制程序設計,利用FPGA的數字信號處理功能實現了相關雙采樣的信號處理。基于FPGA的可編程特性,在不改變外部電路的基礎上,通過程序的改變,對CCD驅動頻率、模數轉換器采樣時刻的選擇進行方便調節。系統與上位機的數據傳輸接口采用了網絡傳輸方案,充分發揮了網絡傳輸的遠距離傳輸、遠程訪問、信息共享等優勢,系統采用基于FPGA的NiosⅡ嵌入式處理器系統,通過對其應用軟件的開發,實現了系統與上位機之間數據的可靠性傳輸。
標簽: FPGA CCD 探測系統
上傳時間: 2013-08-06
上傳用戶:hainan_256
隨著現場可編程門陣列(FPGA)在工業中的廣泛應用,使得基于FPGA數字信號處理的實現在雷達信號處理中有著重要地位。模型化設計是一種自頂向下的面向FPGA的快速原型驗證法,它不僅降低了FPGA設計門檻,而且縮短了開發周期,提高了設計效率。這使得FPGA模型化設計成為了FPGA系統設計的發展趨勢。本文針對常見雷達信號處理模塊的FPGA模型化實現,在以下幾個方面展開研究:首先對基于FPGA的模型化設計方法進行了研究,給出了模型化設計方法的發展現狀和趨勢,并對本文中使用的模型化設計方法的軟件工具System Generator和AccelDSP進行了介紹。其次使用這兩種軟件工具對FIR濾波器進行了模型化設計并同RTL(寄存器傳輸級)設計方法進行對比,全面分析了模型化設計方法和RTL設計方法的優缺點。然后在簡明闡述雷達信號處理原理的基礎上,使用System Generator對數字下變頻(DDC)、脈沖壓縮、動目標顯示(MTI)及恒虛警(CFAR)處理等雷達信號處理模塊進行了自頂向下的模型化設計。在Simulink中進行了功能仿真驗證,生成了HDL代碼,并在Xilinx FPGA中進行了RTL的時序仿真分析。關鍵詞:雷達信號處理 FPGA 模型化設計 System Generator AccelDSP
標簽: FPGA 模型 雷達信號
上傳時間: 2013-07-25
上傳用戶:zhangsan123
一種pdu短信編碼工具,可以將數據轉換成unlcode碼,方便gsm方面的開發
標簽: PDU 短信 編碼器
上傳時間: 2013-05-21
上傳用戶:wangdean1101
利用FPGA的51 ,IP核實現與單片機和ARM的串口通信
標簽: FPGA ARM 51 IP核
上傳時間: 2013-08-05
上傳用戶:lalaruby
基于FPGA數字頻率計的實現,文中有所有的源代碼,僅供參考。
標簽: FPGA 數字頻率計
上傳用戶:13736136189
學習FPGA的不錯的文章,有利于自己設計和編寫程序
標簽: FPGA
上傳用戶:xjz632
基FPGA Cyclone II_EP2C5 EP2C8的頻率計
標簽: Cyclone EP2C8 II_EP FPGA
上傳用戶:Thuan
波束成型,基于FPGA的波束成型,包括兩個文件,一個濾波器,一個xilinx仿真
標簽: FPGA 波束
上傳用戶:joheace
用FPGA實現FFT的算法分析,硬件介紹!
標簽: FPGA FFT 算法分析
上傳用戶:qq1604324866
蟲蟲下載站版權所有 京ICP備2021023401號-1