1、 利用FLEX10的片內(nèi)RAM資源,根據(jù)DDS原理,設(shè)計產(chǎn)生正弦信號的各功能模塊和頂層原理圖; 2、 利用實驗板上的TLC7259轉(zhuǎn)換器,將1中得到的正弦信號,通過D/A轉(zhuǎn)換,通過ME5534濾波后在示波器上觀察; 3、 輸出波形要求: 在輸入時鐘頻率為16KHz時,輸出正弦波分辨率達(dá)到1Hz; 在輸入時鐘頻率為4MHz時,輸出正弦波分辨率達(dá)到256Hz; 4、 通過RS232C通信,實現(xiàn)FPGA和PC機之間串行通信,從而實現(xiàn)用PC機改變頻率控制字,實現(xiàn)對輸出正弦波頻率的控制。
上傳時間: 2013-09-06
上傳用戶:zhuimenghuadie
MATLAB及其在FPGA中的應(yīng)用(第2版)本書緊密結(jié)合作者在MATIAB和FPGA應(yīng)用領(lǐng)域中的實際經(jīng)驗,講述了MATIAB的基本使用方法及其在FPGA設(shè)計中的應(yīng)用。書中略去對MATIAB和FPGA的一般性介紹,以大量設(shè)計實例為切入點,將MATIAB強大的數(shù)值計算和算法仿真功能與當(dāng)今電子設(shè)計領(lǐng)域快速發(fā)展的FPGA設(shè)計技術(shù)相結(jié)合,重點講述了FPGA設(shè)計中的MATLAB聯(lián)合仿真問題,最后以三個大型設(shè)計實例結(jié)束全書的討論。 目錄
標(biāo)簽: MATLAB FPGA 中的應(yīng)用 電子書
上傳時間: 2013-11-15
上傳用戶:雨出驚人love
《基于Xilinx FPGA的OFDM通信系統(tǒng)基帶設(shè)計》附帶的代碼
標(biāo)簽: Xilinx FPGA OFDM 通信系統(tǒng)
上傳時間: 2014-01-10
上傳用戶:15501536189
MATLAB及其在FPGA中的應(yīng)用(第2版)
標(biāo)簽: MATLAB FPGA 中的應(yīng)用
上傳時間: 2013-11-01
上傳用戶:wettetw
在點對多點主從通信系統(tǒng)中,需要合適的接口形式和通信協(xié)議實現(xiàn)主站與各從站的信息交換。RS -485 接口是適合這種需求的一種標(biāo)準(zhǔn)接口形式。當(dāng)選擇主從多點同步通信方式時,工作過程與幀格式符合HDLC/SDLC協(xié)議。介紹了采用VHDL 語言在FPGA 上實現(xiàn)的以HDLC/ SDLC 協(xié)議控制為基礎(chǔ)的RS - 485 通信接口芯片。實驗表明,這種接口芯片操作簡單、體積小、功耗低、可靠性高,極具實用價值。
上傳時間: 2013-11-02
上傳用戶:zhf01y
針對傳統(tǒng)集成電路(ASIC)功能固定、升級困難等缺點,利用FPGA實現(xiàn)了擴(kuò)頻通信芯片STEL-2000A的核心功能。使用ISE提供的DDS IP核實現(xiàn)NCO模塊,在下變頻模塊調(diào)用了硬核乘法器并引入CIC濾波器進(jìn)行低通濾波,給出了DQPSK解調(diào)的原理和實現(xiàn)方法,推導(dǎo)出一種簡便的引入?仔/4固定相移的實現(xiàn)方法。采用模塊化的設(shè)計方法使用VHDL語言編寫出源程序,在Virtex-II Pro 開發(fā)板上成功實現(xiàn)了整個系統(tǒng)。測試結(jié)果表明該系統(tǒng)正確實現(xiàn)了STEL-2000A的核心功能。 Abstract: To overcome drawbacks of ASIC such as fixed functionality and upgrade difficulty, FPGA was used to realize the core functions of STEL-2000A. This paper used the DDS IP core provided by ISE to realize the NCO module, called hard core multiplier and implemented CIC filter in the down converter, described the principle and implementation detail of the demodulation of DQPSK, and derived a simple method to introduce a fixed phase shift of ?仔/4. The VHDL source code was designed by modularity method , and the complete system was successfully implemented on Virtex-II Pro development board. Test results indicate that this system successfully realize the core function of the STEL-2000A.
標(biāo)簽: STEL 2000 FPGA 擴(kuò)頻通信
上傳時間: 2013-11-06
上傳用戶:liu123
為了滿足某測控平臺的設(shè)計要求,設(shè)計并實現(xiàn)了基于FPGA的六通道HDLC并行通信系統(tǒng)。該系統(tǒng)以FPGA為核心,包括FPGA、DSP、485轉(zhuǎn)換接口等部分。給出了系統(tǒng)的電路設(shè)計、關(guān)鍵模塊及軟件流程圖。測試結(jié)果表明,系統(tǒng)通訊速度為1 Mb/s,并且工作穩(wěn)定,目前該設(shè)計已經(jīng)成功應(yīng)用于某樣機中。
上傳時間: 2013-11-25
上傳用戶:王成林。
《無線通信FPGA實現(xiàn)》這本書中的代碼,所有matlab的
上傳時間: 2017-05-10
上傳用戶:清風(fēng)冷雨
無線通訊系統(tǒng)仿真原理與應(yīng)用 詳細(xì)介紹通訊的仿真方法,並附上這本書的Matlab source code
上傳時間: 2017-05-12
上傳用戶:498732662
書籍“無線通信fpga設(shè)計”里的源代碼實例,里面有verilog和MATLAB兩種語言實例
上傳時間: 2013-12-14
上傳用戶:yyq123456789
蟲蟲下載站版權(quán)所有 京ICP備2021023401號-1