為了實現(xiàn)對位移測量的需求,提出了一種基于增量式光電編碼器的位移傳感器的設計方案,并完成系統(tǒng)的軟硬件設計。傳感器硬件部分主要包括增量式光電編碼器、信號的傳輸處理和測量結(jié)果的顯示。軟件部分采用匯編語言設計,實時解算測量結(jié)果并驅(qū)動顯示屏顯示。實際應用表明,該系統(tǒng)具有操作簡便、測試準確的特點,達到了設計要求。
上傳時間: 2014-12-29
上傳用戶:13686209316
本章將詳細介紹linux vi命令。文本編輯器是所有計算機系統(tǒng)中最常使用的一種工具。用戶在使用計算機的時候,往往需要建立自己的文件,無論是一般的文本文件、數(shù)據(jù)文件,還是編寫的源程序文件,這些工作都離不開linux vi命令。
上傳時間: 2013-11-05
上傳用戶:my_cc
Verilog_HDL的基本語法詳解(夏宇聞版):Verilog HDL是一種用于數(shù)字邏輯電路設計的語言。用Verilog HDL描述的電路設計就是該電路的Verilog HDL模型。Verilog HDL既是一種行為描述的語言也是一種結(jié)構(gòu)描述的語言。這也就是說,既可以用電路的功能描述也可以用元器件和它們之間的連接來建立所設計電路的Verilog HDL模型。Verilog模型可以是實際電路的不同級別的抽象。這些抽象的級別和它們對應的模型類型共有以下五種: 系統(tǒng)級(system):用高級語言結(jié)構(gòu)實現(xiàn)設計模塊的外部性能的模型。 算法級(algorithm):用高級語言結(jié)構(gòu)實現(xiàn)設計算法的模型。 RTL級(Register Transfer Level):描述數(shù)據(jù)在寄存器之間流動和如何處理這些數(shù)據(jù)的模型。 門級(gate-level):描述邏輯門以及邏輯門之間的連接的模型。 開關(guān)級(switch-level):描述器件中三極管和儲存節(jié)點以及它們之間連接的模型。 一個復雜電路系統(tǒng)的完整Verilog HDL模型是由若干個Verilog HDL模塊構(gòu)成的,每一個模塊又可以由若干個子模塊構(gòu)成。其中有些模塊需要綜合成具體電路,而有些模塊只是與用戶所設計的模塊交互的現(xiàn)存電路或激勵信號源。利用Verilog HDL語言結(jié)構(gòu)所提供的這種功能就可以構(gòu)造一個模塊間的清晰層次結(jié)構(gòu)來描述極其復雜的大型設計,并對所作設計的邏輯電路進行嚴格的驗證。 Verilog HDL行為描述語言作為一種結(jié)構(gòu)化和過程性的語言,其語法結(jié)構(gòu)非常適合于算法級和RTL級的模型設計。這種行為描述語言具有以下功能: · 可描述順序執(zhí)行或并行執(zhí)行的程序結(jié)構(gòu)。 · 用延遲表達式或事件表達式來明確地控制過程的啟動時間。 · 通過命名的事件來觸發(fā)其它過程里的激活行為或停止行為。 · 提供了條件、if-else、case、循環(huán)程序結(jié)構(gòu)。 · 提供了可帶參數(shù)且非零延續(xù)時間的任務(task)程序結(jié)構(gòu)。 · 提供了可定義新的操作符的函數(shù)結(jié)構(gòu)(function)。 · 提供了用于建立表達式的算術(shù)運算符、邏輯運算符、位運算符。 · Verilog HDL語言作為一種結(jié)構(gòu)化的語言也非常適合于門級和開關(guān)級的模型設計。因其結(jié)構(gòu)化的特點又使它具有以下功能: - 提供了完整的一套組合型原語(primitive); - 提供了雙向通路和電阻器件的原語; - 可建立MOS器件的電荷分享和電荷衰減動態(tài)模型。 Verilog HDL的構(gòu)造性語句可以精確地建立信號的模型。這是因為在Verilog HDL中,提供了延遲和輸出強度的原語來建立精確程度很高的信號模型。信號值可以有不同的的強度,可以通過設定寬范圍的模糊值來降低不確定條件的影響。 Verilog HDL作為一種高級的硬件描述編程語言,有著類似C語言的風格。其中有許多語句如:if語句、case語句等和C語言中的對應語句十分相似。如果讀者已經(jīng)掌握C語言編程的基礎,那么學習Verilog HDL并不困難,我們只要對Verilog HDL某些語句的特殊方面著重理解,并加強上機練習就能很好地掌握它,利用它的強大功能來設計復雜的數(shù)字邏輯電路。下面我們將對Verilog HDL中的基本語法逐一加以介紹。
標簽: Verilog_HDL
上傳時間: 2014-12-04
上傳用戶:cppersonal
GMSK信號具有很好的頻譜和功率特性,特別適用于功率受限和信道存在非線性、衰落以及多普勒頻移的移動突發(fā)通信系統(tǒng)。根據(jù)GMSK調(diào)制的特點,提出 亍一種以FPGA和CMX589A為硬件裁體的GMSK調(diào)制器的設計方案,并給出了方案的具體實現(xiàn),包括系統(tǒng)結(jié)構(gòu)、利用CMX589A實現(xiàn)的高斯濾波器、 FPGA實現(xiàn)的調(diào)制指數(shù)為O.5的FM調(diào)制器以及控制器。對系統(tǒng)功能和性能測試結(jié)果表明,指標符合設計要求,工作穩(wěn)定可靠。 關(guān)鍵詞:GMSK;DDS;FM調(diào)制器;FPGAl 引 言 由于GMSK調(diào)制方式具有很好的功率頻譜特性,較優(yōu)的誤碼性能,能夠滿足移動通信環(huán)境下對鄰道干擾的嚴格要求,因此成為GSM、ETS HiperLANl以及GPRS等系統(tǒng)的標準調(diào)制方式。目前GMSK調(diào)制技術(shù)主要有兩種實現(xiàn)方法,一種是利用GMSK ASIC專用芯片來完成,典型的產(chǎn)品如FX589或CMX909配合MC2833或FX019來實現(xiàn)GMSK調(diào)制。這種實現(xiàn)方法的特點是實現(xiàn)簡單、基帶信 號速率可控,但調(diào)制載波頻率固定,沒有可擴展性。另外一種方法是利用軟件無線電思想采用正交調(diào)制的方法在FPGA和DSP平臺上實現(xiàn)。其中又包括兩種實現(xiàn) 手段,一種是采用直接分解將單個脈沖的高斯濾波器響應積分分成暫態(tài)部分和穩(wěn)態(tài)部分,通過累加相位信息來實現(xiàn);另一種采用頻率軌跡合成,通過采樣把高斯濾波 器矩形脈沖響應基本軌跡存入ROM作為查找表,然后通過FM調(diào)制實現(xiàn)。這種利用軟件無線電思想實現(xiàn)GMSK調(diào)制的方法具有調(diào)制參數(shù)可變的優(yōu)點,但由于軟件 設計中涉及到高斯低通濾波、相位積分和三角函數(shù)運算,所以調(diào)制器參數(shù)更改困難、實現(xiàn)復雜。綜上所述,本文提出一種基于CMX589A和FPGA的GMSK 調(diào)制器設計方案。與傳統(tǒng)實現(xiàn)方法比較具有實現(xiàn)簡單、調(diào)制參數(shù)方便可控和軟件剪裁容易等特點,適合于CDPD、無中心站等多種通信系統(tǒng),具有重要現(xiàn)實意義。
上傳時間: 2015-01-02
上傳用戶:zhang_yi
在 Windows 的資源管理器窗口中,我們見過 WinZIP,WinRAR 等軟件能在文件或文件夾的默認快捷菜單中添加幾個菜單項,它可以使用戶無須進入軟件內(nèi)部而直接在視窗中進行壓縮/解壓操作,十分方便用戶操作,這無疑是一個較好的應用模型,它就是我們所說的Shell擴展技術(shù)。此源代碼將以一個普通的源代碼統(tǒng)計程序為例來說明怎樣實現(xiàn)Shell擴展技術(shù)。
上傳時間: 2014-11-23
上傳用戶:zhangliming420
一個交織器的源代碼 留言:站長,我上載的代碼如果有解壓后不識別的文件類型,請保存為rar即可打開!
上傳時間: 2015-02-11
上傳用戶:xz85592677
51定時器完整源程序。有詳細介紹,解壓即用。非常方便,實用
上傳時間: 2014-01-18
上傳用戶:aig85
acseespasssee破解器,解壓后即可使用,無密碼。很簡單,看后即明白。
標簽: acseespasssee 破解
上傳時間: 2013-12-18
上傳用戶:gengxiaochao
本程序仿真做出了一個RS編碼器。運行本軟件,可得到一個可視化界面,按界面提示隨意輸入信息序列,即可對其進行RS編碼。一般的RAR解壓即可
上傳時間: 2014-01-04
上傳用戶:qiao8960
功能和DELPHI的窗體設計器相同的控件,可讓你的程序在運行時設計窗體。 解壓后有個FormDesigner.bpl,將它add到component中,編譯的時候,請將lib路徑加上解壓的目錄。 或者將DesignCommon.dcu、FormDesigner.dcu、ObjectInsp.dcu、WsPopupList.dcu、ObjectInsp.dfm、WsPopupList.dfm拷貝到你的工程文件的同一個文件夾中。不過把FormDesigner.bpl add到component中是需要的。
上傳時間: 2013-12-27
上傳用戶:小儒尼尼奧
蟲蟲下載站版權(quán)所有 京ICP備2021023401號-1