EASYjtag-H仿真器支持ARM7系列和ARM9的部分芯片,支持ADS1.2集成開發(fā)環(huán)境,該文檔纖細(xì)介紹了其安裝和應(yīng)用。-EasyJTAG
標(biāo)簽: EASYjtag-H
上傳時間: 2013-05-31
上傳用戶:sunjet
EASYjtag-H manual, EASYjtag-H manual,EASYjtag-H manual
標(biāo)簽: EASYjtag-H manual
上傳時間: 2016-06-07
上傳用戶:Divine
ADS集成開發(fā)環(huán)境及EASYjtag-H仿真器使用.
標(biāo)簽: EASYjtag-H ADS 集成開發(fā)環(huán)境 仿真器
上傳時間: 2013-12-26
上傳用戶:yy541071797
1.ADS 1.2集成開發(fā)環(huán)境的安裝與使用; 2.H-JTAG軟件的安裝與設(shè)置及EASYjtag-H仿真器的使用; 3.GPIO原理及應(yīng)用; 4.SPI原理及應(yīng)用; 5.I2C原理及應(yīng)用; 6.UART0原理及應(yīng)用; 7.串口調(diào)試軟件EasyARM.exe的使用。
標(biāo)簽: EASYjtag-H H-JTAG GPIO ADS
上傳時間: 2017-08-30
上傳用戶:com1com2
基于Smartarm2200 自動畫線源代碼,lcd為tft4267,EASYjtag-H仿真器,ucos-ii操作系統(tǒng)。
標(biāo)簽: Smartarm 2200 自動 源代碼
上傳時間: 2014-01-02
上傳用戶:離殤
基于smartarm2200開發(fā)板,ucos-ii操作系統(tǒng),tft4346液晶屏,EASYjtag-H仿真器。顯示注冊對話框。
標(biāo)簽: smartarm 2200 開發(fā)板
上傳時間: 2016-07-08
上傳用戶:cainaifa
smartarm2200,ucos-ii,EASYjtag-H,tft4267 lcd,顯示輸入對話框。
標(biāo)簽: smartarm 2200
上傳用戶:liuchee
ADS集成開發(fā)環(huán)境及EasyJTAG仿真器應(yīng)用
標(biāo)簽: EasyJTAG 2100 ADS LPC
上傳時間: 2013-07-10
上傳用戶:wengtianzhu
H橋的一些資料,自己整理得,包括一些電路圖和pdf文檔資料
標(biāo)簽: H橋驅(qū)動
上傳時間: 2013-04-24
上傳用戶:banyou
H.264/AVC是由國際電信聯(lián)合會的視頻專家組和國際標(biāo)準(zhǔn)化組織的運(yùn)動圖像專家組組成的聯(lián)合視頻小組制定的下一代視頻壓縮標(biāo)準(zhǔn)。新標(biāo)準(zhǔn)采用了一些先進(jìn)算法,因此具有優(yōu)異的壓縮性能和極好的網(wǎng)絡(luò)親和性,滿足低碼率情況下的高質(zhì)量視頻的傳輸。 H.264/AVC采用的先進(jìn)算法包括多模式幀間預(yù)測、1/4像素精度預(yù)測、整數(shù)變換量化、去方塊濾波和熵編碼。本論文著重對整數(shù)變換與量化、去方塊濾波做了研究。整數(shù)變換是一種只有加法和移位的運(yùn)算,量化可以通過查表和乘法操作就可以完成,避免了反變換的時候失配問題,沒有精度損失;去方塊濾波是一種用來去除低碼率情況下的每個宏塊的塊效應(yīng),提高了解碼圖像的外觀。 本文主要從算法研究和硬件實現(xiàn)兩方面著手,在算法研究方面設(shè)計了一個可視化測試軟件,在硬件實現(xiàn)方面主要對整數(shù)變換、量化和去方塊濾波做了研究和實現(xiàn)。視頻壓縮技術(shù)的關(guān)鍵在于視頻壓縮算法及其芯片的實現(xiàn),F(xiàn)PGA可重復(fù)使用,設(shè)計修改靈活,片內(nèi)資源豐富,具備DSP模塊等優(yōu)勢。在本論文的目標(biāo)實現(xiàn)部分模塊FPGA的硬件設(shè)計,用Verilog完成了關(guān)鍵部分的設(shè)計。首先簡要介紹了視頻壓縮基本原理,常用視頻壓縮標(biāo)準(zhǔn)及其特性以及國內(nèi)外的研究動態(tài),并對H.264標(biāo)準(zhǔn)基本檔次所涉及的核心技術(shù)進(jìn)行了詳細(xì)介紹,兩種分層結(jié)構(gòu)分別討論。其次在掌握了H.264.算法及編解碼流程的基礎(chǔ)上,設(shè)計了基于H.264編解碼的可視化軟件平臺。然后詳細(xì)介紹了整數(shù)變換、量化、反變換和反量化核心模塊的設(shè)計和實現(xiàn),并在Altera的軟件和開發(fā)板上進(jìn)行了仿真驗證;對去方塊濾波算法做了軟件研究測試,并給出了一種改進(jìn)的硬件整體結(jié)構(gòu)設(shè)計。最后,對全文工作進(jìn)行了總結(jié)和對未來研究工作做了展望。我在課題中所做的主要工作有: 1.查閱相關(guān)文獻(xiàn),熟悉H.264.標(biāo)準(zhǔn)及整數(shù)變換、量化和去方塊濾波等算法。 2.用VC++完成了基于H.264編解碼的可視化軟件平臺設(shè)計。 3.用Verilog完成了整數(shù)變換量化、反變換反量化模塊FPGA設(shè)計與驗證。 4.去方塊濾波器的算法研究、仿真和硬件整體結(jié)構(gòu)設(shè)計。
標(biāo)簽: FPGA 264 變換
上傳用戶:lanjisu111
蟲蟲下載站版權(quán)所有 京ICP備2021023401號-1