stm32f103開發(fā)的UWB測試板卡原理圖和PCB源文件
標簽: stm32f103 uwb 測試板卡 原理圖 pcb
上傳時間: 2022-07-25
上傳用戶:1208020161
DS P從 入門 到 精通 全集
標簽: DSP
上傳時間: 2013-04-24
上傳用戶:jqy_china
擴頻通信系統(tǒng)與常規(guī)的通信系統(tǒng)相比,具有很強的抗窄帶干擾,抗多徑干擾,抗人為干擾的能力,并具有信息隱蔽、多址保密通信等優(yōu)點,在近年來得到了迅速的發(fā)展。論文針對直擴通信系統(tǒng)中偽碼和載波同步問題而展開,研究了直擴系統(tǒng)的結(jié)構(gòu)、性能及完成了相關(guān)參數(shù)的計算,改進了包絡(luò)算法,設(shè)計了解擴和解調(diào)器,最后用ISE9.1實現(xiàn)了解擴和解調(diào)器的仿真波形,驗證了設(shè)計的正確性。 論文研究了擴頻通信系統(tǒng)的特點、國內(nèi)外發(fā)展現(xiàn)狀及理論基礎(chǔ),完成了DS-QPSK接收機的解擴器和解調(diào)器的設(shè)計與實現(xiàn)。解擴器主要圍繞著偽碼的捕獲與跟蹤這一核心,分析了解擴器的結(jié)構(gòu)、性能及其完成了相關(guān)參數(shù)的計算,完成了數(shù)字下變頻器、偽碼發(fā)生電路、偽碼相關(guān)積分提取電路、多通道快碼捕獲電路、偽碼跟蹤鑒相電路、偽碼時鐘調(diào)整電路的設(shè)計,并在ISE9.1編程綜合得到仿真結(jié)果,驗證了設(shè)計的正確性。由于相關(guān)積分包絡(luò)算法是整個系統(tǒng)的基礎(chǔ)和核心,為了減少時延和系統(tǒng)所占硬件資源,改進了包絡(luò)算法并得到了仿真驗證。結(jié)果表明,它不但減少了硬件資源的占用、縮短了延時,而且對整個系統(tǒng)的優(yōu)化起著決定性的作用。論文給出了偽碼同步的仿真結(jié)果及資源占用情況,有力地說明了解擴器占用資源少、時延短等特點。 解調(diào)器研究了頻偏及載波相位誤差對信號的影響及同步方案,完成了數(shù)控振蕩器、反正切鑒頻器、環(huán)路濾波器的設(shè)計并得到了相關(guān)的仿真波形,實現(xiàn)了載波的跟蹤,給出了仿真結(jié)果及資源占用情況,對系統(tǒng)實現(xiàn)過程中的一些經(jīng)驗進行了總結(jié)。最后是對論文工作的一些總結(jié)和對今后工作的展望。
上傳時間: 2013-06-13
上傳用戶:924484786
由于移動環(huán)境的復(fù)雜性,無線信號在發(fā)送傳輸和接收過程中有很明顯的衰落現(xiàn)象,特別是在高頻無線通信中,多徑衰落或頻率選擇性衰落對無線信號的干擾最為嚴重。通過分集接收技術(shù),Rake接收機在CDMA移動通信系統(tǒng)中抗多徑衰落效果尤為明顯。作為一種新穎的多址接入方式,多載波CDMA充分利用了OFDM最優(yōu)頻率利用率以及CDMA的多址和頻率分集,且系統(tǒng)容量和抗符號間干擾性能明顯優(yōu)于傳統(tǒng)的單載波CDMA。這些特性使得多載波CDMA成為未來的寬帶無線通信系統(tǒng)最有希望的候選。 @@ 本文研究了一種多載波擴頻通信系統(tǒng),介紹了其Rake接收機工作原理和設(shè)計思想,進行了理論仿真并用FPGA予以實現(xiàn)。 @@ 本文首先介紹了移動通信系統(tǒng)的發(fā)展歷史以及OFDM和CDMA技術(shù)原理,并描述了OFDM和CDMA結(jié)合的三種系統(tǒng)(MC-DS-CDMA、MT-CDMA、MC-CDMA)的原理和系統(tǒng)模型;接著,介紹了目前影響移動通信的主要衰落以及Rake接收機基本原理及其作用。多徑信號的每路信號都可能含有可以利用的信息,Rake接收機就是通過多個相關(guān)接收器接收多徑信號中各路信號,通過信道估計和信道補償消去信道因子的附加相位,并把他們合并在一起,以此來改善信號的信噪比和系統(tǒng)的可靠性;在此基礎(chǔ)上,論文提出了一種多載波擴頻通信系統(tǒng)的實現(xiàn)方案,并詳細介紹了其Rake接收機實現(xiàn)原理,給出了最大比合并時各種分徑數(shù)目下系統(tǒng)誤碼率的仿真圖;最后介紹了此方案中Rake接收機的FPGA硬件實現(xiàn)設(shè)計方案及其系統(tǒng) 測試結(jié)果。@@ 仿真結(jié)果顯示出隨著分集徑數(shù)的增加,系統(tǒng)的誤碼率顯著降低。表明Rake接收機抗多徑衰落效果顯著,且在多載波CDMA系統(tǒng)中其分集效果更好,實現(xiàn)相對簡單。最終Rake接收機的FPGA實現(xiàn)結(jié)果同理論仿真一致,時序通過,資源耗費不大,具有較大的實用價值。 @@關(guān)鍵詞:多載波擴頻通信,CDMA,Rake接收機,F(xiàn)PGA
上傳時間: 2013-07-25
上傳用戶:axxsa
擴頻通信是一種性能優(yōu)異的通信方式,自其誕生之日起就受到了業(yè)內(nèi)人士的廣泛關(guān)注。本文以DS/SS接收機為基礎(chǔ),圍繞相關(guān)的理論和技術(shù),開展了載波跟蹤技術(shù)FPGA實現(xiàn)的研究。 論文首先綜述了課題的來源、背景和意義,闡述了DS/SS接收系統(tǒng)前端處理模塊和信號處理模塊的結(jié)構(gòu),指出了本課題的關(guān)鍵技術(shù)。與此同時,作者在參考了大量國內(nèi)外有關(guān)文獻的基礎(chǔ)上,深入研究了四相鑒頻、自動頻率跟蹤鑒頻以及反正切鑒相等載波跟蹤鑒頻、鑒相算法,并根據(jù)這些理論設(shè)計了FLL與PLL相結(jié)合的載波跟蹤策略,完成了CPAFC和Costas環(huán)路仿真和性能分析。 其次,論文對載波跟蹤環(huán)路的硬件電路進行了設(shè)計,其中包括基帶信號處理的混頻、相關(guān)和積分清洗模塊,誤差量的提取和控制模塊,以及本地載波的產(chǎn)生模塊等,并在Altera公司的Stratix系列芯片----EP1S808956C6上對每個組成模塊進行了功能和時序上的仿真與實現(xiàn),之后對系統(tǒng)各模塊進行了集成,解決了系統(tǒng)實現(xiàn)的同步問題。 最后,論文對系統(tǒng)作了實驗總結(jié)與分析,包括板級驗證總結(jié)與分析、接收機載波跟蹤性能分析,以及對載波同步技術(shù)的總結(jié)和展望。
上傳時間: 2013-04-24
上傳用戶:qazwsxedc
超寬帶沖激雷達是一種新體制雷達,其發(fā)射信號是無高頻載頻,寬度僅為納秒級的沖激脈沖。得益于這種特殊的發(fā)射信號,超寬帶沖激雷達具有優(yōu)異的探測性能和廣泛的應(yīng)用前景。自然地,對于發(fā)射機的研究,在超寬帶沖激雷達研究領(lǐng)域有著極其重要的地位。本文在超寬帶沖激雷達實驗系統(tǒng)的基礎(chǔ)上,對其發(fā)射機進行了深入研究,主要內(nèi)容如下: 1、介紹了超寬帶沖激雷達發(fā)射機,尤其是脈沖源的原理及設(shè)計。 2、分析了決定超寬帶沖激雷達探測距離的因素。在此基礎(chǔ)上尋求通過提高發(fā)射信號脈沖重復(fù)頻率來增大發(fā)射機的能量輸出;提出了一種提高脈沖重復(fù)頻率的方法。設(shè)計了基于現(xiàn)場可編程門陣列的延時控制電路,對提高脈沖重復(fù)頻率予以工程實現(xiàn)。 3、提出了超寬帶沖激雷達波束掃描的實現(xiàn)方法:通過精密控制各發(fā)射機脈沖源觸發(fā)時間,在各路發(fā)射信號之間產(chǎn)生一定的延時。設(shè)計了運用現(xiàn)場可編程門陣列實現(xiàn)這種控制的精密延時電路。
上傳時間: 2013-08-05
上傳用戶:564708051@qq.com
本文從工程設(shè)計和應(yīng)用出發(fā),根據(jù)某機載設(shè)備直接序列擴頻(DS-SS)接收機聲表面波可編程抽頭延遲線(SAW.P.TDL)中頻相關(guān)解擴電路的指標要求,提出了基于FPGA器件的中頻數(shù)字相關(guān)解擴器的替代設(shè)計方案,通過理論分析、軟件仿真、數(shù)學(xué)計算、電路設(shè)計等方法和手段,研制出了滿足使用環(huán)境要求的工程化的中頻數(shù)字相關(guān)器,經(jīng)過主要性能參數(shù)的測試和環(huán)境溫度驗證試驗,并在整機上進行了試驗和試用,結(jié)果表明電路性能指標達到了設(shè)計要求。對工程應(yīng)用中的部分問題進行了初步研究和分析,其中較詳細地分析了SAW卷積器、SAW.P.TDL以及中頻數(shù)字相關(guān)器在BPSK直擴信號相關(guān)解擴時的頻率響應(yīng)特性。 論文的主要工作在于: (1)根據(jù)某機載設(shè)備擴頻接收機基于SAW.P.TDL的中頻解擴電路要求,進行理論分析、電路設(shè)計、軟件編程,研制基于FPGA器件的中頻數(shù)字相關(guān)器,要求可在擴頻接收機中原位替代原SAW相關(guān)解擴電路; (2)對中頻數(shù)字相關(guān)器的主要性能參數(shù)進行測試,進行了必要的高低溫等環(huán)境試驗,確定電路是否達到設(shè)計指標和是否滿足高低溫等環(huán)境條件要求; (3)將基于FPGA的中頻數(shù)字相關(guān)器裝入擴頻接收機,與原SAW.P.TDL中頻解擴電路置換,確定與接收機的電磁兼容性、與中放電路的匹配和適應(yīng)性,測試整個擴頻接收機的靈敏度、動態(tài)范圍、解碼概率等指標是否滿足接收機模塊技術(shù)規(guī)范要求; (4)將改進后的擴頻接收機裝入某機載設(shè)備,測試與接收機相關(guān)的性能參數(shù),整機進行高低溫等主要環(huán)境試驗,確定電路變化后的整機設(shè)備各項指標是否滿足其技術(shù)規(guī)范要求; (5)通過對基于FPGA的中頻數(shù)字相關(guān)器與SAW.P.TDL的主要性能參數(shù)進行對比測試和分析,特別是電路對頻率偏移響應(yīng)特性的對比分析,從而得出初步的結(jié)論。
標簽: 中頻 數(shù)字 工程實現(xiàn)
上傳時間: 2013-06-22
上傳用戶:徐孺
·詳細說明:NXP產(chǎn)品LPC23XX的開發(fā)板的原文件,包含了源代碼,使用手冊,開發(fā)板線路圖文件列表: POLAR LPC23XX-EK ................\DS ................\..\ds_lpc2378_en.pdf ................\..\HR911105A.PDF ..........
上傳時間: 2013-04-24
上傳用戶:zhenyushaw
DesignSpark PCB是功能強勁的**免費正版**PCB設(shè)計工具。 它具有兩個主要功能:原理圖制作和印刷電路板布局,亦可以連接到業(yè)界標準的Spice模擬器進行模擬。 DesignSpark PCB具計算線路阻抗值的設(shè)計計算器,和產(chǎn)生三維視覺效果,能夠給用家以3D的形式觀看屬于你的印刷電路板設(shè)計。
標簽: DesignSpark DS-PCB PCB v3
上傳時間: 2013-10-20
上傳用戶:chukeey
§4-1 程序設(shè)計語言計算機程序設(shè)計語言是指計算機能夠理解和執(zhí)行的語言。 程序設(shè)計語言的種類很多,歸納起來有三種: 機器語言、匯編語言和高級語言。 編程時采用哪種語言由程序設(shè)計語言的特點和適用場合決定。 機器語言、匯編語言和高級語言比較一覽表§4-2 匯編語言源程序格式匯編語言源程序格式如下:1、匯編語言源程序由一條一條匯編語句組成。2、每條匯編語句獨占一行,以CR—LF結(jié)束。3、典型的匯編語句由四部分組成: 標號:操作碼 操作數(shù);注釋§4-3 偽指令一、偽指令與指令的區(qū)別: 偽指令由匯編程序識別,用來對匯編過程進行某種控制,或者對符號、標號賦值。在匯編過程中, 偽指令不產(chǎn)生可執(zhí)行的目標代碼;而指令由CPU執(zhí)行,在匯編過程中,產(chǎn)生可執(zhí)行的目標代碼,完成對數(shù)據(jù)的運算與處理。二、常用的偽指令:ORG END EQU DATA DB DW DS §4-4 匯編語言程序設(shè)計基礎(chǔ)一、匯編語言程序設(shè)計的一般步驟 分析課題 確定算法 畫流程圖 編寫程序 上機調(diào)試二、程序結(jié)構(gòu) 按程序的走向可以將程序分成4種結(jié)構(gòu): 簡單程序 分支程序 循環(huán)程序 子程序
上傳時間: 2013-10-15
上傳用戶:daoxiang126
蟲蟲下載站版權(quán)所有 京ICP備2021023401號-1