亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲(chóng)蟲(chóng)首頁(yè)| 資源下載| 資源專(zhuān)輯| 精品軟件
登錄| 注冊(cè)

DRV8301電機(jī)開(kāi)發(fā)套件軟件手冊(cè)

  • NI Multisim 12 & NI Ultiboard 12

    NI Multisim 電子電路設(shè)計(jì)和仿真軟件 NI Ultiboard PCB板設(shè)計(jì)軟件 組成電子電路設(shè)計(jì)的套件

    標(biāo)簽: Ultiboard Multisim NI 12

    上傳時(shí)間: 2013-10-12

    上傳用戶:ruixue198909

  • [電路設(shè)計(jì)套件]NI.Circuit.Design.Suite.11.0_Multisim11.0.漢化.破解

    Multisim11.0

    標(biāo)簽: Multisim Circuit Design Suite

    上傳時(shí)間: 2013-10-28

    上傳用戶:不懂夜的黑

  • STC-ISP下載編程燒錄軟件控件注冊(cè)工具

    STC-ISP下載編程燒錄軟件控件注冊(cè)工具。

    標(biāo)簽: STC-ISP 編程 燒錄軟件

    上傳時(shí)間: 2013-11-11

    上傳用戶:hakim

  • ZigBee開(kāi)發(fā)套件內(nèi)容

    ZigBee開(kāi)發(fā)套件內(nèi)容開(kāi)發(fā)套件

    標(biāo)簽: ZigBee 開(kāi)發(fā)套件

    上傳時(shí)間: 2013-11-04

    上傳用戶:jinyao

  • Xilinx UltraScale:為您未來(lái)架構(gòu)而打造的新一代架構(gòu)

      Xilinx UltraScale™ 架構(gòu)針對(duì)要求最嚴(yán)苛的應(yīng)用,提供了前所未有的ASIC級(jí)的系統(tǒng)級(jí)集成和容量。    UltraScale架構(gòu)是業(yè)界首次在All Programmable架構(gòu)中應(yīng)用最先進(jìn)的ASIC架構(gòu)優(yōu)化。該架構(gòu)能從20nm平面FET結(jié)構(gòu)擴(kuò)展至16nm鰭式FET晶體管技術(shù)甚至更高的技術(shù),同 時(shí)還能從單芯片擴(kuò)展到3D IC。借助Xilinx Vivado®設(shè)計(jì)套件的分析型協(xié)同優(yōu)化,UltraScale架構(gòu)可以提供海量數(shù)據(jù)的路由功能,同時(shí)還能智能地解決先進(jìn)工藝節(jié)點(diǎn)上的頭號(hào)系統(tǒng)性能瓶頸。 這種協(xié)同設(shè)計(jì)可以在不降低性能的前提下達(dá)到實(shí)現(xiàn)超過(guò)90%的利用率。   UltraScale架構(gòu)的突破包括:   • 幾乎可以在晶片的任何位置戰(zhàn)略性地布置類(lèi)似于ASIC的系統(tǒng)時(shí)鐘,從而將時(shí)鐘歪斜降低達(dá)50%   • 系統(tǒng)架構(gòu)中有大量并行總線,無(wú)需再使用會(huì)造成時(shí)延的流水線,從而可提高系統(tǒng)速度和容量   • 甚至在要求資源利用率達(dá)到90%及以上的系統(tǒng)中,也能消除潛在的時(shí)序收斂問(wèn)題和互連瓶頸   • 可憑借3D IC集成能力構(gòu)建更大型器件,并在工藝技術(shù)方面領(lǐng)先當(dāng)前行業(yè)標(biāo)準(zhǔn)整整一代   • 能在更低的系統(tǒng)功耗預(yù)算范圍內(nèi)顯著提高系統(tǒng)性能,包括多Gb串行收發(fā)器、I/O以及存儲(chǔ)器帶寬   • 顯著增強(qiáng)DSP與包處理性能   賽靈思UltraScale架構(gòu)為超大容量解決方案設(shè)計(jì)人員開(kāi)啟了一個(gè)全新的領(lǐng)域。

    標(biāo)簽: UltraScale Xilinx 架構(gòu)

    上傳時(shí)間: 2013-12-23

    上傳用戶:小儒尼尼奧

  • EDA技術(shù)實(shí)用教程VHDL版本課件

    EDA技術(shù)實(shí)用教程VHDL版本課件

    標(biāo)簽: VHDL EDA 實(shí)用教程 版本

    上傳時(shí)間: 2013-10-10

    上傳用戶:ruan2570406

  • 夏宇聞老師優(yōu)秀的verilog教程課件

          本資料是關(guān)于夏宇聞老師優(yōu)秀的verilog教程課件,其中包括verilog講稿PPT、verilog課件、verilog例題等。

    標(biāo)簽: verilog 教程

    上傳時(shí)間: 2013-11-21

    上傳用戶:電子世界

  • Nexys3板卡培訓(xùn)資料

      本資料是關(guān)于Nexys3板卡的培訓(xùn)資料。Nexys 開(kāi)發(fā)板是基于最新技術(shù)Spartan-6 FPGA的數(shù)字系統(tǒng)開(kāi)發(fā)平臺(tái)。它擁有48M字節(jié)的外部存儲(chǔ)器(包括2個(gè)非易失性的相變存儲(chǔ)器),以及豐富的I/O器件和接口,可以適用于各式各樣的數(shù)字系統(tǒng)。 板上自帶AdeptTM高速USB2接口可以為開(kāi)發(fā)板提供電源,也可以燒錄程序到FPGA,用戶數(shù)據(jù)的傳輸速率可以達(dá)到38M字節(jié)/秒。   Nexys3開(kāi)發(fā)板可以通過(guò)添加一些低成本的外設(shè)Pmods (可以多達(dá)30幾個(gè))和Vmods (最新型外設(shè))來(lái)實(shí)現(xiàn)額外的功能,例如A/D和D/A轉(zhuǎn)換器,線路板,電機(jī)驅(qū)動(dòng)裝置,和實(shí)現(xiàn)裝置等等。另外,Nexys3完全兼容所有的賽靈思工具,包括免費(fèi)的WebPackTM,ChipscopeTM,EDKTM(嵌入式處理器設(shè)計(jì)套件),以及其他工具。 圖 Nexys3板卡介紹

    標(biāo)簽: Nexys3 板卡 培訓(xùn)資料

    上傳時(shí)間: 2013-10-24

    上傳用戶:caiqinlin

  • 《EDA原理及應(yīng)用》(何賓教授)實(shí)驗(yàn)課件

          本資料是《EDA原理及應(yīng)用》一書(shū)的配套實(shí)驗(yàn)課件,一共有18個(gè)實(shí)驗(yàn)。大家可以參考著自己做!當(dāng)然做完后也可以到電子發(fā)燒友網(wǎng)站FPGA技術(shù)聯(lián)盟QQ群(263281510)討論討論...

    標(biāo)簽: EDA 實(shí)驗(yàn)

    上傳時(shí)間: 2013-11-10

    上傳用戶:rlgl123

  • 《EDA原理及應(yīng)用》(何賓教授)課件 PPT

      第1章-EDA設(shè)計(jì)導(dǎo)論   第2章-可編程邏輯器件設(shè)計(jì)方法   第3章-VHDL語(yǔ)言基礎(chǔ)   第4章-數(shù)字邏輯單元設(shè)計(jì)   第5章-VHDL高級(jí)設(shè)計(jì)技術(shù)   第6章-基于HDL和原理圖的設(shè)計(jì)輸入   第7章-設(shè)計(jì)綜合和行為仿真   第8章-設(shè)計(jì)實(shí)現(xiàn)和時(shí)序仿真   第9章-設(shè)計(jì)下載和調(diào)試   第10章-設(shè)計(jì)示例(數(shù)字鐘、UART、數(shù)字電壓表)     點(diǎn)擊鏈接,【《EDA原理及應(yīng)用》(何賓教授)實(shí)驗(yàn)課件下載 】

    標(biāo)簽: EDA

    上傳時(shí)間: 2013-11-10

    上傳用戶:zhangliming420

主站蜘蛛池模板: 宿松县| 玉环县| 泗阳县| 连城县| 台北县| 平乡县| 普兰店市| 高尔夫| 阳曲县| 清水河县| 荣成市| 德昌县| 无极县| 抚顺市| 通州市| 额尔古纳市| 巴彦淖尔市| 五指山市| 新化县| 永仁县| 繁昌县| 永修县| 景谷| 隆尧县| 乌兰察布市| 西乌珠穆沁旗| 任丘市| 洱源县| 双柏县| 和平县| 陈巴尔虎旗| 珲春市| 神农架林区| 铁力市| 武汉市| 星子县| 泾川县| 兰坪| 株洲县| 铁岭县| 浦县|