亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁(yè)| 資源下載| 資源專輯| 精品軟件
登錄| 注冊(cè)

DFt

  • OFDM信道估計(jì)模塊運(yùn)算部件的FPGA設(shè)計(jì)

    正交頻分復(fù)用(OnIlogonaJ Frequency Division Multiplexing,OFDM)技術(shù)通過將整個(gè)信道分為多個(gè)帶寬相等并行傳輸?shù)淖有诺溃ㄟ^將信息經(jīng)過子信道獨(dú)立傳輸來(lái)實(shí)現(xiàn)通信,子信道的正交性可以保證最大限度的利用頻譜資源。OFDM系統(tǒng)通過循環(huán)前綴來(lái)消除符號(hào)間干擾(ISI),通過IDFt/DFt調(diào)制解調(diào)降低了系統(tǒng)實(shí)現(xiàn)的復(fù)雜度。由于其頻譜利用率高,抗多徑能力強(qiáng),在多種通信場(chǎng)合中都得到了應(yīng)用。雖然有著上述優(yōu)點(diǎn),但為了準(zhǔn)確的恢復(fù)信號(hào),信道估計(jì)是OFDM系統(tǒng)中必須實(shí)現(xiàn)的一環(huán)。 本文正是針對(duì)OFDM接收機(jī)中的信道估計(jì)模塊的運(yùn)算部件的實(shí)現(xiàn)進(jìn)行了研究。首先,研究了OFDM信道估計(jì)的LS算法,一階線性插值算法,二次多項(xiàng)式插值算法,建立了適用于寬帶通信系統(tǒng)的信道估計(jì)模塊模型。其次研究了加法器電路和乘法器電路的實(shí)現(xiàn),包括進(jìn)位行波加法器,曼徹斯特進(jìn)位鏈,超前進(jìn)位加法器和乘法原理,陣列乘法器,wallace樹乘法器及BOOTH編碼算法,并分析了各種電路的特性及優(yōu)缺點(diǎn)。接著研究了幾種主要的除法器設(shè)計(jì)算法,包括數(shù)字循環(huán)算法,基于函數(shù)迭代的算法,以及CORDIC算法,結(jié)合信道估計(jì)的特點(diǎn)選擇了函數(shù)迭代和CORDIC算法作為具體實(shí)現(xiàn)的方法。最后,在前面的設(shè)計(jì)的基礎(chǔ)上在FPGA芯片上實(shí)現(xiàn)了前面的設(shè)計(jì)方案。

    標(biāo)簽: OFDM FPGA 信道估計(jì) 模塊

    上傳時(shí)間: 2013-06-06

    上傳用戶:yyyyyyyyyy

  • 基于FPGA實(shí)現(xiàn)可擴(kuò)展高速FFT處理器的研究

    DFt(離散傅立葉變換)作為將信號(hào)從時(shí)域轉(zhuǎn)換到頻域的基本運(yùn)算,在各種數(shù)字信號(hào)處理中起著核心作用

    標(biāo)簽: FPGA FFT 擴(kuò)展 處理器

    上傳時(shí)間: 2013-08-04

    上傳用戶:wangdean1101

  • 基于IEEE80211a的OFDM傳輸系統(tǒng)的接收機(jī)算法研究與FPGA實(shí)現(xiàn)

    作為一項(xiàng)正在興起的無(wú)線應(yīng)用服務(wù),無(wú)線局域網(wǎng)已在機(jī)場(chǎng)、校園、會(huì)議室、甚至在家庭都有所應(yīng)用.它正叩開高速無(wú)線數(shù)據(jù)業(yè)務(wù)市場(chǎng)的大門.目前,無(wú)線局域網(wǎng)仍處于眾多標(biāo)準(zhǔn)共存時(shí)期.每一標(biāo)準(zhǔn)的背后都有大公司或者大集團(tuán)的支持.在眾多無(wú)線局域網(wǎng)協(xié)議中IEEE802.11a協(xié)議是很有特色的一個(gè),它的優(yōu)勢(shì)在于采用了正交頻分復(fù)用(OFDM)方式來(lái)傳輸數(shù)據(jù),該技術(shù)可幫助提高速度和改進(jìn)信號(hào)質(zhì)量,并可克服干擾,因此得到眾多關(guān)注.為了讓這種高速的局域網(wǎng)真正應(yīng)用到實(shí)際中,我們的項(xiàng)目就是要在硬件上實(shí)現(xiàn)基于IEEE802.11a協(xié)議的OFDM系統(tǒng)的發(fā)射機(jī)和接收機(jī),而本文的主要工作就是用FPGA實(shí)現(xiàn)這個(gè)系統(tǒng)的內(nèi)接收機(jī).內(nèi)接收機(jī)主要包括同步估計(jì)和信道估計(jì).但是目前OFDM系統(tǒng)中包括同步、信道編碼、信道估計(jì)、用戶檢測(cè)、降低峰均比等一些關(guān)鍵技術(shù)在具體實(shí)現(xiàn)上還存在著一些困難.許多文獻(xiàn)對(duì)這些關(guān)鍵技術(shù)基本停留在理論上的討論,與具體的實(shí)現(xiàn)還存在很大的差距.因此本文通過研究同步和信道估計(jì)的多種算法的性能和其實(shí)現(xiàn)的復(fù)雜度,提出一種適合在IEEE802.11a協(xié)議環(huán)境下的同步算法和信道估計(jì),用FPGA加以實(shí)現(xiàn).首先本文總結(jié)了目前OFDM系統(tǒng)信道估計(jì)的算法.在此基礎(chǔ)上詳細(xì)的討論了基于IEEE802.11a協(xié)議的OFDM系統(tǒng)可以采用的信道估計(jì)方法:(1)提出了借助訓(xùn)練序列的LS估計(jì)法和LS-average估計(jì)法,分別在AWGN信道和多徑信道對(duì)這兩種方法進(jìn)行了比較,證明無(wú)論在哪種信道環(huán)境下后者性能都要好于前者.為了能夠進(jìn)一步提高信道估計(jì)器的性能,在LS-average算法的基礎(chǔ)上提出了消噪算法(NRA).(2)提出了借助導(dǎo)頻的DFt插值算法.其次本文總結(jié)了目前OFDM系統(tǒng)同步的算法.OFDM系統(tǒng)同步包括定時(shí)同步和載波同步,其中定時(shí)同步又分為符號(hào)同步和抽樣同步.本文主要是研究定時(shí)同步,而載波同步只是簡(jiǎn)單的討論,因?yàn)樵谶@項(xiàng)目中這是另有負(fù)責(zé)人.本文針對(duì)基于IEEE802.11a協(xié)議的OFDM系統(tǒng)把定時(shí)同步分為粗定時(shí)同步和細(xì)定時(shí)同步.然后分別對(duì)粗定時(shí)同步和細(xì)定時(shí)同步進(jìn)行了詳細(xì)的討論.其中對(duì)粗定時(shí)同步的方法有:利用短訓(xùn)練序列和利用循環(huán)前綴,并對(duì)這兩種方法進(jìn)行了比較.對(duì)細(xì)定時(shí)同步是利用導(dǎo)頻來(lái)跟蹤.最后根據(jù)前面兩章提出的算法所分析的結(jié)果,以及突發(fā)OFDM系統(tǒng)的信號(hào)和信道特征,選取了其中一種信道估計(jì)算法和定時(shí)同步算法,結(jié)合合作伙伴所提出的載波同步算法一起用FPGA實(shí)現(xiàn)整個(gè)基于IEEE802.11a協(xié)議的OFDM系統(tǒng)的內(nèi)接收機(jī),并分別測(cè)試了各個(gè)模塊的性能以及綜合模塊的性能.

    標(biāo)簽: 80211a 80211 IEEE FPGA

    上傳時(shí)間: 2013-05-26

    上傳用戶:zhengzg

  • 基于FPGA的FFT數(shù)字處理器的硬件實(shí)現(xiàn)

    DFt(Discrete Fourier Transformation)是數(shù)字信號(hào)分析與處理如圖形、語(yǔ)音及圖像等領(lǐng)域的重要變換工具,直接計(jì)算DFt的計(jì)算量與變換區(qū)間長(zhǎng)度N的平方成正比.當(dāng)N較大時(shí),因計(jì)算量太大,直接用DFt算法進(jìn)行譜分析和喜好的實(shí)時(shí)處理是不切實(shí)際的.快速傅里葉變換(Fast Fourier Transformation,簡(jiǎn)稱FFT)使DFt運(yùn)算效率提高1~2個(gè)數(shù)量級(jí).本文的目的就是研究如何應(yīng)用FPGA這種大規(guī)??删幊踢壿嬈骷?shí)現(xiàn)FFT的算法.本設(shè)計(jì)主要采用先進(jìn)的基-4DIT算法研制一個(gè)具有實(shí)用價(jià)值的FFT實(shí)時(shí)硬件處理器.在FFT實(shí)時(shí)硬件處理器的設(shè)計(jì)實(shí)現(xiàn)過程中,利用遞歸結(jié)構(gòu)以及成組浮點(diǎn)制運(yùn)算方式,解決了蝶形計(jì)算、數(shù)據(jù)傳輸和存儲(chǔ)操作協(xié)調(diào)一致問題.合理地解決了位增長(zhǎng)問題.同時(shí),采用并行高密度乘法器和流水線(pipeline)工作方式,并將雙端口RAM、只讀ROM全部?jī)?nèi)置在FPGA芯片內(nèi)部,使整個(gè)系統(tǒng)的數(shù)據(jù)交換和處理速度得以很大提高,實(shí)際合理地解決了資源和速度之間相互制約的問題.本設(shè)計(jì)采用Verilog HDL硬件描述語(yǔ)言進(jìn)行設(shè)計(jì),由于在設(shè)計(jì)中采用Xilinx公司提供的稱為Core的IP功能塊極大地提高了設(shè)計(jì)效率.

    標(biāo)簽: FPGA FFT 數(shù)字處理器 硬件實(shí)現(xiàn)

    上傳時(shí)間: 2013-06-20

    上傳用戶:小碼農(nóng)lz

  • TTC側(cè)音測(cè)距關(guān)鍵技術(shù)研究及FPGA實(shí)現(xiàn)

    航天測(cè)控通信網(wǎng)是航天工程的重要組成部分。迄今為止,我國(guó)已建成“C頻段測(cè)控網(wǎng)”,及正在建設(shè)的“S頻段測(cè)控網(wǎng)”和“TDRSS測(cè)控網(wǎng)”。測(cè)距單元是測(cè)控系統(tǒng)基帶設(shè)備中的重要功能單元,為航天飛行器提供定位元素。目前,在航天測(cè)距系統(tǒng)中側(cè)音測(cè)距技術(shù)具有最高的測(cè)距精度。本文以中國(guó)電子科技集團(tuán)第十研究所某項(xiàng)目為背景,對(duì)側(cè)音測(cè)距系統(tǒng)中的關(guān)鍵技術(shù)進(jìn)行了詳細(xì)的研究,提出了一些改進(jìn)測(cè)距精度的方法,最后用FPGA實(shí)現(xiàn)了側(cè)音測(cè)距功能單元。 本論文主要完成以下工作: 1)完成了直接數(shù)字頻率合成的雜散分析。采用嚴(yán)格的信號(hào)分析方法,運(yùn)用離散傅立葉變換(DFt)和傅立葉變換(FT),推導(dǎo)了理想狀態(tài)和相位截短條件下的DDS輸出頻譜的數(shù)學(xué)表達(dá)式,并利用systemview仿真軟件建立了DDS相位截短模型,通過仿真驗(yàn)證了分析結(jié)論的正確性。 2)改進(jìn)了TT&C系統(tǒng)中經(jīng)典的FFT頻率引導(dǎo)算法,增加了頻譜對(duì)稱性分析,在實(shí)現(xiàn)頻率引導(dǎo)的同時(shí)完成了防載波頻率錯(cuò)鎖的功能。 3)首次采用基于正交雙通道相關(guān)原理的數(shù)字相關(guān)相位估計(jì)法來(lái)實(shí)現(xiàn)次側(cè)音匹配和解模糊,降低了設(shè)備復(fù)雜度,提高了測(cè)距精度。針對(duì)低信噪比的情況,提出了基于平滑濾波的數(shù)據(jù)處理方法,提高了相位測(cè)量精度。對(duì)測(cè)距信道中加限幅器導(dǎo)致的測(cè)距信號(hào)信噪比惡化程度做了深入的理論分析。最后,分析了測(cè)距誤差,并對(duì)其中一些引起測(cè)距誤差的因素提出了改善方法。 通過本論文的工作,成功的完成了TT&C側(cè)音測(cè)距終端的研制,系統(tǒng)現(xiàn)已通過測(cè)試,達(dá)到系統(tǒng)任務(wù)書的各項(xiàng)指標(biāo)要求。

    標(biāo)簽: FPGA TTC 關(guān)鍵技術(shù)

    上傳時(shí)間: 2013-04-24

    上傳用戶:assss

  • 基于FPGA的FFT信號(hào)處理器的設(shè)計(jì)與實(shí)現(xiàn)

    現(xiàn)場(chǎng)可編程門陣列(FPGA)是作為專用集成電路(ASIC)領(lǐng)域中的一種半定制電路而出現(xiàn)的,它結(jié)合了微電子技術(shù)、電路技術(shù)和EDA(Electronics Design Automation)技術(shù)。隨著它的廣泛應(yīng)用和快速發(fā)展,使設(shè)計(jì)電路的規(guī)模和集成度不斷提高,同時(shí)也帶來(lái)了電子系統(tǒng)設(shè)計(jì)方法和設(shè)計(jì)思想的不斷推陳出新。 隨著數(shù)字電子技術(shù)的發(fā)展,數(shù)字信號(hào)處理的理論和技術(shù)廣泛的應(yīng)用于通訊、語(yǔ)音處理、計(jì)算機(jī)和多媒體等領(lǐng)域。離散傅立葉變換(DFt)作為數(shù)字信號(hào)處理中的基本運(yùn)算,發(fā)揮著重要作用。而快速傅里葉變換(FFT)算法的提出,使離散傅里葉變換的運(yùn)算量減小了幾個(gè)數(shù)量級(jí),使得數(shù)字信號(hào)處理的實(shí)現(xiàn)變得更加容易。FFT已經(jīng)成為現(xiàn)代數(shù)字信號(hào)處理的核心技術(shù)之一,因此對(duì)FFT算法及其實(shí)現(xiàn)方法的研究具有很強(qiáng)的理論和現(xiàn)實(shí)意義。 本文主要研究如何利用FPGA實(shí)現(xiàn)FFT算法,研制具有自主知識(shí)產(chǎn)權(quán)的FFT信號(hào)處理器。該設(shè)計(jì)采用高效基-16算法實(shí)現(xiàn)了一種4096點(diǎn)FFT復(fù)數(shù)浮點(diǎn)運(yùn)算處理器,其蝶形處理單元的基-16運(yùn)算核采用兩級(jí)改進(jìn)的基-4算法級(jí)聯(lián)實(shí)現(xiàn),僅用8個(gè)實(shí)數(shù)乘法器就可實(shí)現(xiàn)基-16蝶形單元所需的8次復(fù)數(shù)乘法運(yùn)算,在保持處理速度的優(yōu)勢(shì)下,比傳統(tǒng)的基-16算法節(jié)省了75%的乘法器邏輯資源。 在重點(diǎn)研究處理器蝶形單元設(shè)計(jì)的基礎(chǔ)上,本文完成了整個(gè)FFT處理器電路的FPGA設(shè)計(jì)。首先基于對(duì)處理器功能和特點(diǎn)的分析,研究了FFT算法的選取和優(yōu)化,并完成了處理器體系結(jié)構(gòu)的設(shè)計(jì);在此基礎(chǔ)上,以提高處理器處理速度和減小硬件資源消耗為重點(diǎn)研究了具體的實(shí)現(xiàn)方案,完成了1.2萬(wàn)行RTL代碼編程,并在XILINX公司提供的ISE 9.1i集成開發(fā)環(huán)境中實(shí)現(xiàn)了處理器各個(gè)模塊的RTL設(shè)計(jì):隨后,以XILINX Spartan-3系列FPGA芯片xc3S1000為硬件平臺(tái),完成了整個(gè)FFT處理器的電路設(shè)計(jì)實(shí)現(xiàn)。 經(jīng)過仿真驗(yàn)證,本文所設(shè)計(jì)的FFT處理器芯片運(yùn)行速度達(dá)到了100MHz,占用的FPGA門數(shù)為552806,電路的信噪比可以達(dá)到50dB以上,達(dá)到了高速高性能的設(shè)計(jì)要求。

    標(biāo)簽: FPGA FFT 信號(hào)處理器

    上傳時(shí)間: 2013-04-24

    上傳用戶:科學(xué)怪人

  • 基于FPGA的紅外圖像預(yù)處理系統(tǒng)

    隨著紅外探測(cè)技術(shù)和超大規(guī)模專用集成電路的發(fā)展,實(shí)時(shí)紅外成像系統(tǒng)得到了越來(lái)越廣泛的應(yīng)用。如何針對(duì)紅外圖像的特性對(duì)紅外圖像進(jìn)行實(shí)時(shí)處理,得到能真實(shí)反映探測(cè)場(chǎng)景、適合觀察分析的紅外圖像是目前紅外成像技術(shù)的研究熱點(diǎn)。針對(duì)紅外圖像在被采集后立即進(jìn)行預(yù)處理,簡(jiǎn)化后級(jí)數(shù)字信號(hào)處理單元的繁重任務(wù),在紅外成像技術(shù)中具有重要意義。本論文主要工作如下: (1)對(duì)紅外成像的原理、紅外圖像的形成過程、紅外圖像的特征以及紅外圖像與可見光圖像的區(qū)別進(jìn)行了闡述。 (2)簡(jiǎn)要介紹了頻域中圖像的增強(qiáng)算法,以及圖像的灰度變換原理。 (3)通過對(duì)時(shí)域中各種算法的分析對(duì)比,以及時(shí)域處理與頻域處理的對(duì)比,選擇數(shù)種適合紅外圖像預(yù)處理的算法進(jìn)行硬件實(shí)現(xiàn),然后再根據(jù)硬件實(shí)現(xiàn)的難易程度和算法對(duì)硬件資源的占用率,以及最終對(duì)圖像的處理效果,選擇一種最佳的平滑和銳化方法。 (4)針對(duì)FPGA的特點(diǎn),采用了模塊化結(jié)構(gòu)設(shè)計(jì),方便構(gòu)成并行運(yùn)算,充分體現(xiàn)了實(shí)時(shí)處理的要求。 (5)分析了紅外圖像灰度變換的硬件構(gòu)成,實(shí)現(xiàn)了對(duì)紅外圖像的直方圖統(tǒng)計(jì)。 (6)闡述了I2C總線標(biāo)準(zhǔn),使用I2C總線對(duì)SAA7115視頻圖像處理芯片的控制,對(duì)模擬的紅外圖像采集、量化成數(shù)字圖像信號(hào);由于采用SDRAM進(jìn)行數(shù)據(jù)的存儲(chǔ),所以針對(duì)數(shù)據(jù)的存儲(chǔ)及讀取方式設(shè)計(jì)了SDRAM存儲(chǔ)器的控制器,將量化后的數(shù)據(jù)存儲(chǔ)到SDRAM存儲(chǔ)器。 (7)詳細(xì)闡述了圖像頻域處理的硬件實(shí)現(xiàn)方法,并特別說明了DFt的FPGA硬件構(gòu)成方法及這種方法與DSP處理器構(gòu)成方法的區(qū)別。然后針對(duì)整個(gè)系統(tǒng)的時(shí)序構(gòu)成及時(shí)序要求,采用了PLL核構(gòu)成了系統(tǒng)的時(shí)序部分,并對(duì)系統(tǒng)進(jìn)行了優(yōu)化,以提高運(yùn)行速度及減少資源占用率。

    標(biāo)簽: FPGA 紅外圖像 預(yù)處理

    上傳時(shí)間: 2013-07-12

    上傳用戶:頂?shù)弥?/p>

  • 基于FPGA的快速傅立葉變換

    隨著數(shù)字電子技術(shù)的發(fā)展,數(shù)字信號(hào)處理廣泛應(yīng)用于聲納、雷達(dá)、通訊語(yǔ)音處理和圖像處理等領(lǐng)域。快速傅立葉變換(Fast Fourier Transform,F(xiàn)FT)在數(shù)字信號(hào)處理系統(tǒng)中起著很重要的作用,F(xiàn)FT 有效地提高了離散傅立葉變換(Discret Fourier Transform,DFt)的運(yùn)算效率。 處理器一般要求具有高速度、高精度、大容量和實(shí)時(shí)處理的性能,而現(xiàn)場(chǎng)可編程門陣列(Field Programmable Gate Array,F(xiàn)PGA)是近年來(lái)迅速發(fā)展起來(lái)的新型可編程器件,在處理大規(guī)模數(shù)據(jù)方面,有極大的優(yōu)勢(shì)。論文采用了在FPGA中實(shí)現(xiàn)FFT算法的方案。 數(shù)字信號(hào)處理板的硬件電路設(shè)計(jì)是本論文的重要部分之一。在介紹了FFT以及波束形成的基本原理和基本方法的基礎(chǔ)上,根據(jù)實(shí)時(shí)處理的要求,給出了數(shù)字信號(hào)處理板的硬件設(shè)計(jì)方案并對(duì)硬件電路的實(shí)現(xiàn)進(jìn)行了分析和說明。 依據(jù)數(shù)字系統(tǒng)的設(shè)計(jì)方法,分別采用基二按時(shí)間抽取FFT算法、基四按時(shí)間抽取FFT算法以及FFT兆核函數(shù)三種方法利用硬件描述語(yǔ)言(VHSICHardware Description Language,VHDL)實(shí)現(xiàn)了1024點(diǎn)的FFT,接著對(duì)三種方法進(jìn)行了評(píng)估,得出了FPGA完全能滿足處理器的實(shí)時(shí)處理的要求的結(jié)論。然后根據(jù)通用串行總線(Universial Serial Bus,USB)協(xié)議,利用VHDL語(yǔ)言編寫了USB接口芯片ISP1581的固件程序,實(shí)現(xiàn)了設(shè)備的枚舉過程。

    標(biāo)簽: FPGA 傅立葉變換

    上傳時(shí)間: 2013-08-01

    上傳用戶:Aidane

  • 基于FPGA的可測(cè)性設(shè)計(jì)方法研究

    現(xiàn)場(chǎng)可編程門陣列(FPGA)是一種現(xiàn)場(chǎng)可編程專用集成電路,它將門陣列的通用結(jié)構(gòu)與現(xiàn)場(chǎng)可編程的特性結(jié)合于一體,如今,F(xiàn)PGA系列器件已成為最受歡迎的器件之一。隨著FPGA器件的廣泛應(yīng)用,它在數(shù)字系統(tǒng)中的作用日益變得重要,它所要求的準(zhǔn)確性也變得更高。因此,對(duì)FPGA器件的故障測(cè)試和故障診斷方法進(jìn)行更全面的研究具有重要意義。隨著FPGA器件的迅速發(fā)展,F(xiàn)PGA的密度和復(fù)雜程度也越來(lái)越高,使大量的故障難以使用傳統(tǒng)方法進(jìn)行測(cè)試,所以人們把視線轉(zhuǎn)向了可測(cè)性設(shè)計(jì)(DFt)問題。可測(cè)性設(shè)計(jì)的提出為解決測(cè)試問題開辟了新的有效途徑,而邊界掃描測(cè)試方法是其中一個(gè)重要的技術(shù)。 本文對(duì)FPGA的故障模型及其測(cè)試技術(shù)和邊界掃描測(cè)試的相關(guān)理論與方法進(jìn)行了詳細(xì)的探討,給出了利用布爾矩陣?yán)碚摻⒌倪吔鐠呙铚y(cè)試過程的數(shù)學(xué)描述和數(shù)學(xué)模型。論文中首先討論邊界掃描測(cè)試中的測(cè)試優(yōu)化問題,總結(jié)解決兩類優(yōu)化問題的現(xiàn)有算法,分別對(duì)它們的優(yōu)缺點(diǎn)進(jìn)行了對(duì)比,進(jìn)而提出對(duì)兩種現(xiàn)有算法的改進(jìn)思想,并且比較了改進(jìn)前后優(yōu)化算法的性能。另外,本文還對(duì)FPGA連線資源中基于邊界掃描測(cè)試技術(shù)的自適應(yīng)完備診斷算法進(jìn)行了深入研究。在研究過程中,本文基于自適應(yīng)完備診斷的思想對(duì)原有自適應(yīng)診斷算法的性能進(jìn)行了分析,并將獨(dú)立測(cè)試集和測(cè)試矩陣的概念引入原有自適應(yīng)診斷算法中,使改進(jìn)后的優(yōu)化算法能夠簡(jiǎn)化原算法的實(shí)現(xiàn)過程,并實(shí)現(xiàn)完備診斷的目標(biāo)。最后利用測(cè)試仿真模型證明了優(yōu)化算法能夠更有效地實(shí)現(xiàn)完備診斷的目標(biāo),在緊湊性指標(biāo)與測(cè)試復(fù)雜性方面比現(xiàn)在算法均有所改進(jìn),實(shí)現(xiàn)了算法的優(yōu)化。

    標(biāo)簽: FPGA 可測(cè)性設(shè)計(jì) 方法研究

    上傳時(shí)間: 2013-06-30

    上傳用戶:不挑食的老鼠

  • 可變點(diǎn)流水線結(jié)構(gòu)FFT處理器

    隨著電子技術(shù)和集成電路技術(shù)的飛速發(fā)展,數(shù)字信號(hào)處理已經(jīng)廣泛地應(yīng)用于通信、信號(hào)處理、生物醫(yī)學(xué)以及自動(dòng)控制等領(lǐng)域中。離散傅立葉變換(DFt)及其快速算法FFT作為數(shù)字信號(hào)處理中的基本變換,有著廣泛的應(yīng)用。特別是近年來(lái),基于FFT的ODFM技術(shù)的興起,進(jìn)一步推動(dòng)了對(duì)高速FFT處理器的研究。 FFT 算法從出現(xiàn)到現(xiàn)在已有四十多年代歷史,算法理論已經(jīng)趨于成熟,但是其具體實(shí)現(xiàn)方法卻值得研究。面向高速、大容量數(shù)據(jù)流的FFT實(shí)時(shí)處理,可以通過數(shù)據(jù)并行處理或者采用多級(jí)流水線結(jié)構(gòu)來(lái)實(shí)現(xiàn)。特別是流水線結(jié)構(gòu)使得FFT處理器在進(jìn)行不同點(diǎn)數(shù)的FFT計(jì)算時(shí)可以通過對(duì)模塊級(jí)數(shù)的控制很容易的實(shí)現(xiàn)。 本文在分析和比較了各種FFT算法后,選擇了基2和基4混合頻域抽取算法作為FFr處理器的實(shí)現(xiàn)算法,并提出了一種高速、處理點(diǎn)數(shù)可變的流水線結(jié)構(gòu)FFT處理器的實(shí)現(xiàn)方法。利用這種方法實(shí)現(xiàn)的FFT處理器成功的應(yīng)用到DAB接收機(jī)中,RTL級(jí)仿真結(jié)果表明FFT輸出結(jié)果與C模型輸出一致,在FPGA環(huán)境下仿真波形正確,用Ouaaus Ⅱ軟件綜合的最高工作頻率達(dá)到133MHz,滿足了高速處理的設(shè)計(jì)要求。

    標(biāo)簽: FFT 流水線結(jié)構(gòu) 處理器

    上傳時(shí)間: 2013-05-29

    上傳用戶:GavinNeko

主站蜘蛛池模板: 泰州市| 四平市| 景谷| 惠州市| 民权县| 平谷区| 潼南县| 安徽省| 新蔡县| 丽江市| 衢州市| 连南| 霞浦县| 定兴县| 彭阳县| 喜德县| 小金县| 仙居县| 临澧县| 油尖旺区| 郎溪县| 玛纳斯县| 屏东县| 石阡县| 翁牛特旗| 金湖县| 桃江县| 锡林浩特市| 岳阳市| 淮滨县| 奉节县| 平罗县| 黄陵县| 青州市| 抚宁县| 伊通| 凌海市| 卫辉市| 潞西市| 双城市| 乌鲁木齐市|